Riesgo Alcaide, Teresa teresa.riesgo@upm.es

Actividades

High-Level Power Analysis for Intellectual Property-Based Digital Systems

  • Durrani Y
  • Riesgo T

Circuits Systems And Signal Processing (p. 1035-1051) - 1/1/2014

10.1007/s00034-013-9692-2 Ver en origen

  • ISSN 15462005

Power analysis approach and its application to IP-based SoC design

  • Durrani, Yaseer Arafat
  • Riesgo, Teresa
  • Khan, Muhammad Imran
  • Mahmood, Tariq;

Compel-The International Journal For Computation And Mathematics In Electrical And Electronic Engineering (p. 1218-1236) - 3/5/2016

10.1108/compel-08-2015-0283 Ver en origen

  • ISSN 03321649

Prólogo

  • Teresa Riesgo

Cuadernos De Estrategia (p. 11-12) - 1/1/2020

  • ISSN 16976924
  • iMarina

Monitorización de emergencia de víctimas de catástrofes. Proyecto MERIS

  • Ana Abril, Jorge Portilla, Teresa Riesgo

Cuadernos Internacionales De Tecnología Para El Desarrollo Humano - 1/1/2007

  • ISSN 18858104
  • iMarina

Power estimation technique for DSP architectures

  • Durrani, Yaseer A.
  • Riesgo, Teresa;

Digital Signal Processing (p. 213-219) - 1/1/2009

10.1016/j.dsp.2008.09.005 Ver en origen

  • ISSN 10512004

Digital control in multi-phase D.C.-D.C. converters

  • de Castro A
  • Zumel P
  • García O
  • Riesgo T

Epe Journal (p. 21-27) - 1/1/2003

10.1080/09398368.2003.11463528 Ver en origen

  • ISSN 09398368

Design Guidelines for DC-DC Converters with Dynamic Voltage Scaling

  • Soto A
  • Alou P
  • Oliver J
  • Cobos J
  • Riesgo T

Epe Journal (p. 20-28) - 1/1/2003

10.1080/09398368.2003.11463543 Ver en origen

  • ISSN 09398368

Evolutionary Approach to Improve Wavelet Transforms for Image Compression in Embedded Systems

  • Salvador, Ruben
  • Moreno, Felix
  • Riesgo, Teresa
  • Sekanina, Lukas;

Eurasip Journal On Advances In Signal Processing - 6/4/2011

10.1155/2011/973806 Ver en origen

  • ISSN 16876172

Design and prototyping of DSP custom circuits based on a library of arithmetic components

  • Ruiz P
  • Riesgo T
  • Uceda J

Iecon-2002: Proceedings Of The 2002 28th Annual Conference Of The Ieee Industrial Electronics Society, Vols 1-4 (p. 191-196) - 1/12/1997

  • iMarina

Dissemination activities within OMI technology networks

  • Castro M
  • Cigarran J
  • de Mora C
  • Peire J
  • Riesgo T
  • Uceda J

Iecon-2002: Proceedings Of The 2002 28th Annual Conference Of The Ieee Industrial Electronics Society, Vols 1-4 (p. 213-217) - 1/12/1997

Editor: IEEE Comp Soc

Control digital basado en FPGA para convertidores conmutados: aplicación a convertidores CA/CC y CC/CC

  • Ángel de Castro Martín, Oscar García Suárez (dir.), Teresa Riesgo (dir.)

(p. 467-384) - 1/1/2011

  • ISBN 9783845496542
  • iMarina

Plataforma modular e interfaces para redes de sensores inalámbricas

  • Jorge Portilla Berrueco, Teresa Riesgo (dir.), Ángel de Castro Martín (dir.)

(p. 467-264) - 1/1/2011

  • ISBN 9783844342888
  • iMarina

ENERCHIP: circuito integrado para control energético

  • Teresa Riesgo, J Uceda, JL Ramos, JA Torres

Actas Del Ix Congreso De Diseño De Circuitos Integrados, 9, 10 Y 11 De Noviembre De 1994, Maspalomas, Gran Canaria (p. 491-496-496) - 1/1/1994

  • iMarina

Embedding principal component analysis inference in expert sensors for big data applications

  • Marino, R.
  • Lanza-Gutierrez, J.M.
  • Riesgo, T.

Big Data Recommender Systems: Application Paradigms (p. 83-105) - 1/1/2019

Editor: Institution of Engineering and Technology

10.1049/pbpc035g_ch6 Ver en origen

  • ISSN/ISBN 9781785619779

Deployment strategies of wireless sensor networks for IoT: Challenges, trends, and solutions based on novel tools and HW/SW platforms

  • Mujica G
  • Portilla J
  • Riesgo T

Components And Services For Iot Platforms: Paving The Way For Iot Standards (p. 133-154) - 1/1/2016

10.1007/978-3-319-42304-3_8 Ver en origen

Wireless Sensor Networks: From Real World to System Integration - Alternative Hardware Approaches

  • Portilla J
  • Otero A
  • Rosello V
  • Valverde J
  • Krasteva Y
  • de la Torre E
  • Riesgo T
... Ver más Contraer

Comprehensive Materials Processing (p. 353-373) - 1/1/2014

10.1016/b978-0-08-096532-1.01313-3 Ver en origen

Análisis comparativo de tres técnicas de simulación de fallos

  • Y Torroja
  • Teresa Riesgo
  • Eduardo De la Torre Arnaz
  • J Uceda

Diseño De Circuitos Integrados: Actas Del Vi Congreso, Santander, 11/15 De Noviembre De 1991 (p. 39-44-44) - 1/1/1991

  • iMarina

Simulación y generación de vectores de test para circuitos integrados mediante el uso de transputers

  • Eduardo De la Torre Arnaz
  • Y Torroja
  • Teresa Riesgo
  • J Uceda

Diseño De Circuitos Integrados: Actas Del Vi Congreso, Santander, 11/15 De Noviembre De 1991 (p. 393-398-398) - 1/1/1991

  • iMarina

Dynamic reconfigurable NoC (DRNoC) architecture: Application to fast NoC emulation

  • Krasteva Y
  • de la Torre E
  • Riesgo T

Dynamic Reconfigurable Network-On-Chip Design: Innovations For Computational Processing And Communication (p. 220-254) - 1/12/2010

10.4018/978-1-61520-807-4.ch009 Ver en origen

Run-time scalable architecture for deblocking filtering in H.264/AVC and SVC video codecs

  • Teresa Cervero
  • S. López
  • G. Gallicó
  • OTERO MARNOTES, JOSE ANDRES
  • RIESGO ALCAIDE, TERESA
  • TORRE ARNANZ, EDUARDO DE LA

Embedded Systems Design With Fpgas (p. 173-199) - 1/11/2013

10.1007/978-1-4614-1362-2_8 Ver en origen

ASICs para Estación Remota

  • Eduardo De la Torre Arnaz
  • Teresa Riesgo
  • J Uceda
  • J M Cabrera

Vii Congreso De Diseño De Circuitos Integrados: 3, 4 Y 5 De Noviembre De 1992, Toledo, España : Actas (p. 477-483-483) - 1/1/1992

  • iMarina

Síntesis automática de FSM a partir de descripciones gráficas

  • Y Torroja
  • Eduardo De la Torre Arnaz
  • Teresa Riesgo
  • I Pompa
  • J Uceda

Vii Congreso De Diseño De Circuitos Integrados: 3, 4 Y 5 De Noviembre De 1992, Toledo, España : Actas (p. 507-508-508) - 1/1/1992

  • iMarina

Fast and compact evolvable systolic arrays on dynamically reconfigurable FPGAs

  • Mora J
  • Otero A
  • De La Torre E
  • Riesgo T

10th International Symposium On Reconfigurable And Communication-Centric Systems-On-Chip, Recosoc 2015 (p. 1-7) - 2/9/2015

10.1109/recosoc.2015.7238087 Ver en origen

Execution modeling in self-Aware FPGA-based architectures for efficient resource management

  • Cesar Castañares
  • RIESGO ALCAIDE, TERESA
  • TORRE ARNANZ, EDUARDO DE LA
  • Rodriguez Medina, Alfonso
  • PORTILLA BERRUECO, JORGE

10th International Symposium On Reconfigurable And Communication-Centric Systems-On-Chip, Recosoc 2015 (p. 1-8) - 2/9/2015

10.1109/recosoc.2015.7238086 Ver en origen

A Modular Peripheral to Support Self-Reconfiguration in SoCs

  • OTERO MARNOTES, JOSE ANDRES
  • RIESGO ALCAIDE, TERESA
  • TORRE ARNANZ, EDUARDO DE LA
  • PORTILLA BERRUECO, JORGE

13th Euromicro Conference On Digital System Design: Architectures, Methods And Tools (p. 88-95) - 13/12/2010

10.1109/dsd.2010.100 Ver en origen

High level validation of an optimization algorithm for the implementation of adaptive Wavelet Transforms in FPGAs

  • SALVADOR PEREA, RUBEN
  • RIESGO ALCAIDE, TERESA
  • MORENO GONZALEZ, FELIX ANTONIO

13th Euromicro Conference On Digital System Design: Architectures, Methods And Tools (p. 96-103) - 13/12/2010

10.1109/dsd.2010.96 Ver en origen

Exploiting VHDL-RTL features to reduce the complexity of power estimation in combinational circuits

  • Machado, F
  • Torroja, Y
  • Riesgo, T

2005 Phd Research In Microelectronics And Electronics, Vols 1 And 2, Proceedings (p. 311-314) - 1/12/2005

10.1109/rme.2005.1542949 Ver en origen

Power macromodeling for IP modules

  • Durrani, Yaseer A
  • Riesgo, Teresa

2006 13th Ieee International Conference On Electronics, Circuits And Systems, Vols 1-3 (p. 1172-1175) - 1/12/2006

10.1109/icecs.2006.379649 Ver en origen

A hardware library for sensors/actuators interfaces in sensor networks

  • Portilla, J.
  • Buron, J. L.
  • Riesgo, T.
  • de Castro, A.;

2006 13th Ieee International Conference On Electronics, Circuits And Systems, Vols 1-3 (p. 1244-+) - 1/12/2006

10.1109/icecs.2006.379687 Ver en origen

Power estimation for IP-based modules

  • Durrani, Yaseer A
  • Riesgo, Teresa

2006 International Symposium On System-On-Chip Proceedings (p. 95-+) - 1/12/2006

10.1109/issoc.2006.321976 Ver en origen

LUT-Based power macromodeling technique for DSP architectures

  • Durrani, Yaseer A.
  • Riesgo, Teresa;

2007 14th Ieee International Conference On Electronics, Circuits And Systems, Vols 1-4 (p. 1416-1419) - 1/12/2007

10.1109/icecs.2007.4511265 Ver en origen

Towards fine and medium grain dynamic functional extraction for HW/SW acceleration

  • Matev, V.
  • de la Torre, E.
  • Riesgo, T.;

2007 3rd Southern Conference On Programmable Logic, Proceedings (p. 93-+) - 27/9/2007

10.1109/spl.2007.371730 Ver en origen

Este/a investigador/a no tiene documentos de trabajo.

Este/a investigador/a no tiene informes técnicos.

Plataforma tecnológica inteligente para la producción sostenible en industrias agroalimentarias

  • HOLGUIN REYNOSO, FERMIN ANTONIO (Miembro del equipo de trabajo)
  • MUJICA ROJAS, GABRIEL NOE (Miembro del equipo de trabajo)
  • Molina Matute, Mariana Amelia (Miembro del equipo de trabajo)
  • RIESGO ALCAIDE, TERESA (Investigador principal (IP))

Ejecución: 01-01-2010 - 31-12-2011

Tipo: Nacional

Importe financiado: 79956,83 Euros.

  • iMarina

Secure, Mobile visual sensor networks ARchiTecture

  • RIESGO ALCAIDE, TERESA (Investigador principal (IP))

Ejecución: 01-03-2009 - 28-02-2012

Tipo: Internacional

Importe financiado: 46148,69 Euros.

  • iMarina

SAFETYRAIL: "Seguridad en las vías ferroviarias".

  • SANCHEZ VALLADOLID, IGNACIO (Miembro del equipo de trabajo)
  • Molina Matute, Mariana Amelia (Miembro del equipo de trabajo)
  • MERINO MOTILVA, SERGIO (Miembro del equipo de trabajo)
  • RIESGO ALCAIDE, TERESA (Investigador principal (IP))

Ejecución: 01-01-2009 - 31-12-2010

Tipo: Nacional

Importe financiado: 63410,00 Euros.

  • iMarina

TUNEL-CARE: "Redes de sensores para prevención de catástrofes y gestión de crisis en túneles".

  • HOLGUIN REYNOSO, FERMIN ANTONIO (Miembro del equipo de trabajo)
  • CARNERO REQUENA, RUBEN (Miembro del equipo de trabajo)
  • SIMON CARRASCO, ISMAEL (Miembro del equipo de trabajo)
  • LLINÁS MARTÍN, MANUEL (Miembro del equipo de trabajo)
  • SHAWI SÁNCHEZ, MAYID (Miembro del equipo de trabajo)
  • FERREROS SÁNCHEZ, NARCISO (Miembro del equipo de trabajo)
  • SALVADOR PEREA, RUBEN (Miembro del equipo de trabajo)
  • MARTÍNEZ DE LA TORRE, ALFONSO (Miembro del equipo de trabajo)
  • OTERO MARNOTES, JOSE ANDRES (Miembro del equipo de trabajo)
  • VIDAL SALVADOR, ALBERTO (Miembro del equipo de trabajo)
  • PEÑA GARCÍA, ADRIÁN (Miembro del equipo de trabajo)
  • CUELLAR LEON, JAVIER WENCESLAO (Miembro del equipo de trabajo)
  • NEIRA GUIJARRO, ANA (Miembro del equipo de trabajo)
  • RIESGO ALCAIDE, TERESA (Investigador principal (IP))
... Ver más Contraer

Ejecución: 01-01-2009 - 31-12-2009

Tipo: Nacional

Importe financiado: 70662,00 Euros.

  • iMarina

SMART: Secure Mobile visual sensor Networks archiTecture (SMART)"

  • HOLGUIN REYNOSO, FERMIN ANTONIO (Miembro del equipo de trabajo)
  • MARTÍNEZ DE LA TORRE, ALFONSO (Miembro del equipo de trabajo)
  • MERINO RAMOS, TERESA (Miembro del equipo de trabajo)
  • Molina Matute, Mariana Amelia (Miembro del equipo de trabajo)
  • MUJICA ROJAS, GABRIEL NOE (Miembro del equipo de trabajo)
  • SALVADOR PEREA, RUBEN (Miembro del equipo de trabajo)
  • RIESGO ALCAIDE, TERESA (Investigador principal (IP))
... Ver más Contraer

Ejecución: 01-01-2009 - 31-12-2011

Tipo: Nacional

Importe financiado: 230190,00 Euros.

  • iMarina

Review of project nºIST-2000-29551 SIDCOM

  • RIESGO ALCAIDE, TERESA (Investigador principal (IP))

Ejecución: 17-09-2002 - 17-11-2002

Tipo: Internacional

  • iMarina

CARRYING OUT OF THALES ALENIA SPACE ESPAÑA YEAR ROUND CONTRACT FOR 2016-2017

  • ALOU CERVERA, PEDRO (Colaborador/a)
  • RIESGO ALCAIDE, TERESA (Colaborador/a)
  • TORRE ARNANZ, EDUARDO DE LA (Investigador principal (IP))

Ejecución: 01-09-2016 - 10-03-2022

Tipo: Interno

  • iMarina

TECNOCAI. Tecnologías eficientes e inteligentes orientadas a la salud y al confort en ambientes interiores.

  • Rodriguez Medina, Alfonso (Participante)
  • ZAMACOLA ALCALDE, RAFAEL MARIA (Participante)
  • ZATO RECELLADO, José Gabriel (Investigador principal (IP))
  • RIESGO ALCAIDE, TERESA (Investigador principal (IP))
  • CECILIA FERNÁNDEZ-CONDE, LOURDES (Participante)
  • PORTILLA BERRUECO, JORGE (Participante)
  • MORENO GONZALEZ, FELIX ANTONIO (Participante)
  • TORRE ARNANZ, EDUARDO DE LA (Participante)
  • NARANJO HERNANDEZ, JOSE EUGENIO (Participante)
... Ver más Contraer

Ejecución: 01-12-2009 - 01-12-2012

Tipo: Nacional

Importe financiado: 26100,00 Euros.

  • iMarina

A novel methodology for planning reliable wireless sensor networks.

  • Teresa Riesgo (Director)
  • Jorge Portilla Berrueco (Director) Doctorando: Danqing He

1/1/2014

  • iMarina

Design and Validation of an Optimized MB-OFDM Ultra Wideband Transceiver System.

  • Jorge Portilla Berrueco (Director)
  • Teresa Riesgo (Director) Doctorando: Guixuan Liang

1/1/2013

  • iMarina

Arquitectura inteligente basada en lógica reconfigurable aplicada a redes neuronales artificiales para la clasificación de información

  • Teresa Riesgo (Director)
  • Felix Moreno González (Director) Doctorando: Jaime Alarcón Celis

1/1/2008

  • iMarina

Design and validation of an optimized mbofdm

  • Teresa Riesgo (Director)
  • Jorge Portilla Berrueco (Director) Doctorando: Guixuan Liang

1/1/2013

  • iMarina

Plataforma modular e interfaces genéricas de transductores para redes de sensores inalámbricas

  • RIESGO ALCAIDE, TERESA (Director)
  • de Castro Martin, Angel (Director) Doctorando: Portilla Berrueco, Jorge

21/5/2010

  • iMarina

Power Macro-modelling for IP-based Digital Systems at Register Transfer Level : Macromodelado del consumo de sistemas digitales basados en IPs descritos a nivel de transferencia de registros

  • Teresa Riesgo (Director) Doctorando: Yaseer Arafat Durrani

1/1/2008

  • iMarina

Arquitectura PXI multiprocesadora para adquisición y procesado de datos en tiempo real : aplicación a diagnósticos en entornos de fusión por confinamiento magnético

  • Ruiz González, Mariano (Director)
  • RIESGO ALCAIDE, TERESA (Director) Doctorando: BARRERA LOPEZ DE TURISO, Eduardo

1/1/2008

Defensa realizada en: Universidad Politécnica de Madrid

Aplicación del control digital basado en hardware especifico para convertidores de potencia conmutados.

  • GARCIA SUAREZ, OSCAR (Director)
  • RIESGO ALCAIDE, TERESA (Director) Doctorando: CASTRO MARTIN, Angel de

1/1/2004

  • iMarina

Estrategia de validación funcional de circuitos digitales descritos en VHDL sintetizable basada en modelos de error

  • Teresa Riesgo (Director) Doctorando: Celia López Ongil

1/1/2000

  • iMarina

Este/a investigador/a no tiene patentes o licencias de software.

Última actualización de los datos: 24/04/24 13:15