Riesgo Alcaide, Teresa teresa.riesgo@upm.es

Actividades

A Novel Method for Radio Propagation Simulation Based on Automatic 3D Environment Reconstruction

  • RIESGO ALCAIDE, TERESA
  • PORTILLA BERRUECO, JORGE

Radioengineering (p. 985-992) - 1/12/2012

10.1109/eucap.2012.6206457 Ver en origen

  • ISSN 12102512

A binary decision diagram structure for probabilistic switching activity estimation

  • Machado F
  • Torroja Y
  • Riesgo T

Journal Of Low Power Electronics (p. 247-262) - 1/12/2008

10.1166/jolpe.2008.180 Ver en origen

  • ISSN 15462005

A method for switching activity analysis of VHDL-RTL combinatorial circuits

  • Machado, Felipe
  • Riesgo, Teresa
  • Torroja, Yago;

Lecture Notes In Computer Science (p. 645-657) - 1/1/2006

  • ISSN 03029743
  • iMarina

A modular architecture for nodes in wireless sensor networks

  • Portilla, J
  • de Castro, A
  • de la Torre, E
  • Riesgo, T

Journal Of Universal Computer Science (p. 328-339) - 28/4/2006

10.3217/jucs-012-03-0328 Ver en origen

  • ISSN 0948695X

A novel Data Processing Technique for Expert Resonant Nano-Pillars Transducers: a Case Study Measuring Ethanol in Water and Wine Liquid Matrices

  • Quintero, S.
  • Marino, R.
  • Lanza-Gutierrez, J.M.
  • Sanza, F.J.
  • Riesgo, T.
  • Holgado, M.

Ieee Access (p. 129778-129788) - 1/1/2019

Editor: Institute of Electrical and Electronics Engineers Inc.

10.1109/access.2019.2939576 Ver en origen

  • ISSN 21693536
  • ISSN/ISBN 2169-3536

A piezoelectric minirheometer for measuring the viscosity of polymer microsamples

  • Sánchez A
  • Prieto R
  • Laso M
  • Riesgo T

Ieee Transactions On Industrial Electronics (p. 427-436) - 1/1/2008

10.1109/tie.2007.910528 Ver en origen

  • ISSN 02780046

A scalable H.264/AVC deblocking filter architecture

  • Cervero, T.
  • Otero, A.
  • Lopez, S.
  • de la Torre, E.
  • Callico, G. M.
  • Riesgo, T.
  • Sarmiento, R.;
... Ver más Contraer

Journal Of Real-Time Image Processing (p. 81-105) - 1/6/2016

10.1007/s11554-013-0359-9 Ver en origen

  • ISSN 18618200

Accelerating FPGA-based evolution of wavelet transform filters by optimized task scheduling

  • Salvador, Ruben
  • Vidal, Alberto
  • Moreno, Felix
  • Riesgo, Teresa
  • Sekanina, Lukas;

Microprocessors And Microsystems (p. 427-438) - 1/7/2012

10.1016/j.micpro.2012.02.002 Ver en origen

  • ISSN 01419331

Adaptable Security in Wireless Sensor Networks by Using Reconfigurable ECC Hardware Coprocessors

  • Portilla, J.
  • Otero, A.
  • de la Torre, E.
  • Riesgo, T.
  • Stecklina, O.
  • Peter, S.
  • Langendoerfer, P.;
... Ver más Contraer

International Journal Of Distributed Sensor Networks - 1/12/2010

10.1155/2010/740823 Ver en origen

  • ISSN 15501329

Comparison of Phase-shifters for Multiphase Power Converters

  • de Castro, Angel
  • Garcia, Oscar
  • Zumel, Pablo
  • Riesgo, Teresa
  • Glez-de-Rivera, Guillermo;

Iete Journal Of Research (p. 42-48) - 1/1/2011

10.4103/0377-2063.78333 Ver en origen

  • ISSN 03772063

Control digital basado en FPGA para convertidores conmutados: aplicación a convertidores CA/CC y CC/CC

  • Ángel de Castro Martín, Oscar García Suárez (dir.), Teresa Riesgo (dir.)

(p. 467-384) - 1/1/2011

  • ISBN 9783845496542
  • iMarina

Plataforma modular e interfaces para redes de sensores inalámbricas

  • Jorge Portilla Berrueco, Teresa Riesgo (dir.), Ángel de Castro Martín (dir.)

(p. 467-264) - 1/1/2011

  • ISBN 9783844342888
  • iMarina

ASICs para Estación Remota

  • Eduardo De la Torre Arnaz
  • Teresa Riesgo
  • J Uceda
  • J M Cabrera

Vii Congreso De Diseño De Circuitos Integrados: 3, 4 Y 5 De Noviembre De 1992, Toledo, España : Actas (p. 477-483-483) - 1/1/1992

  • iMarina

Algunos criterios de diseño en circuitos de compresión digital de señal basados en FFT

  • Teresa Riesgo, R Asensi, J E Ortiz, J Uceda

Vii Congreso De Diseño De Circuitos Integrados: 3, 4 Y 5 De Noviembre De 1992, Toledo, España : Actas (p. 471-476-476) - 1/1/1992

  • iMarina

Análisis comparativo de tres técnicas de simulación de fallos

  • Y Torroja
  • Teresa Riesgo
  • Eduardo De la Torre Arnaz
  • J Uceda

Diseño De Circuitos Integrados: Actas Del Vi Congreso, Santander, 11/15 De Noviembre De 1991 (p. 39-44-44) - 1/1/1991

  • iMarina

Deployment strategies of wireless sensor networks for IoT: Challenges, trends, and solutions based on novel tools and HW/SW platforms

  • Mujica G
  • Portilla J
  • Riesgo T

Components And Services For Iot Platforms: Paving The Way For Iot Standards (p. 133-154) - 1/1/2016

10.1007/978-3-319-42304-3_8 Ver en origen

Dynamic reconfigurable NoC (DRNoC) architecture: Application to fast NoC emulation

  • Krasteva Y
  • de la Torre E
  • Riesgo T

Dynamic Reconfigurable Network-On-Chip Design: Innovations For Computational Processing And Communication (p. 220-254) - 1/12/2010

10.4018/978-1-61520-807-4.ch009 Ver en origen

ENERCHIP: circuito integrado para control energético

  • Teresa Riesgo, J Uceda, JL Ramos, JA Torres

Actas Del Ix Congreso De Diseño De Circuitos Integrados, 9, 10 Y 11 De Noviembre De 1994, Maspalomas, Gran Canaria (p. 491-496-496) - 1/1/1994

  • iMarina

Embedding principal component analysis inference in expert sensors for big data applications

  • Marino, R.
  • Lanza-Gutierrez, J.M.
  • Riesgo, T.

Big Data Recommender Systems: Application Paradigms (p. 83-105) - 1/1/2019

Editor: Institution of Engineering and Technology

10.1049/pbpc035g_ch6 Ver en origen

  • ISSN/ISBN 9781785619779

Perspectivas del test de circuitos integrados desde descripciones VHDL

  • Teresa Riesgo
  • Y Torroja
  • Eduardo De la Torre Arnaz
  • J Uceda

Vii Congreso De Diseño De Circuitos Integrados: 3, 4 Y 5 De Noviembre De 1992, Toledo, España : Actas (p. 313-318-318) - 1/1/1992

  • iMarina

Run-time scalable architecture for deblocking filtering in H.264/AVC and SVC video codecs

  • Teresa Cervero
  • S. López
  • G. Gallicó
  • OTERO MARNOTES, JOSE ANDRES
  • RIESGO ALCAIDE, TERESA
  • TORRE ARNANZ, EDUARDO DE LA

Embedded Systems Design With Fpgas (p. 173-199) - 1/11/2013

10.1007/978-1-4614-1362-2_8 Ver en origen

Simulación y generación de vectores de test para circuitos integrados mediante el uso de transputers

  • Eduardo De la Torre Arnaz
  • Y Torroja
  • Teresa Riesgo
  • J Uceda

Diseño De Circuitos Integrados: Actas Del Vi Congreso, Santander, 11/15 De Noviembre De 1991 (p. 393-398-398) - 1/1/1991

  • iMarina

A dynamically adaptable bus architecture for trading-off among performance, consumption and dependability in Cyber-Physical Systems

  • Valverde J
  • Rodriguez A
  • Camarero J
  • Otero A
  • Portilla J
  • De La Torre E
  • Riesgo T
... Ver más Contraer

Conference Digest - 24th International Conference On Field Programmable Logic And Applications, Fpl 2014 (p. 1-4) - 16/10/2014

10.1109/fpl.2014.6927394 Ver en origen

A fast Reconfigurable 2D HW core architecture on FPGAs for evolvable Self-Adaptive Systems

  • Lukas Sekanina
  • Javier Mora
  • OTERO MARNOTES, JOSE ANDRES
  • SALVADOR PEREA, RUBEN
  • RIESGO ALCAIDE, TERESA
  • TORRE ARNANZ, EDUARDO DE LA

Proceedings Of The 2011 Nasa/Esa Conference On Adaptive Hardware And Systems, Ahs 2011 (p. 336-343) - 1/9/2011

10.1109/ahs.2011.5963956 Ver en origen

A fault model for VHDL descriptions at the register transfer level

  • Riesgo T
  • Uceda J

Euro-Dac '96 - European Design Automation Conference With Euro-Vhdl '96 And Exhibition, Proceedings (p. 462-467) - 1/1/1996

10.1109/eurdac.1996.558244 Ver en origen

A functional validation methodology based on error models for measuring the quality of digital integrated circuits

  • López-Ongil C
  • Entrena-Arrontes L
  • Riesgo-Alcaide T
  • Uceda-Antolín J

Proceedings Of Spie - The International Society For Optical Engineering (p. 730-741) - 9/12/2005

10.1117/12.608324 Ver en origen

  • ISSN 0277786X

A hardware library for sensors/actuators interfaces in sensor networks

  • Portilla, J.
  • Buron, J. L.
  • Riesgo, T.
  • de Castro, A.;

2006 13th Ieee International Conference On Electronics, Circuits And Systems, Vols 1-3 (p. 1244-+) - 1/12/2006

10.1109/icecs.2006.379687 Ver en origen

A methodology to design custom hardware digital controllers for switching power converters

  • de Castro, A
  • Riesgo, T
  • Garcia, O
  • Uceda, J

Pesc Record - Ieee Annual Power Electronics Specialists Conference (p. 4676-4681) - 29/11/2004

10.1109/pesc.2004.1354826 Ver en origen

  • ISSN 02759306

A noise-agnostic self-adaptive image processing application based on evolvable hardware

  • OTERO MARNOTES, JOSE ANDRES
  • RIESGO ALCAIDE, TERESA
  • TORRE ARNANZ, EDUARDO DE LA
  • MORA DE SAMBRICIO, JAVIER

Conference On Design And Architectures For Signal And Image Processing, Dasip (p. 351-352) - 1/12/2013

  • ISSN 21649766
  • iMarina

A novel on-site deployment, commissioning and debugging technique to assess and validate WSN based smart systems

  • J. Gordillo
  • A. García
  • MUJICA ROJAS, GABRIEL NOE
  • RIESGO ALCAIDE, TERESA
  • PORTILLA BERRUECO, JORGE

Proceedings - Ieee International Symposium On Circuits And Systems (p. 1722-1725) - 27/7/2015

10.1109/iscas.2015.7168985 Ver en origen

  • ISSN 02714310

A precharge-absorbed DPL logic for reducing early propagation effects on FPGA implementations

  • RIESGO ALCAIDE, TERESA
  • TORRE ARNANZ, EDUARDO DE LA

Proceedings - 2011 International Conference On Reconfigurable Computing And Fpgas, Reconfig 2011 (p. 217-222) - 1/12/2011

10.1109/reconfig.2011.3 Ver en origen

A reconfigurable FPGA-based architecture for modular nodes in wireless sensor networks

  • Ángel de Castro
  • RIESGO ALCAIDE, TERESA
  • PORTILLA BERRUECO, JORGE

2007 3rd Southern Conference On Programmable Logic, Proceedings (p. 203-+) - 27/9/2007

10.1109/spl.2007.371750 Ver en origen

Este/a investigador/a no tiene documentos de trabajo.

Este/a investigador/a no tiene informes técnicos.

CARRYING OUT OF THALES ALENIA SPACE ESPAÑA YEAR ROUND CONTRACT FOR 2016-2017

  • ALOU CERVERA, PEDRO (Colaborador/a)
  • RIESGO ALCAIDE, TERESA (Colaborador/a)
  • TORRE ARNANZ, EDUARDO DE LA (Investigador principal (IP))

Ejecución: 01-09-2016 - 10-03-2022

Tipo: Interno

  • iMarina

CONGRESO DCIS 2014

  • RIESGO ALCAIDE, TERESA (Investigador principal (IP))

Ejecución: 26-11-2014 - 17-10-2018

Tipo: Interno

  • iMarina

Cross-layer modEl-based fRamework for multi-oBjective dEsign of Reconfigurable systems in unceRtain hybRid envirOnments

  • SALVADOR PEREA, RUBEN (Participante)
  • ORTIZ CUADRADO, ALBERTO (Participante)
  • TORRE ARNANZ, EDUARDO DE LA (Participante)
  • OTERO MARNOTES, JOSE ANDRES (Participante)
  • TORROJA FUNGAIRIÑO, YAGO (Participante)
  • GARRIDO GONZALEZ, MATIAS JAVIER (Participante)
  • RIESGO ALCAIDE, TERESA (Participante)
  • LANZA GUTIERREZ, JOSE MANUEL (Participante)
  • ZAMACOLA ALCALDE, RAFAEL MARIA (Participante)
  • Rodriguez Medina, Alfonso (Participante)
  • SANCHO ARAGON, JAIME (Participante)
  • MADROÑAL QUINTIN, DANIEL (Participante)
  • SURIANO, LEONARDO (Participante)
  • LAZCANO LOPEZ, RAQUEL (Participante)
  • SANZ ALVARO, CESAR (Participante)
  • GROBA GONZALEZ, ANGEL MANUEL (Participante)
  • JUAREZ MARTINEZ, EDUARDO (Investigador principal (IP))
... Ver más Contraer

Ejecución: 01-01-2017 - 29-02-2020

Tipo: Internacional

Importe financiado: 337668,00 Euros.

  • iMarina

DESARROLLO DE CONTROLADOR PARA RECUPERACIÓN DE CALOR (DCRC)

  • UCEDA ANTOLIN, JAVIER (Colaborador/a)
  • APARICIO MARZO, JOSE LUIS (Colaborador/a)
  • TORROJA FUNGAIRIÑO, YAGO (Colaborador/a)
  • RIESGO ALCAIDE, TERESA (Colaborador/a)
  • PORTILLA BERRUECO, JORGE (Investigador principal (IP))

Ejecución: 01-07-2013 - 31-12-2017

Tipo: Interno

  • iMarina

DISEÑO Y PROTOTIPADO DE UNA PLACA DE DESARROLLO Y CARACTERIZACIÓN DE APLICACIONES QUE SE IMPLEMENTEN EN UNA FGPA BASADA EN RAM

  • OTERO MARNOTES, JOSE ANDRES (Colaborador/a)
  • PORTILLA BERRUECO, JORGE (Colaborador/a)
  • RIESGO ALCAIDE, TERESA (Colaborador/a)
  • TORRE ARNANZ, EDUARDO DE LA (Investigador principal (IP))

Ejecución: 10-09-2012 - 09-12-2016

Tipo: Interno

  • iMarina

Development of a biosensor technology for environmental monitoring and disease prevention in aquaculture ensuring food safety

  • HOLGADO BOLAÑOS, MIGUEL (Investigador principal (IP))
  • LOPEZ HERNANDEZ, ANA (Participante)
  • CASQUEL DEL CAMPO, RAFAEL (Participante)
  • LAVIN HUEROS, ALVARO (Participante)
  • LAGUNA HERAS, MARIA FE (Participante)
  • TORRE ARNANZ, EDUARDO DE LA (Participante)
  • RIESGO ALCAIDE, TERESA (Participante)
  • OTERO MARNOTES, JOSE ANDRES (Participante)
... Ver más Contraer

Ejecución: 01-12-2013 - 30-11-2018

Tipo: Internacional

Importe financiado: 298260,52 Euros.

  • iMarina

Dynamically Reconfigurable embedded platforms for Networked Context-aware multimedia Systems-UPM

  • RIESGO ALCAIDE, TERESA (Investigador principal (IP))
  • TORROJA FUNGAIRIÑO, YAGO (Participante)
  • OTERO MARNOTES, JOSE ANDRES (Participante)
  • PORTILLA BERRUECO, JORGE (Participante)
  • MORENO GONZALEZ, FELIX ANTONIO (Participante)
  • TORRE ARNANZ, EDUARDO DE LA (Participante)
  • ABAD ARROYO, RICARDO (Participante)
  • MUJICA ROJAS, GABRIEL NOE (Participante)
... Ver más Contraer

Ejecución: 01-01-2012 - 30-06-2015

Tipo: Nacional

Importe financiado: 88088,00 Euros.

  • iMarina

ENCE-NG: Enclavamiento Electrónico de Nueva Generación

  • ZAMACOLA ALCALDE, RAFAEL MARIA (Participante)
  • VILLAVERDE SAN JOSE, MONICA (Participante)
  • ALEDO ORTEGA, DAVID (Participante)
  • Rodriguez Medina, Alfonso (Participante)
  • MORENO GONZALEZ, FELIX ANTONIO (Investigador principal (IP))
  • RIESGO ALCAIDE, TERESA (Participante)
  • TORRE ARNANZ, EDUARDO DE LA (Participante)
  • GARCIA SUAREZ, OSCAR (Participante)
  • PORTILLA BERRUECO, JORGE (Participante)
... Ver más Contraer

Ejecución: 17-10-2011 - 16-04-2013

Tipo: Nacional

  • iMarina

European Initiative to Enable Validation for Highly Automated Safe and Secure Systems

  • TORRE ARNANZ, EDUARDO DE LA (Investigador principal (IP))
  • WILSULTSCHEW PUIGDELLIVOL, CRISTIAN (Participante)
  • ORTIZ CUADRADO, ALBERTO (Participante)
  • TORROJA FUNGAIRIÑO, YAGO (Participante)
  • ZAMACOLA ALCALDE, RAFAEL MARIA (Participante)
  • REVUELTA FERNANDEZ, BORJA (Participante)
  • SURIANO, LEONARDO (Participante)
  • OTERO MARNOTES, JOSE ANDRES (Participante)
  • Rodriguez Medina, Alfonso (Participante)
  • PEREZ GARCIA, ARTURO (Participante)
  • PORTILLA BERRUECO, JORGE (Participante)
  • RIESGO ALCAIDE, TERESA (Participante)
... Ver más Contraer

Ejecución: 01-05-2016 - 31-05-2019

Tipo: Internacional

Importe financiado: 176920,00 Euros.

  • iMarina

ICT Tools greening food processing businesses

  • RIESGO ALCAIDE, TERESA (Investigador principal (IP))
  • PORTILLA BERRUECO, JORGE (Participante)
  • TORRE ARNANZ, EDUARDO DE LA (Participante)
  • TORROJA FUNGAIRIÑO, YAGO (Participante)
  • MORENO GONZALEZ, FELIX ANTONIO (Participante)
  • MAIGLER LÓPEZ, Mª VICTORIA (Participante)
  • ALEDO ORTEGA, DAVID (Participante)
  • ALONSO FERNÁNDEZ, JESÚS (Participante)
  • ARCAS CASTRO, GUILLERMO DE (Participante)
  • MUJICA ROJAS, GABRIEL NOE (Participante)
... Ver más Contraer

Ejecución: 12-09-2011 - 11-09-2014

Tipo: Internacional

Importe financiado: 109170,00 Euros.

  • iMarina

A novel methodology for planning reliable wireless sensor networks.

  • Teresa Riesgo (Director)
  • Jorge Portilla Berrueco (Director) Doctorando: Danqing He

1/1/2014

  • iMarina

Aplicación del control digital basado en hardware especifico para convertidores de potencia conmutados.

  • GARCIA SUAREZ, OSCAR (Director)
  • RIESGO ALCAIDE, TERESA (Director) Doctorando: CASTRO MARTIN, Angel de

1/1/2004

  • iMarina

Arquitectura PXI multiprocesadora para adquisición y procesado de datos en tiempo real : aplicación a diagnósticos en entornos de fusión por confinamiento magnético

  • Ruiz González, Mariano (Director)
  • RIESGO ALCAIDE, TERESA (Director) Doctorando: BARRERA LOPEZ DE TURISO, Eduardo

1/1/2008

Defensa realizada en: Universidad Politécnica de Madrid

Arquitectura inteligente basada en lógica reconfigurable aplicada a redes neuronales artificiales para la clasificación de información

  • Teresa Riesgo (Director)
  • Felix Moreno González (Director) Doctorando: Jaime Alarcón Celis

1/1/2008

  • iMarina

Design and Validation of an Optimized MB-OFDM Ultra Wideband Transceiver System.

  • Jorge Portilla Berrueco (Director)
  • Teresa Riesgo (Director) Doctorando: Guixuan Liang

1/1/2013

  • iMarina

Design and validation of an optimized mbofdm

  • Teresa Riesgo (Director)
  • Jorge Portilla Berrueco (Director) Doctorando: Guixuan Liang

1/1/2013

  • iMarina

Estrategia de validación funcional de circuitos digitales descritos en VHDL sintetizable basada en modelos de error

  • Teresa Riesgo (Director) Doctorando: Celia López Ongil

1/1/2000

  • iMarina

Plataforma modular e interfaces genéricas de transductores para redes de sensores inalámbricas

  • RIESGO ALCAIDE, TERESA (Director)
  • de Castro Martin, Angel (Director) Doctorando: Portilla Berrueco, Jorge

21/5/2010

  • iMarina

Power Macro-modelling for IP-based Digital Systems at Register Transfer Level : Macromodelado del consumo de sistemas digitales basados en IPs descritos a nivel de transferencia de registros

  • Teresa Riesgo (Director) Doctorando: Yaseer Arafat Durrani

1/1/2008

  • iMarina

Este/a investigador/a no tiene patentes o licencias de software.

Última actualización de los datos: 24/04/24 13:15