Riesgo Alcaide, Teresa teresa.riesgo@upm.es
Actividades
- Artículos 49
- Libros 2
- Capítulos de libro 12
- Congresos 156
- Documentos de trabajo 0
- Informes técnicos 0
- Proyectos de investigación 28
- Tesis dirigidas 9
- Patentes o licencias de software 0
A Novel Method for Radio Propagation Simulation Based on Automatic 3D Environment Reconstruction
- RIESGO ALCAIDE, TERESA
- PORTILLA BERRUECO, JORGE
Radioengineering (p. 985-992) - 1/12/2012
10.1109/eucap.2012.6206457 Ver en origen
- ISSN 12102512
- iMarina
- iMarina
A binary decision diagram structure for probabilistic switching activity estimation
- Machado F
- Torroja Y
- Riesgo T
Journal Of Low Power Electronics (p. 247-262) - 1/12/2008
10.1166/jolpe.2008.180 Ver en origen
- ISSN 15462005
A method for switching activity analysis of VHDL-RTL combinatorial circuits
- Machado, Felipe
- Riesgo, Teresa
- Torroja, Yago;
Lecture Notes In Computer Science (p. 645-657) - 1/1/2006
- ISSN 03029743
- iMarina
A modular architecture for nodes in wireless sensor networks
- Portilla, J
- de Castro, A
- de la Torre, E
- Riesgo, T
Journal Of Universal Computer Science (p. 328-339) - 28/4/2006
10.3217/jucs-012-03-0328 Ver en origen
- ISSN 0948695X
A novel Data Processing Technique for Expert Resonant Nano-Pillars Transducers: a Case Study Measuring Ethanol in Water and Wine Liquid Matrices
- Quintero, S.
- Marino, R.
- Lanza-Gutierrez, J.M.
- Sanza, F.J.
- Riesgo, T.
- Holgado, M.
Ieee Access (p. 129778-129788) - 1/1/2019
Editor: Institute of Electrical and Electronics Engineers Inc.
10.1109/access.2019.2939576 Ver en origen
- ISSN 21693536
- ISSN/ISBN 2169-3536
A piezoelectric minirheometer for measuring the viscosity of polymer microsamples
- Sánchez A
- Prieto R
- Laso M
- Riesgo T
Ieee Transactions On Industrial Electronics (p. 427-436) - 1/1/2008
10.1109/tie.2007.910528 Ver en origen
- ISSN 02780046
A scalable H.264/AVC deblocking filter architecture
- Cervero, T.
- Otero, A.
- Lopez, S.
- de la Torre, E.
- Callico, G. M.
- Riesgo, T.
- Sarmiento, R.;
Journal Of Real-Time Image Processing (p. 81-105) - 1/6/2016
10.1007/s11554-013-0359-9 Ver en origen
- ISSN 18618200
Accelerating FPGA-based evolution of wavelet transform filters by optimized task scheduling
- Salvador, Ruben
- Vidal, Alberto
- Moreno, Felix
- Riesgo, Teresa
- Sekanina, Lukas;
Microprocessors And Microsystems (p. 427-438) - 1/7/2012
10.1016/j.micpro.2012.02.002 Ver en origen
- ISSN 01419331
Adaptable Security in Wireless Sensor Networks by Using Reconfigurable ECC Hardware Coprocessors
- Portilla, J.
- Otero, A.
- de la Torre, E.
- Riesgo, T.
- Stecklina, O.
- Peter, S.
- Langendoerfer, P.;
International Journal Of Distributed Sensor Networks - 1/12/2010
10.1155/2010/740823 Ver en origen
- ISSN 15501329
Comparison of Phase-shifters for Multiphase Power Converters
- de Castro, Angel
- Garcia, Oscar
- Zumel, Pablo
- Riesgo, Teresa
- Glez-de-Rivera, Guillermo;
Iete Journal Of Research (p. 42-48) - 1/1/2011
10.4103/0377-2063.78333 Ver en origen
- ISSN 03772063
Control digital basado en FPGA para convertidores conmutados: aplicación a convertidores CA/CC y CC/CC
- Ángel de Castro Martín, Oscar García Suárez (dir.), Teresa Riesgo (dir.)
(p. 467-384) - 1/1/2011
- ISBN 9783845496542
- iMarina
ASICs para Estación Remota
- Eduardo De la Torre Arnaz
- Teresa Riesgo
- J Uceda
- J M Cabrera
Vii Congreso De Diseño De Circuitos Integrados: 3, 4 Y 5 De Noviembre De 1992, Toledo, España : Actas (p. 477-483-483) - 1/1/1992
- iMarina
Algunos criterios de diseño en circuitos de compresión digital de señal basados en FFT
- Teresa Riesgo, R Asensi, J E Ortiz, J Uceda
Vii Congreso De Diseño De Circuitos Integrados: 3, 4 Y 5 De Noviembre De 1992, Toledo, España : Actas (p. 471-476-476) - 1/1/1992
- iMarina
Análisis comparativo de tres técnicas de simulación de fallos
- Y Torroja
- Teresa Riesgo
- Eduardo De la Torre Arnaz
- J Uceda
Diseño De Circuitos Integrados: Actas Del Vi Congreso, Santander, 11/15 De Noviembre De 1991 (p. 39-44-44) - 1/1/1991
- iMarina
Deployment strategies of wireless sensor networks for IoT: Challenges, trends, and solutions based on novel tools and HW/SW platforms
- Mujica G
- Portilla J
- Riesgo T
Components And Services For Iot Platforms: Paving The Way For Iot Standards (p. 133-154) - 1/1/2016
Dynamic reconfigurable NoC (DRNoC) architecture: Application to fast NoC emulation
- Krasteva Y
- de la Torre E
- Riesgo T
Dynamic Reconfigurable Network-On-Chip Design: Innovations For Computational Processing And Communication (p. 220-254) - 1/12/2010
ENERCHIP: circuito integrado para control energético
- Teresa Riesgo, J Uceda, JL Ramos, JA Torres
Actas Del Ix Congreso De Diseño De Circuitos Integrados, 9, 10 Y 11 De Noviembre De 1994, Maspalomas, Gran Canaria (p. 491-496-496) - 1/1/1994
- iMarina
Embedding principal component analysis inference in expert sensors for big data applications
- Marino, R.
- Lanza-Gutierrez, J.M.
- Riesgo, T.
Big Data Recommender Systems: Application Paradigms (p. 83-105) - 1/1/2019
Editor: Institution of Engineering and Technology
10.1049/pbpc035g_ch6 Ver en origen
- ISSN/ISBN 9781785619779
Perspectivas del test de circuitos integrados desde descripciones VHDL
- Teresa Riesgo
- Y Torroja
- Eduardo De la Torre Arnaz
- J Uceda
Vii Congreso De Diseño De Circuitos Integrados: 3, 4 Y 5 De Noviembre De 1992, Toledo, España : Actas (p. 313-318-318) - 1/1/1992
- iMarina
Run-time scalable architecture for deblocking filtering in H.264/AVC and SVC video codecs
- Teresa Cervero
- S. López
- G. Gallicó
- OTERO MARNOTES, JOSE ANDRES
- RIESGO ALCAIDE, TERESA
- TORRE ARNANZ, EDUARDO DE LA
Embedded Systems Design With Fpgas (p. 173-199) - 1/11/2013
Simulación y generación de vectores de test para circuitos integrados mediante el uso de transputers
- Eduardo De la Torre Arnaz
- Y Torroja
- Teresa Riesgo
- J Uceda
Diseño De Circuitos Integrados: Actas Del Vi Congreso, Santander, 11/15 De Noviembre De 1991 (p. 393-398-398) - 1/1/1991
- iMarina
A Modular Peripheral to Support Self-Reconfiguration in SoCs
- OTERO MARNOTES, JOSE ANDRES
- RIESGO ALCAIDE, TERESA
- TORRE ARNANZ, EDUARDO DE LA
- PORTILLA BERRUECO, JORGE
13th Euromicro Conference On Digital System Design: Architectures, Methods And Tools (p. 88-95) - 13/12/2010
10.1109/dsd.2010.100 Ver en origen
- iMarina
- iMarina
A NOVEL SCALABLE DEBLOCKING FILTER ARCHITECTURE FOR H.264/AVC AND SVC VIDEO CODECS
- Teresa Cervero
- S. López
- Roberto Sarmiento
- G. Gallicó
- OTERO MARNOTES, JOSE ANDRES
- RIESGO ALCAIDE, TERESA
- TORRE ARNANZ, EDUARDO DE LA
2011 Ieee International Conference On Multimedia And Expo (Icme) (p. 1-6) - 7/11/2011
10.1109/icme.2011.6012075 Ver en origen
- iMarina
- iMarina
A Novel FPGA-based Evolvable Hardware System based on Multiple Processing Arrays
- Gallego A
- Mora J
- Otero A
- Salvador R
- De La Torre E
- Riesgo T
Proceedings - Ieee 27th International Parallel And Distributed Processing Symposium Workshops And Phd Forum, Ipdpsw 2013 (p. 182-191) - 20/5/2013
10.1109/ipdpsw.2013.56 Ver en origen
- iMarina
- iMarina
A Novel Method for Radio Propagation Simulation
- RIESGO ALCAIDE, TERESA
- PORTILLA BERRUECO, JORGE
Proceedings Of European Conference On Antennas And Propagation (Eucap) (p. 1-6) - 26/3/2012
- iMarina
A Reliable Support Tool for Monitoring, Testing and Debugging Wireless Sensor Cookie Nodes
- MUJICA ROJAS, GABRIEL NOE
- RIESGO ALCAIDE, TERESA
- PORTILLA BERRUECO, JORGE
Proceedings Of European Conference On Wireless Sensor Networks (Ewsn) (p. 25-28) - 13/2/2013
- iMarina
A Scalable Evolvable Hardware Processing Array
- Gallego A
- Mora J
- Otero A
- De La Torre E
- Riesgo T
Proceedings Of International Conference On Reconfigurable Computing And Fpga (Reconfig) (p. 0-8) - 9/12/2013
10.1109/reconfig.2013.6732266 Ver en origen
- iMarina
- iMarina
A Serial Port Based Debugging Tool To Improve Learning With Arduino
- Torroja Y
- Lopez A
- Portilla J
- Riesgo T
2015 Conference On Design Of Circuits And Integrated Systems, Dcis 2015 (p. 1-4) - 20/1/2016
A System-on-Chip for smart sensors
- De Castro A
- Chaquet JM
- Morejon E
- Riesgo T
- Uceda J
Isie 2002: Proceedings Of The 2002 Ieee International Symposium On Industrial Electronics, Vols 1-4 (p. 595-599) - 1/1/2002
10.1109/isie.2002.1026358 Ver en origen
- iMarina
- iMarina
A comparative analysis of different fault simulation techniques for VLSI circuits testing
- Torroja Y
- Riesgo T
- de la Torre E
- Uceda J
Iecon 91, Vols 1-3 (p. 1226-1231) - 1/12/1991
- iMarina
Este/a investigador/a no tiene documentos de trabajo.
Este/a investigador/a no tiene informes técnicos.
CARRYING OUT OF THALES ALENIA SPACE ESPAÑA YEAR ROUND CONTRACT FOR 2016-2017
- ALOU CERVERA, PEDRO (Colaborador/a)
- RIESGO ALCAIDE, TERESA (Colaborador/a)
- TORRE ARNANZ, EDUARDO DE LA (Investigador principal (IP))
Ejecución: 01-09-2016 - 10-03-2022
Tipo: Interno
- iMarina
CONGRESO DCIS 2014
- RIESGO ALCAIDE, TERESA (Investigador principal (IP))
Ejecución: 26-11-2014 - 17-10-2018
Tipo: Interno
- iMarina
Cross-layer modEl-based fRamework for multi-oBjective dEsign of Reconfigurable systems in unceRtain hybRid envirOnments
- SALVADOR PEREA, RUBEN (Participante)
- ORTIZ CUADRADO, ALBERTO (Participante)
- TORRE ARNANZ, EDUARDO DE LA (Participante)
- OTERO MARNOTES, JOSE ANDRES (Participante)
- TORROJA FUNGAIRIÑO, YAGO (Participante)
- GARRIDO GONZALEZ, MATIAS JAVIER (Participante)
- RIESGO ALCAIDE, TERESA (Participante)
- LANZA GUTIERREZ, JOSE MANUEL (Participante)
- ZAMACOLA ALCALDE, RAFAEL MARIA (Participante)
- Rodriguez Medina, Alfonso (Participante)
- SANCHO ARAGON, JAIME (Participante)
- MADROÑAL QUINTIN, DANIEL (Participante)
- SURIANO, LEONARDO (Participante)
- LAZCANO LOPEZ, RAQUEL (Participante)
- SANZ ALVARO, CESAR (Participante)
- GROBA GONZALEZ, ANGEL MANUEL (Participante)
- JUAREZ MARTINEZ, EDUARDO (Investigador principal (IP))
Ejecución: 01-01-2017 - 29-02-2020
Tipo: Internacional
Importe financiado: 337668,00 Euros.
- iMarina
DESARROLLO DE CONTROLADOR PARA RECUPERACIÓN DE CALOR (DCRC)
- UCEDA ANTOLIN, JAVIER (Colaborador/a)
- APARICIO MARZO, JOSE LUIS (Colaborador/a)
- TORROJA FUNGAIRIÑO, YAGO (Colaborador/a)
- RIESGO ALCAIDE, TERESA (Colaborador/a)
- PORTILLA BERRUECO, JORGE (Investigador principal (IP))
Ejecución: 01-07-2013 - 31-12-2017
Tipo: Interno
- iMarina
DISEÑO Y PROTOTIPADO DE UNA PLACA DE DESARROLLO Y CARACTERIZACIÓN DE APLICACIONES QUE SE IMPLEMENTEN EN UNA FGPA BASADA EN RAM
- OTERO MARNOTES, JOSE ANDRES (Colaborador/a)
- PORTILLA BERRUECO, JORGE (Colaborador/a)
- RIESGO ALCAIDE, TERESA (Colaborador/a)
- TORRE ARNANZ, EDUARDO DE LA (Investigador principal (IP))
Ejecución: 10-09-2012 - 09-12-2016
Tipo: Interno
- iMarina
Development of a biosensor technology for environmental monitoring and disease prevention in aquaculture ensuring food safety
- HOLGADO BOLAÑOS, MIGUEL (Investigador principal (IP))
- LOPEZ HERNANDEZ, ANA (Participante)
- CASQUEL DEL CAMPO, RAFAEL (Participante)
- LAVIN HUEROS, ALVARO (Participante)
- LAGUNA HERAS, MARIA FE (Participante)
- TORRE ARNANZ, EDUARDO DE LA (Participante)
- RIESGO ALCAIDE, TERESA (Participante)
- OTERO MARNOTES, JOSE ANDRES (Participante)
Ejecución: 01-12-2013 - 30-11-2018
Tipo: Internacional
Importe financiado: 298260,52 Euros.
- iMarina
Dynamically Reconfigurable embedded platforms for Networked Context-aware multimedia Systems-UPM
- RIESGO ALCAIDE, TERESA (Investigador principal (IP))
- TORROJA FUNGAIRIÑO, YAGO (Participante)
- OTERO MARNOTES, JOSE ANDRES (Participante)
- PORTILLA BERRUECO, JORGE (Participante)
- MORENO GONZALEZ, FELIX ANTONIO (Participante)
- TORRE ARNANZ, EDUARDO DE LA (Participante)
- ABAD ARROYO, RICARDO (Participante)
- MUJICA ROJAS, GABRIEL NOE (Participante)
Ejecución: 01-01-2012 - 30-06-2015
Tipo: Nacional
Importe financiado: 88088,00 Euros.
- iMarina
ENCE-NG: Enclavamiento Electrónico de Nueva Generación
- ZAMACOLA ALCALDE, RAFAEL MARIA (Participante)
- VILLAVERDE SAN JOSE, MONICA (Participante)
- ALEDO ORTEGA, DAVID (Participante)
- Rodriguez Medina, Alfonso (Participante)
- MORENO GONZALEZ, FELIX ANTONIO (Investigador principal (IP))
- RIESGO ALCAIDE, TERESA (Participante)
- TORRE ARNANZ, EDUARDO DE LA (Participante)
- GARCIA SUAREZ, OSCAR (Participante)
- PORTILLA BERRUECO, JORGE (Participante)
Ejecución: 17-10-2011 - 16-04-2013
Tipo: Nacional
- iMarina
European Initiative to Enable Validation for Highly Automated Safe and Secure Systems
- TORRE ARNANZ, EDUARDO DE LA (Investigador principal (IP))
- WILSULTSCHEW PUIGDELLIVOL, CRISTIAN (Participante)
- ORTIZ CUADRADO, ALBERTO (Participante)
- TORROJA FUNGAIRIÑO, YAGO (Participante)
- ZAMACOLA ALCALDE, RAFAEL MARIA (Participante)
- REVUELTA FERNANDEZ, BORJA (Participante)
- SURIANO, LEONARDO (Participante)
- OTERO MARNOTES, JOSE ANDRES (Participante)
- Rodriguez Medina, Alfonso (Participante)
- PEREZ GARCIA, ARTURO (Participante)
- PORTILLA BERRUECO, JORGE (Participante)
- RIESGO ALCAIDE, TERESA (Participante)
Ejecución: 01-05-2016 - 31-05-2019
Tipo: Internacional
Importe financiado: 176920,00 Euros.
- iMarina
ICT Tools greening food processing businesses
- RIESGO ALCAIDE, TERESA (Investigador principal (IP))
- PORTILLA BERRUECO, JORGE (Participante)
- TORRE ARNANZ, EDUARDO DE LA (Participante)
- TORROJA FUNGAIRIÑO, YAGO (Participante)
- MORENO GONZALEZ, FELIX ANTONIO (Participante)
- MAIGLER LÓPEZ, Mª VICTORIA (Participante)
- ALEDO ORTEGA, DAVID (Participante)
- ALONSO FERNÁNDEZ, JESÚS (Participante)
- ARCAS CASTRO, GUILLERMO DE (Participante)
- MUJICA ROJAS, GABRIEL NOE (Participante)
Ejecución: 12-09-2011 - 11-09-2014
Tipo: Internacional
Importe financiado: 109170,00 Euros.
- iMarina
A novel methodology for planning reliable wireless sensor networks.
- Teresa Riesgo (Director)
- Jorge Portilla Berrueco (Director) Doctorando: Danqing He
1/1/2014
- iMarina
Aplicación del control digital basado en hardware especifico para convertidores de potencia conmutados.
- GARCIA SUAREZ, OSCAR (Director)
- RIESGO ALCAIDE, TERESA (Director) Doctorando: CASTRO MARTIN, Angel de
1/1/2004
- iMarina
Arquitectura PXI multiprocesadora para adquisición y procesado de datos en tiempo real : aplicación a diagnósticos en entornos de fusión por confinamiento magnético
- Ruiz González, Mariano (Director)
- RIESGO ALCAIDE, TERESA (Director) Doctorando: BARRERA LOPEZ DE TURISO, Eduardo
1/1/2008
Defensa realizada en: Universidad Politécnica de Madrid
- Dialnet
- iMarina
Arquitectura inteligente basada en lógica reconfigurable aplicada a redes neuronales artificiales para la clasificación de información
- Teresa Riesgo (Director)
- Felix Moreno González (Director) Doctorando: Jaime Alarcón Celis
1/1/2008
- iMarina
Design and Validation of an Optimized MB-OFDM Ultra Wideband Transceiver System.
- Jorge Portilla Berrueco (Director)
- Teresa Riesgo (Director) Doctorando: Guixuan Liang
1/1/2013
- iMarina
Design and validation of an optimized mbofdm
- Teresa Riesgo (Director)
- Jorge Portilla Berrueco (Director) Doctorando: Guixuan Liang
1/1/2013
- iMarina
Estrategia de validación funcional de circuitos digitales descritos en VHDL sintetizable basada en modelos de error
- Teresa Riesgo (Director) Doctorando: Celia López Ongil
1/1/2000
- iMarina
Plataforma modular e interfaces genéricas de transductores para redes de sensores inalámbricas
- RIESGO ALCAIDE, TERESA (Director)
- de Castro Martin, Angel (Director) Doctorando: Portilla Berrueco, Jorge
21/5/2010
- iMarina
Power Macro-modelling for IP-based Digital Systems at Register Transfer Level : Macromodelado del consumo de sistemas digitales basados en IPs descritos a nivel de transferencia de registros
- Teresa Riesgo (Director) Doctorando: Yaseer Arafat Durrani
1/1/2008
- iMarina
Este/a investigador/a no tiene patentes o licencias de software.
Grupos de investigación
-
Grupo en Tecnología Electrónica Aplicada (GTEA)
Rol: Miembro
Perfiles de investigador/a
-
ORCID
-
Publons
-
Scopus Author ID
-
Dialnet id