Riesgo Alcaide, Teresa teresa.riesgo@upm.es
Actividades
- Artículos 49
- Libros 2
- Capítulos de libro 12
- Congresos 156
- Documentos de trabajo 0
- Informes técnicos 0
- Proyectos de investigación 28
- Tesis dirigidas 9
- Patentes o licencias de software 0
Monitorización de emergencia de víctimas de catástrofes. Proyecto MERIS
- Ana Abril, Jorge Portilla, Teresa Riesgo
Cuadernos Internacionales De Tecnología Para El Desarrollo Humano - 1/1/2007
- ISSN 18858104
- iMarina
A piezoelectric minirheometer for measuring the viscosity of polymer microsamples
- Sánchez A
- Prieto R
- Laso M
- Riesgo T
Ieee Transactions On Industrial Electronics (p. 427-436) - 1/1/2008
10.1109/tie.2007.910528 Ver en origen
- ISSN 02780046
A binary decision diagram structure for probabilistic switching activity estimation
- Machado F
- Torroja Y
- Riesgo T
Journal Of Low Power Electronics (p. 247-262) - 1/12/2008
10.1166/jolpe.2008.180 Ver en origen
- ISSN 15462005
Power estimation technique for DSP architectures
- Durrani, Yaseer A.
- Riesgo, Teresa;
Digital Signal Processing (p. 213-219) - 1/1/2009
10.1016/j.dsp.2008.09.005 Ver en origen
- ISSN 10512004
Reconfigurable Hardware Architecture of a Shape Recognition System Based on Specialized Tiny Neural Networks With Online Training
- Moreno, Felix
- Alarcon, Jaime
- Salvador, Ruben
- Riesgo, Teresa;
Ieee Transactions On Industrial Electronics (p. 3253-3263) - 17/8/2009
10.1109/tie.2009.2022076 Ver en origen
- ISSN 02780046
Adaptable Security in Wireless Sensor Networks by Using Reconfigurable ECC Hardware Coprocessors
- Portilla, J.
- Otero, A.
- de la Torre, E.
- Riesgo, T.
- Stecklina, O.
- Peter, S.
- Langendoerfer, P.;
International Journal Of Distributed Sensor Networks - 1/12/2010
10.1155/2010/740823 Ver en origen
- ISSN 15501329
Reconfigurable Networks on Chip: DRNoC architecture
- Krasteva, Yana E.
- de la Torre, Eduardo
- Riesgo, Teresa;
Journal Of Systems Architecture (p. 293-302) - 1/7/2010
10.1016/j.sysarc.2010.04.003 Ver en origen
- ISSN 13837621
Comparison of Phase-shifters for Multiphase Power Converters
- de Castro, Angel
- Garcia, Oscar
- Zumel, Pablo
- Riesgo, Teresa
- Glez-de-Rivera, Guillermo;
Iete Journal Of Research (p. 42-48) - 1/1/2011
10.4103/0377-2063.78333 Ver en origen
- ISSN 03772063
Evolutionary Approach to Improve Wavelet Transforms for Image Compression in Embedded Systems
- Salvador, Ruben
- Moreno, Felix
- Riesgo, Teresa
- Sekanina, Lukas;
Eurasip Journal On Advances In Signal Processing - 6/4/2011
10.1155/2011/973806 Ver en origen
- ISSN 16876172
Embedded Runtime Reconfigurable Nodes for Wireless Sensor Networks Applications
- Esteves Krasteva, Yana
- Portilla, Jorge
- de la Torre, Eduardo
- Riesgo, Teresa;
Ieee Sensors Journal (p. 1800-1810) - 5/8/2011
10.1109/jsen.2011.2104948 Ver en origen
- ISSN 1530437X
Control digital basado en FPGA para convertidores conmutados: aplicación a convertidores CA/CC y CC/CC
- Ángel de Castro Martín, Oscar García Suárez (dir.), Teresa Riesgo (dir.)
(p. 467-384) - 1/1/2011
- ISBN 9783845496542
- iMarina
Análisis comparativo de tres técnicas de simulación de fallos
- Y Torroja
- Teresa Riesgo
- Eduardo De la Torre Arnaz
- J Uceda
Diseño De Circuitos Integrados: Actas Del Vi Congreso, Santander, 11/15 De Noviembre De 1991 (p. 39-44-44) - 1/1/1991
- iMarina
Simulación y generación de vectores de test para circuitos integrados mediante el uso de transputers
- Eduardo De la Torre Arnaz
- Y Torroja
- Teresa Riesgo
- J Uceda
Diseño De Circuitos Integrados: Actas Del Vi Congreso, Santander, 11/15 De Noviembre De 1991 (p. 393-398-398) - 1/1/1991
- iMarina
Perspectivas del test de circuitos integrados desde descripciones VHDL
- Teresa Riesgo
- Y Torroja
- Eduardo De la Torre Arnaz
- J Uceda
Vii Congreso De Diseño De Circuitos Integrados: 3, 4 Y 5 De Noviembre De 1992, Toledo, España : Actas (p. 313-318-318) - 1/1/1992
- iMarina
Algunos criterios de diseño en circuitos de compresión digital de señal basados en FFT
- Teresa Riesgo, R Asensi, J E Ortiz, J Uceda
Vii Congreso De Diseño De Circuitos Integrados: 3, 4 Y 5 De Noviembre De 1992, Toledo, España : Actas (p. 471-476-476) - 1/1/1992
- iMarina
ASICs para Estación Remota
- Eduardo De la Torre Arnaz
- Teresa Riesgo
- J Uceda
- J M Cabrera
Vii Congreso De Diseño De Circuitos Integrados: 3, 4 Y 5 De Noviembre De 1992, Toledo, España : Actas (p. 477-483-483) - 1/1/1992
- iMarina
Síntesis automática de FSM a partir de descripciones gráficas
- Y Torroja
- Eduardo De la Torre Arnaz
- Teresa Riesgo
- I Pompa
- J Uceda
Vii Congreso De Diseño De Circuitos Integrados: 3, 4 Y 5 De Noviembre De 1992, Toledo, España : Actas (p. 507-508-508) - 1/1/1992
- iMarina
ENERCHIP: circuito integrado para control energético
- Teresa Riesgo, J Uceda, JL Ramos, JA Torres
Actas Del Ix Congreso De Diseño De Circuitos Integrados, 9, 10 Y 11 De Noviembre De 1994, Maspalomas, Gran Canaria (p. 491-496-496) - 1/1/1994
- iMarina
Dynamic reconfigurable NoC (DRNoC) architecture: Application to fast NoC emulation
- Krasteva Y
- de la Torre E
- Riesgo T
Dynamic Reconfigurable Network-On-Chip Design: Innovations For Computational Processing And Communication (p. 220-254) - 1/12/2010
Run-time scalable architecture for deblocking filtering in H.264/AVC and SVC video codecs
- Teresa Cervero
- S. López
- G. Gallicó
- OTERO MARNOTES, JOSE ANDRES
- RIESGO ALCAIDE, TERESA
- TORRE ARNANZ, EDUARDO DE LA
Embedded Systems Design With Fpgas (p. 173-199) - 1/11/2013
Wireless Sensor Networks: From Real World to System Integration - Alternative Hardware Approaches
Comprehensive Materials Processing (p. 353-373) - 1/1/2014
A comparative analysis of different fault simulation techniques for VLSI circuits testing
- Torroja Y
- Riesgo T
- de la Torre E
- Uceda J
Iecon 91, Vols 1-3 (p. 1226-1231) - 1/12/1991
- iMarina
High-level testing for digital VLSI - a survey
- Riesgo T
- Uceda J
- Aldana F
Iecon Proceedings (Industrial Electronics Conference) (p. 402-407) - 1/12/1993
Design process based on hardware description languages
- Riesgo T
- Torroja Y
- Uceda J
(p. 59-65) - 1/12/1994
- iMarina
CAD in test
- Riesgo T
- de la Torre E
- Torroja Y
- Olias E
- Uceda J
(p. 33-38) - 1/12/1995
- iMarina
ENERCHIP: an integrated circuit for power control
- Riesgo T
- Sanchez J
- Schogler W
- Moshammer W
- Guerreiro V
- Ramos J
(p. 662-667) - 1/12/1995
- iMarina
A fault model for VHDL descriptions at the register transfer level
- Riesgo T
- Uceda J
Euro-Dac '96 - European Design Automation Conference With Euro-Vhdl '96 And Exhibition, Proceedings (p. 462-467) - 1/1/1996
10.1109/eurdac.1996.558244 Ver en origen
- iMarina
- iMarina
Use of standards in electronic design
- Riesgo T
- de la Torre E
- Torroja Y
- Uceda J
Iecon-2002: Proceedings Of The 2002 28th Annual Conference Of The Ieee Industrial Electronics Society, Vols 1-4 (p. 407-412) - 1/12/1996
- iMarina
Quality estimation of test vectors and functional validation procedures based on fault and error models
- Riesgo, T
- Torroja, Y
- de la Torre, E
- Uceda, J;
Design, Automation And Test In Europe, Proceedings (p. 955-956) - 1/12/1998
Design of a CAN interface for custom circuits
- de Lucas J
- Quintana M
- Riesgo T
- Torroja Y
- Uceda J
(p. 662-667) - 1/12/1999
- iMarina
Este/a investigador/a no tiene documentos de trabajo.
Este/a investigador/a no tiene informes técnicos.
Review of project nºIST-2000-29551 SIDCOM
- RIESGO ALCAIDE, TERESA (Investigador principal (IP))
Ejecución: 17-09-2002 - 17-11-2002
Tipo: Internacional
- iMarina
Reconfigurabilidad Dinámica para Escalabilidad en Redes Orientadas a Aplicaciones Multimedia
- PORTILLA BERRUECO, JORGE (Participante)
- SALVADOR PEREA, RUBEN (Participante)
- OTERO MARNOTES, JOSE ANDRES (Participante)
- MORENO GONZALEZ, FELIX ANTONIO (Participante)
- TORROJA FUNGAIRIÑO, YAGO (Participante)
- TORRE ARNANZ, EDUARDO DE LA (Participante)
- RIESGO ALCAIDE, TERESA (Investigador principal (IP))
Ejecución: 01-01-2009 - 31-12-2011
Tipo: Nacional
- iMarina
SAFETYRAIL: "Seguridad en las vías ferroviarias".
- SANCHEZ VALLADOLID, IGNACIO (Miembro del equipo de trabajo)
- Molina Matute, Mariana Amelia (Miembro del equipo de trabajo)
- MERINO MOTILVA, SERGIO (Miembro del equipo de trabajo)
- RIESGO ALCAIDE, TERESA (Investigador principal (IP))
Ejecución: 01-01-2009 - 31-12-2010
Tipo: Nacional
Importe financiado: 63410,00 Euros.
- iMarina
TUNEL-CARE: "Redes de sensores para prevención de catástrofes y gestión de crisis en túneles".
- HOLGUIN REYNOSO, FERMIN ANTONIO (Miembro del equipo de trabajo)
- CARNERO REQUENA, RUBEN (Miembro del equipo de trabajo)
- SIMON CARRASCO, ISMAEL (Miembro del equipo de trabajo)
- LLINÁS MARTÍN, MANUEL (Miembro del equipo de trabajo)
- SHAWI SÁNCHEZ, MAYID (Miembro del equipo de trabajo)
- FERREROS SÁNCHEZ, NARCISO (Miembro del equipo de trabajo)
- SALVADOR PEREA, RUBEN (Miembro del equipo de trabajo)
- MARTÍNEZ DE LA TORRE, ALFONSO (Miembro del equipo de trabajo)
- OTERO MARNOTES, JOSE ANDRES (Miembro del equipo de trabajo)
- VIDAL SALVADOR, ALBERTO (Miembro del equipo de trabajo)
- PEÑA GARCÍA, ADRIÁN (Miembro del equipo de trabajo)
- CUELLAR LEON, JAVIER WENCESLAO (Miembro del equipo de trabajo)
- NEIRA GUIJARRO, ANA (Miembro del equipo de trabajo)
- RIESGO ALCAIDE, TERESA (Investigador principal (IP))
Ejecución: 01-01-2009 - 31-12-2009
Tipo: Nacional
Importe financiado: 70662,00 Euros.
- iMarina
SMART: Secure Mobile visual sensor Networks archiTecture (SMART)"
- HOLGUIN REYNOSO, FERMIN ANTONIO (Miembro del equipo de trabajo)
- MARTÍNEZ DE LA TORRE, ALFONSO (Miembro del equipo de trabajo)
- MERINO RAMOS, TERESA (Miembro del equipo de trabajo)
- Molina Matute, Mariana Amelia (Miembro del equipo de trabajo)
- MUJICA ROJAS, GABRIEL NOE (Miembro del equipo de trabajo)
- SALVADOR PEREA, RUBEN (Miembro del equipo de trabajo)
- RIESGO ALCAIDE, TERESA (Investigador principal (IP))
Ejecución: 01-01-2009 - 31-12-2011
Tipo: Nacional
Importe financiado: 230190,00 Euros.
- iMarina
TECNOCAI. Tecnologías eficientes e inteligentes orientadas a la salud y al confort en ambientes interiores.
- Rodriguez Medina, Alfonso (Participante)
- ZAMACOLA ALCALDE, RAFAEL MARIA (Participante)
- ZATO RECELLADO, José Gabriel (Investigador principal (IP))
- RIESGO ALCAIDE, TERESA (Investigador principal (IP))
- CECILIA FERNÁNDEZ-CONDE, LOURDES (Participante)
- PORTILLA BERRUECO, JORGE (Participante)
- MORENO GONZALEZ, FELIX ANTONIO (Participante)
- TORRE ARNANZ, EDUARDO DE LA (Participante)
- NARANJO HERNANDEZ, JOSE EUGENIO (Participante)
Ejecución: 01-12-2009 - 01-12-2012
Tipo: Nacional
Importe financiado: 26100,00 Euros.
- iMarina
Secure, Mobile visual sensor networks ARchiTecture
- RIESGO ALCAIDE, TERESA (Investigador principal (IP))
Ejecución: 01-03-2009 - 28-02-2012
Tipo: Internacional
Importe financiado: 46148,69 Euros.
- iMarina
Seguridad en Vías Ferroviarias
- Vasic, Miroslav (Miembro del equipo de trabajo)
- RIESGO ALCAIDE, TERESA (Investigador principal (IP))
Ejecución: 01-01-2010 - 31-12-2010
Tipo: Nacional
Importe financiado: 10038,21 Euros.
- iMarina
Plataforma tecnológica inteligente para la producción sostenible en industrias agroalimentarias
- HOLGUIN REYNOSO, FERMIN ANTONIO (Miembro del equipo de trabajo)
- MUJICA ROJAS, GABRIEL NOE (Miembro del equipo de trabajo)
- Molina Matute, Mariana Amelia (Miembro del equipo de trabajo)
- RIESGO ALCAIDE, TERESA (Investigador principal (IP))
Ejecución: 01-01-2010 - 31-12-2011
Tipo: Nacional
Importe financiado: 79956,83 Euros.
- iMarina
Reconfigurable ultra-autonomous novel robots: RUNNER
- Rodriguez Medina, Alfonso (Participante)
- PORTILLA BERRUECO, JORGE (Participante)
- RIESGO ALCAIDE, TERESA (Participante)
- TORRE ARNANZ, EDUARDO DE LA (Investigador principal (IP))
Ejecución: 01-12-2010 - 31-12-2013
Tipo: Nacional
Importe financiado: 55500,00 Euros.
- iMarina
Estrategia de validación funcional de circuitos digitales descritos en VHDL sintetizable basada en modelos de error
- Teresa Riesgo (Director) Doctorando: Celia López Ongil
1/1/2000
- iMarina
Aplicación del control digital basado en hardware especifico para convertidores de potencia conmutados.
- GARCIA SUAREZ, OSCAR (Director)
- RIESGO ALCAIDE, TERESA (Director) Doctorando: CASTRO MARTIN, Angel de
1/1/2004
- iMarina
Arquitectura inteligente basada en lógica reconfigurable aplicada a redes neuronales artificiales para la clasificación de información
- Teresa Riesgo (Director)
- Felix Moreno González (Director) Doctorando: Jaime Alarcón Celis
1/1/2008
- iMarina
Power Macro-modelling for IP-based Digital Systems at Register Transfer Level : Macromodelado del consumo de sistemas digitales basados en IPs descritos a nivel de transferencia de registros
- Teresa Riesgo (Director) Doctorando: Yaseer Arafat Durrani
1/1/2008
- iMarina
Arquitectura PXI multiprocesadora para adquisición y procesado de datos en tiempo real : aplicación a diagnósticos en entornos de fusión por confinamiento magnético
- Ruiz González, Mariano (Director)
- RIESGO ALCAIDE, TERESA (Director) Doctorando: BARRERA LOPEZ DE TURISO, Eduardo
1/1/2008
Defensa realizada en: Universidad Politécnica de Madrid
- Dialnet
- iMarina
Plataforma modular e interfaces genéricas de transductores para redes de sensores inalámbricas
- RIESGO ALCAIDE, TERESA (Director)
- de Castro Martin, Angel (Director) Doctorando: Portilla Berrueco, Jorge
21/5/2010
- iMarina
Design and Validation of an Optimized MB-OFDM Ultra Wideband Transceiver System.
- Jorge Portilla Berrueco (Director)
- Teresa Riesgo (Director) Doctorando: Guixuan Liang
1/1/2013
- iMarina
Design and validation of an optimized mbofdm
- Teresa Riesgo (Director)
- Jorge Portilla Berrueco (Director) Doctorando: Guixuan Liang
1/1/2013
- iMarina
Este/a investigador/a no tiene patentes o licencias de software.
Grupos de investigación
-
Grupo en Tecnología Electrónica Aplicada (GTEA)
Rol: Miembro
Perfiles de investigador/a
-
ORCID
-
Publons
-
Scopus Author ID
-
Dialnet id