Otero Marnotes, Jose Andres joseandres.otero@upm.es

Actividades

FPGA-Based High-Performance Embedded Systems for Adaptive Edge Computing in Cyber-Physical Systems: The ARTICo(3) Framework

  • Rodriguez, Alfonso
  • Valverde, Juan
  • Portilla, Jorge
  • Otero, Andres
  • Riesgo, Teresa
  • de la Torre, Eduardo;

Sensors - 8/6/2018

10.3390/s18061877 Ver en origen

  • ISSN 14248220

Using SRAM based FPGAs for power-aware high performance wireless sensor networks

  • Valverde, Juan
  • Otero, Andres
  • Lopez, Miguel
  • Portilla, Jorge
  • de la Torre, Eduardo
  • Riesgo, Teresa

Sensors (p. 2667-2692) - 1/3/2012

10.3390/s120302667 Ver en origen

  • ISSN 14248220

A Runtime-Scalable and Hardware-Accelerated Approach to On-Board Linear Unmixing of Hyperspectral Images

  • Ortiz, Alberto
  • Rodriguez, Alfonso
  • Guerra, Raul
  • Lopez, Sebastian
  • Otero, Andres
  • Sarmiento, Roberto
  • de la Torre, Eduardo;
... Ver más Contraer

Remote Sensing - 1/11/2018

10.3390/rs10111790 Ver en origen

  • ISSN 20724292

Customized and automated routing repair toolset towards side-channel analysis resistant dual rail logic

  • He, Wei
  • Otero, Andres
  • de la Torre, Eduardo
  • Riesgo, Teresa;

Microprocessors And Microsystems (p. 899-910) - 1/1/2014

10.1016/j.micpro.2014.02.005 Ver en origen

  • ISSN 01419331

Dynamically reconfigurable variable-precision sparse-dense matrix acceleration in Tensorflow Lite

  • Nunez-Yanez, J
  • Otero, A
  • de la Torre, E

Microprocessors And Microsystems - 1/4/2023

10.1016/j.micpro.2023.104801 Ver en origen

  • ISSN 01419331

Multi-grain reconfigurable and scalable overlays for hardware accelerator composition

  • Zamacola R
  • Otero A
  • de la Torre E

Journal Of Systems Architecture - 1/1/2021

10.1016/j.sysarc.2021.102302 Ver en origen

  • ISSN 13837621

A scalable H.264/AVC deblocking filter architecture

  • Cervero, T.
  • Otero, A.
  • Lopez, S.
  • de la Torre, E.
  • Callico, G. M.
  • Riesgo, T.
  • Sarmiento, R.;
... Ver más Contraer

Journal Of Real-Time Image Processing (p. 81-105) - 1/6/2016

10.1007/s11554-013-0359-9 Ver en origen

  • ISSN 18618200

Adaptable Security in Wireless Sensor Networks by Using Reconfigurable ECC Hardware Coprocessors

  • Portilla, J.
  • Otero, A.
  • de la Torre, E.
  • Riesgo, T.
  • Stecklina, O.
  • Peter, S.
  • Langendoerfer, P.;
... Ver más Contraer

International Journal Of Distributed Sensor Networks - 1/12/2010

10.1155/2010/740823 Ver en origen

  • ISSN 15501329

Sophisticated security verification on routing repaired balanced cell-based dual-rail logic against side channel analysis

  • He, Wei
  • Bhasin, Shivam
  • Otero, Andres
  • Graba, Tarik
  • de la Torre, Eduardo
  • Danger, Jean-Luc;

Iet Information Security (p. 1-13) - 1/1/2015

10.1049/iet-ifs.2013.0058 Ver en origen

  • ISSN 17518709

Exploiting Hardware-Based Data-Parallel and Multithreading Models for Smart Edge Computing in Reconfigurable FPGAs

  • Rodriguez A
  • Otero A
  • Platzner M
  • De la Torre E

Ieee Transactions On Computers (p. 2903-2914) - 1/1/2022

10.1109/tc.2021.3107196 Ver en origen

  • ISSN 00189340

Este/a investigador/a no tiene libros.

Run-time scalable architecture for deblocking filtering in H.264/AVC and SVC video codecs

  • Teresa Cervero
  • S. López
  • G. Gallicó
  • OTERO MARNOTES, JOSE ANDRES
  • RIESGO ALCAIDE, TERESA
  • TORRE ARNANZ, EDUARDO DE LA

Embedded Systems Design With Fpgas (p. 173-199) - 1/11/2013

10.1007/978-1-4614-1362-2_8 Ver en origen

Wireless Sensor Networks: From Real World to System Integration - Alternative Hardware Approaches

  • Portilla J
  • Otero A
  • Rosello V
  • Valverde J
  • Krasteva Y
  • de la Torre E
  • Riesgo T
... Ver más Contraer

Comprehensive Materials Processing (p. 353-373) - 1/1/2014

10.1016/b978-0-08-096532-1.01313-3 Ver en origen

Tendencias en Innovación Educativa y su Implantación en UPM. Experiencias de Aula Invertida en la UPM (Panel II)

  • Cupeiro Coto, Rocío
  • Gómez Goñi, Jesús
  • López-Cuervo Medina, Serafín
  • Espadas Mateo, María
  • Sansigre Vidal, Gabriela
  • González Gómez, Emilio José
  • Otero Marnotes, Andrés
  • Portilla Berrueco, Jorge
  • Santos Yanguas, Anastasio Pedro
  • Caja García, Jesús
  • Maroto García, María de la Nava
... Ver más Contraer

20/11/2018

  • iMarina

A fast Reconfigurable 2D HW core architecture on FPGAs for evolvable Self-Adaptive Systems

  • Lukas Sekanina
  • Javier Mora
  • OTERO MARNOTES, JOSE ANDRES
  • SALVADOR PEREA, RUBEN
  • RIESGO ALCAIDE, TERESA
  • TORRE ARNANZ, EDUARDO DE LA

Proceedings Of The 2011 Nasa/Esa Conference On Adaptive Hardware And Systems, Ahs 2011 (p. 336-343) - 1/9/2011

10.1109/ahs.2011.5963956 Ver en origen

Architectural Evaluation of Dynamic and Partial Reconfigurable Systems designed with DREAMS Tool

  • OTERO MARNOTES, JOSE ANDRES
  • RIESGO ALCAIDE, TERESA
  • TORRE ARNANZ, EDUARDO DE LA

Proceedings Of Spie - The International Society For Optical Engineering (p. 0-5) - 12/8/2013

10.1117/12.2021271 Ver en origen

  • ISSN 0277786X

Scalable 2D architecture for H.264 SVC deblocking filter with reconfiguration capabilities for on-demand adaptation

  • Teresa Cervero
  • S. López
  • Roberto Sarmiento
  • G.M. Callico
  • OTERO MARNOTES, JOSE ANDRES
  • RIESGO ALCAIDE, TERESA
  • TORRE ARNANZ, EDUARDO DE LA
... Ver más Contraer

Proceedings Of Spie - The International Society For Optical Engineering (p. 1-13) - 10/6/2011

10.1117/12.887951 Ver en origen

  • ISSN 0277786X

Cost and energy efficient reconfigurable embedded platform using Spartan-6 FPGAs

  • Miguel Lombardo
  • M LLinás
  • OTERO MARNOTES, JOSE ANDRES
  • RIESGO ALCAIDE, TERESA
  • TORRE ARNANZ, EDUARDO DE LA
  • PORTILLA BERRUECO, JORGE

Proceedings Of Spie - The International Society For Optical Engineering (p. 1-13) - 10/6/2011

10.1117/12.887498 Ver en origen

  • ISSN 0277786X

A Scalable Evolvable Hardware Processing Array

  • Gallego A
  • Mora J
  • Otero A
  • De La Torre E
  • Riesgo T

Proceedings Of International Conference On Reconfigurable Computing And Fpga (Reconfig) (p. 0-8) - 9/12/2013

10.1109/reconfig.2013.6732266 Ver en origen

A self-adaptive image processing application based on evolvable and scalable hardware

  • Gallego, Angel
  • Mora, Javier
  • Otero, Andres
  • Lopez, Blanca
  • de la Torre, Eduardo
  • Riesgo, Teresa

Proceedings Of International Conference On Field Programmable Logic And Applications (Fpl) (p. 0-5) - 2/9/2013

10.1109/fpl.2013.6645631 Ver en origen

Feasibility of HW genetic algorithms for profile selection in reconfigurable autonomous embedded systems

  • OTERO MARNOTES, JOSE ANDRES
  • RIESGO ALCAIDE, TERESA
  • TORRE ARNANZ, EDUARDO DE LA

Proceedings Of Design Of Circuits And Integrated Systems Conference (Dcis) (p. 24-30) - 17/11/2010

  • iMarina

A Novel FPGA-based Evolvable Hardware System based on Multiple Processing Arrays

  • Gallego A
  • Mora J
  • Otero A
  • Salvador R
  • De La Torre E
  • Riesgo T

Proceedings - Ieee 27th International Parallel And Distributed Processing Symposium Workshops And Phd Forum, Ipdpsw 2013 (p. 182-191) - 20/5/2013

10.1109/ipdpsw.2013.56 Ver en origen

Implementation techniques for evolvable HW systems: Virtual vs. dynamic reconfiguration

  • Lukas Sekanina
  • OTERO MARNOTES, JOSE ANDRES
  • SALVADOR PEREA, RUBEN
  • RIESGO ALCAIDE, TERESA
  • TORRE ARNANZ, EDUARDO DE LA
  • MORA DE SAMBRICIO, JAVIER

Proceedings - 22nd International Conference On Field Programmable Logic And Applications, Fpl 2012 (p. 547-550) - 12/12/2012

10.1109/fpl.2012.6339376 Ver en origen

Este/a investigador/a no tiene documentos de trabajo.

Este/a investigador/a no tiene informes técnicos.

SERVICIO DE APOYO TECNICO PARA DISEÑO E IMPLEMENTACION DE ALGORITMO INTELIGENTE DE DETECCION DE EMOCIONES A PARTIR DE SENSORES FISIOLOGICOS, EN TIEMPO REAL Y EFICIENTE EN CONSUMO Y AREA

  • TORRE ARNANZ, EDUARDO DE LA (Colaborador/a)
  • Rodriguez Medina, Alfonso (Colaborador/a)
  • MUJICA ROJAS, GABRIEL NOE (Colaborador/a)
  • OTERO MARNOTES, JOSE ANDRES (Colaborador/a)
  • PORTILLA BERRUECO, JORGE (Investigador principal (IP))

Ejecución: 01-09-2019 - 28-02-2022

Tipo: Interno

  • iMarina

DESARROLLO DE UN SISTEMA DE CLASIFICACIÓN Y SELECCIÓN, EN TIEMPO REAL, DE MATERIALES DENTRO DEL FLUJO DE TRATAMIENTO DE LOS RESIDUOS SÓLIDOS URBANOS

  • OTERO MARNOTES, JOSE ANDRES (Investigador principal (IP))
  • TORRE ARNANZ, EDUARDO DE LA (Participante)
  • PORTILLA BERRUECO, JORGE (Participante)

Ejecución: 01-03-2019 - 31-07-2021

Tipo: Nacional

Importe financiado: 92000,00 Euros.

  • iMarina

DESARROLLO HERRAMIENTA SOFTWARE DE RESPUESTA EN TIEMPO REAL PARA OPTIMIZAR UNA FLOTA DE RECOGIDA SOSTENIBLE (GORDON 2.0)

  • PORTILLA BERRUECO, JORGE (Investigador principal (IP))
  • MUJICA ROJAS, GABRIEL NOE (Participante)
  • OTERO MARNOTES, JOSE ANDRES (Participante)
  • TORRE ARNANZ, EDUARDO DE LA (Participante)

Ejecución: 29-06-2018 - 28-06-2020

Tipo: Nacional

Importe financiado: 30000,00 Euros.

  • iMarina

Plataforma HW/SW distribuida para el procesamiento inteligente de información sensorial heterogénea en aplicaciones de supervisión de grandes espacios naturales

  • UTRILLA VALERO, PAULA (Miembro del equipo de trabajo)
  • MONTERO CORDAL, LUCAS (Miembro del equipo de trabajo)
  • MERINO CALERO, PABLO (Miembro del equipo de trabajo)
  • MUJICA ROJAS, GABRIEL NOE (Miembro del equipo de trabajo)
  • LANZA GUTIERREZ, JOSE MANUEL (Miembro del equipo de trabajo)
  • MADROÑAL QUINTIN, DANIEL (Miembro del equipo de trabajo)
  • SANCHO ARAGON, JAIME (Miembro del equipo de trabajo)
  • WILSULTSCHEW PUIGDELLIVOL, CRISTIAN (Miembro del equipo de trabajo)
  • ORTIZ CUADRADO, ALBERTO (Miembro del equipo de trabajo)
  • Rodriguez Medina, Alfonso (Miembro del equipo de trabajo)
  • LAZCANO LOPEZ, RAQUEL (Miembro del equipo de trabajo)
  • ZAMACOLA ALCALDE, RAFAEL MARIA (Miembro del equipo de trabajo)
  • TORRE ARNANZ, EDUARDO DE LA (Investigador principal (IP))
  • JUAREZ MARTINEZ, EDUARDO (Investigador principal (IP))
  • SALVADOR PEREA, RUBEN (Participante)
  • RIESGO ALCAIDE, TERESA (Participante)
  • SANZ ALVARO, CESAR (Participante)
  • OTERO MARNOTES, JOSE ANDRES (Participante)
  • PORTILLA BERRUECO, JORGE (Participante)
... Ver más Contraer

Ejecución: 01-01-2018 - 30-06-2021

Tipo: Nacional

Importe financiado: 194810,00 Euros.

  • iMarina

Cross-layer modEl-based fRamework for multi-oBjective dEsign of Reconfigurable systems in unceRtain hybRid envirOnments

  • SALVADOR PEREA, RUBEN (Participante)
  • ORTIZ CUADRADO, ALBERTO (Participante)
  • TORRE ARNANZ, EDUARDO DE LA (Participante)
  • OTERO MARNOTES, JOSE ANDRES (Participante)
  • TORROJA FUNGAIRIÑO, YAGO (Participante)
  • GARRIDO GONZALEZ, MATIAS JAVIER (Participante)
  • RIESGO ALCAIDE, TERESA (Participante)
  • LANZA GUTIERREZ, JOSE MANUEL (Participante)
  • ZAMACOLA ALCALDE, RAFAEL MARIA (Participante)
  • Rodriguez Medina, Alfonso (Participante)
  • SANCHO ARAGON, JAIME (Participante)
  • MADROÑAL QUINTIN, DANIEL (Participante)
  • SURIANO, LEONARDO (Participante)
  • LAZCANO LOPEZ, RAQUEL (Participante)
  • SANZ ALVARO, CESAR (Participante)
  • GROBA GONZALEZ, ANGEL MANUEL (Participante)
  • JUAREZ MARTINEZ, EDUARDO (Investigador principal (IP))
... Ver más Contraer

Ejecución: 01-01-2017 - 29-02-2020

Tipo: Internacional

Importe financiado: 337668,00 Euros.

  • iMarina

European Initiative to Enable Validation for Highly Automated Safe and Secure Systems

  • TORRE ARNANZ, EDUARDO DE LA (Investigador principal (IP))
  • WILSULTSCHEW PUIGDELLIVOL, CRISTIAN (Participante)
  • ORTIZ CUADRADO, ALBERTO (Participante)
  • TORROJA FUNGAIRIÑO, YAGO (Participante)
  • ZAMACOLA ALCALDE, RAFAEL MARIA (Participante)
  • REVUELTA FERNANDEZ, BORJA (Participante)
  • SURIANO, LEONARDO (Participante)
  • OTERO MARNOTES, JOSE ANDRES (Participante)
  • Rodriguez Medina, Alfonso (Participante)
  • PEREZ GARCIA, ARTURO (Participante)
  • PORTILLA BERRUECO, JORGE (Participante)
  • RIESGO ALCAIDE, TERESA (Participante)
... Ver más Contraer

Ejecución: 01-05-2016 - 31-05-2019

Tipo: Internacional

Importe financiado: 176920,00 Euros.

  • iMarina

Development of a biosensor technology for environmental monitoring and disease prevention in aquaculture ensuring food safety

  • HOLGADO BOLAÑOS, MIGUEL (Investigador principal (IP))
  • LOPEZ HERNANDEZ, ANA (Participante)
  • CASQUEL DEL CAMPO, RAFAEL (Participante)
  • LAVIN HUEROS, ALVARO (Participante)
  • LAGUNA HERAS, MARIA FE (Participante)
  • TORRE ARNANZ, EDUARDO DE LA (Participante)
  • RIESGO ALCAIDE, TERESA (Participante)
  • OTERO MARNOTES, JOSE ANDRES (Participante)
... Ver más Contraer

Ejecución: 01-12-2013 - 30-11-2018

Tipo: Internacional

Importe financiado: 298260,52 Euros.

  • iMarina

DISEÑO Y PROTOTIPADO DE UNA PLACA DE DESARROLLO Y CARACTERIZACIÓN DE APLICACIONES QUE SE IMPLEMENTEN EN UNA FGPA BASADA EN RAM

  • OTERO MARNOTES, JOSE ANDRES (Colaborador/a)
  • PORTILLA BERRUECO, JORGE (Colaborador/a)
  • RIESGO ALCAIDE, TERESA (Colaborador/a)
  • TORRE ARNANZ, EDUARDO DE LA (Investigador principal (IP))

Ejecución: 10-09-2012 - 09-12-2016

Tipo: Interno

  • iMarina

Dynamically Reconfigurable embedded platforms for Networked Context-aware multimedia Systems-UPM

  • RIESGO ALCAIDE, TERESA (Investigador principal (IP))
  • TORROJA FUNGAIRIÑO, YAGO (Participante)
  • OTERO MARNOTES, JOSE ANDRES (Participante)
  • PORTILLA BERRUECO, JORGE (Participante)
  • MORENO GONZALEZ, FELIX ANTONIO (Participante)
  • TORRE ARNANZ, EDUARDO DE LA (Participante)
  • ABAD ARROYO, RICARDO (Participante)
  • MUJICA ROJAS, GABRIEL NOE (Participante)
... Ver más Contraer

Ejecución: 01-01-2012 - 30-06-2015

Tipo: Nacional

Importe financiado: 88088,00 Euros.

  • iMarina

Open Source FPGA Accelerator & Hardware-Software Codesign Toolset for CUDA Kernels

  • RIESGO ALCAIDE, TERESA (Investigador principal (IP))
  • TORRE ARNANZ, EDUARDO DE LA (Participante)
  • PORTILLA BERRUECO, JORGE (Participante)
  • TORROJA FUNGAIRIÑO, YAGO (Participante)
  • OTERO MARNOTES, JOSE ANDRES (Participante)
  • SALVADOR PEREA, RUBEN (Participante)
  • MORENO GONZALEZ, FELIX ANTONIO (Participante)
... Ver más Contraer

Ejecución: 01-11-2011 - 31-10-2013

Tipo: Internacional

Importe financiado: 302068,00 Euros.

  • iMarina

Scalable Machine Learning in Embedded Systems For Industry 4.0 Applications

  • LANZA GUTIERREZ, JOSE MANUEL (Director)
  • Otero Marnotes, Andrés (Director) Doctorando: Rodrigo Mariño, Andrés

30/9/2022

  • iMarina

Design Methodologies and Architectures for Just-in-Time Hardware Composition of Multi Grain Reconfigurable Accelerators

  • Otero Marnotes, Andrés (Director)
  • TORRE ARNANZ, EDUARDO DE LA (Director)
  • OTERO MARNOTES, JOSE ANDRES (Codirector) Doctorando: Zamacola Alcalde, Rafael María

4/7/2022

  • iMarina

Este/a investigador/a no tiene patentes o licencias de software.

Última actualización de los datos: 24/04/24 13:15