Otero Marnotes, Jose Andres joseandres.otero@upm.es

Actividades

Exploiting Hardware-Based Data-Parallel and Multithreading Models for Smart Edge Computing in Reconfigurable FPGAs

  • Rodriguez A
  • Otero A
  • Platzner M
  • De la Torre E

Ieee Transactions On Computers (p. 2903-2914) - 1/1/2022

10.1109/tc.2021.3107196 Ver en origen

  • ISSN 00189340

Exploiting Multi-Level Parallelism for Run-Time Adaptive Inverse Kinematics on Heterogeneous MPSoCs

  • Suriano, Leonardo
  • Otero, Andres
  • Rodriguez, Alfonso
  • Sanchez-Renedo, Manuel
  • De la Torre, Eduardo;

Ieee Access (p. 118707-118724) - 1/1/2020

10.1109/access.2020.3005202 Ver en origen

  • ISSN 21693536

FPGA-Based High-Performance Embedded Systems for Adaptive Edge Computing in Cyber-Physical Systems: The ARTICo(3) Framework

  • Rodriguez, Alfonso
  • Valverde, Juan
  • Portilla, Jorge
  • Otero, Andres
  • Riesgo, Teresa
  • de la Torre, Eduardo;

Sensors - 8/6/2018

10.3390/s18061877 Ver en origen

  • ISSN 14248220

Lossy hyperspectral image compression on a reconfigurable and fault-tolerant fpga-based adaptive computing platform†

  • Barrios Y
  • Rodríguez A
  • Sánchez A
  • Pérez A
  • López S
  • Otero A
  • de la Torre E
  • Sarmiento R
... Ver más Contraer

Electronics (p. 1-23) - 1/10/2020

10.3390/electronics9101576 Ver en origen

  • ISSN 08834989

Multi-grain reconfigurable and scalable overlays for hardware accelerator composition

  • Zamacola R
  • Otero A
  • de la Torre E

Journal Of Systems Architecture - 1/1/2021

10.1016/j.sysarc.2021.102302 Ver en origen

  • ISSN 13837621

Run-Time Reconfigurable MPSoC-Based On-Board Processor for Vision-Based Space Navigation

  • Pérez A
  • Rodríguez A
  • Otero A
  • Arjona DG
  • Jiménez-Peralo Á
  • Verdugo MÁ
  • De La Torre E
... Ver más Contraer

Ieee Access (p. 59891-59905) - 1/1/2020

10.1109/access.2020.2983308 Ver en origen

  • ISSN 21693536

Self-Reconfigurable Evolvable Hardware System for Adaptive Image Processing

  • Salvador, Ruben
  • Otero, Andres
  • Mora, Javier
  • de la Torre, Eduardo
  • Riesgo, Teresa
  • Sekanina, Lukas;

Ieee Transactions On Computers (p. 1481-1493) - 22/7/2013

10.1109/tc.2013.78 Ver en origen

  • ISSN 00189340

Sophisticated security verification on routing repaired balanced cell-based dual-rail logic against side channel analysis

  • He, Wei
  • Bhasin, Shivam
  • Otero, Andres
  • Graba, Tarik
  • de la Torre, Eduardo
  • Danger, Jean-Luc;

Iet Information Security (p. 1-13) - 1/1/2015

10.1049/iet-ifs.2013.0058 Ver en origen

  • ISSN 17518709

Surface mass balance monitoring of the peripheral glaciers of the Antarctic Peninsula in the context of regional climate change

  • Navarro, F
  • Recio-Blitz, C
  • Rodríguez-Cielos, R
  • Otero, J
  • Shahateet, K
  • De Andrés, E
  • Corcuera, MI
  • Letamendia, U
  • Muñoz-Hermosilla, JM
... Ver más Contraer

Annals Of Glaciology (p. 1-6) - 27/4/2023

10.1017/aog.2023.18 Ver en origen

  • ISSN 02603055

Using SRAM based FPGAs for power-aware high performance wireless sensor networks

  • Valverde, Juan
  • Otero, Andres
  • Lopez, Miguel
  • Portilla, Jorge
  • de la Torre, Eduardo
  • Riesgo, Teresa

Sensors (p. 2667-2692) - 1/3/2012

10.3390/s120302667 Ver en origen

  • ISSN 14248220

Este/a investigador/a no tiene libros.

Run-time scalable architecture for deblocking filtering in H.264/AVC and SVC video codecs

  • Teresa Cervero
  • S. López
  • G. Gallicó
  • OTERO MARNOTES, JOSE ANDRES
  • RIESGO ALCAIDE, TERESA
  • TORRE ARNANZ, EDUARDO DE LA

Embedded Systems Design With Fpgas (p. 173-199) - 1/11/2013

10.1007/978-1-4614-1362-2_8 Ver en origen

Wireless Sensor Networks: From Real World to System Integration - Alternative Hardware Approaches

  • Portilla J
  • Otero A
  • Rosello V
  • Valverde J
  • Krasteva Y
  • de la Torre E
  • Riesgo T
... Ver más Contraer

Comprehensive Materials Processing (p. 353-373) - 1/1/2014

10.1016/b978-0-08-096532-1.01313-3 Ver en origen

2D Reconfigurable Systolic Core Architecture for Evolvable Systems

  • OTERO MARNOTES, JOSE ANDRES
  • SALVADOR PEREA, RUBEN
  • RIESGO ALCAIDE, TERESA
  • TORRE ARNANZ, EDUARDO DE LA

Proceedings (p. 327-332) - 15/11/2011

  • iMarina

A Modular Peripheral to Support Self-Reconfiguration in SoCs

  • OTERO MARNOTES, JOSE ANDRES
  • RIESGO ALCAIDE, TERESA
  • TORRE ARNANZ, EDUARDO DE LA
  • PORTILLA BERRUECO, JORGE

13th Euromicro Conference On Digital System Design: Architectures, Methods And Tools (p. 88-95) - 13/12/2010

10.1109/dsd.2010.100 Ver en origen

A Multi-FPGA Scalable Framework for Deep Reinforcement Learning Through Neuroevolution

  • Laserna J
  • Otero A
  • Torre Edl

Lecture Notes In Computer Science (p. 47-61) - 1/1/2022

10.1007/978-3-031-19983-7_4 Ver en origen

  • ISSN 03029743

A NOVEL SCALABLE DEBLOCKING FILTER ARCHITECTURE FOR H.264/AVC AND SVC VIDEO CODECS

  • Teresa Cervero
  • S. López
  • Roberto Sarmiento
  • G. Gallicó
  • OTERO MARNOTES, JOSE ANDRES
  • RIESGO ALCAIDE, TERESA
  • TORRE ARNANZ, EDUARDO DE LA
... Ver más Contraer

2011 Ieee International Conference On Multimedia And Expo (Icme) (p. 1-6) - 7/11/2011

10.1109/icme.2011.6012075 Ver en origen

A Novel FPGA-based Evolvable Hardware System based on Multiple Processing Arrays

  • Gallego A
  • Mora J
  • Otero A
  • Salvador R
  • De La Torre E
  • Riesgo T

Proceedings - Ieee 27th International Parallel And Distributed Processing Symposium Workshops And Phd Forum, Ipdpsw 2013 (p. 182-191) - 20/5/2013

10.1109/ipdpsw.2013.56 Ver en origen

A Scalable Evolvable Hardware Processing Array

  • Gallego A
  • Mora J
  • Otero A
  • De La Torre E
  • Riesgo T

Proceedings Of International Conference On Reconfigurable Computing And Fpga (Reconfig) (p. 0-8) - 9/12/2013

10.1109/reconfig.2013.6732266 Ver en origen

A dynamically adaptable bus architecture for trading-off among performance, consumption and dependability in Cyber-Physical Systems

  • Valverde J
  • Rodriguez A
  • Camarero J
  • Otero A
  • Portilla J
  • De La Torre E
  • Riesgo T
... Ver más Contraer

Conference Digest - 24th International Conference On Field Programmable Logic And Applications, Fpl 2014 (p. 1-4) - 16/10/2014

10.1109/fpl.2014.6927394 Ver en origen

A fast Reconfigurable 2D HW core architecture on FPGAs for evolvable Self-Adaptive Systems

  • Lukas Sekanina
  • Javier Mora
  • OTERO MARNOTES, JOSE ANDRES
  • SALVADOR PEREA, RUBEN
  • RIESGO ALCAIDE, TERESA
  • TORRE ARNANZ, EDUARDO DE LA

Proceedings Of The 2011 Nasa/Esa Conference On Adaptive Hardware And Systems, Ahs 2011 (p. 336-343) - 1/9/2011

10.1109/ahs.2011.5963956 Ver en origen

A noise-agnostic self-adaptive image processing application based on evolvable hardware

  • OTERO MARNOTES, JOSE ANDRES
  • RIESGO ALCAIDE, TERESA
  • TORRE ARNANZ, EDUARDO DE LA
  • MORA DE SAMBRICIO, JAVIER

Conference On Design And Architectures For Signal And Image Processing, Dasip (p. 351-352) - 1/12/2013

  • ISSN 21649766
  • iMarina

A self-adaptive image processing application based on evolvable and scalable hardware

  • Gallego, Angel
  • Mora, Javier
  • Otero, Andres
  • Lopez, Blanca
  • de la Torre, Eduardo
  • Riesgo, Teresa

Proceedings Of International Conference On Field Programmable Logic And Applications (Fpl) (p. 0-5) - 2/9/2013

10.1109/fpl.2013.6645631 Ver en origen

Este/a investigador/a no tiene documentos de trabajo.

Este/a investigador/a no tiene informes técnicos.

ALMACENAMIENTO INTELIGENTE BASADO EN BATERÍAS DE SEGUNDA VIDA PARA INTEGRACIÓN DE RENOVABLES

  • RIQUELME DOMINGUEZ, JOSE MIGUEL (Participante)
  • Castillo Sierra NA, Rafael (Miembro del equipo de trabajo)
  • Castillo Sierra NA, Rafael (Investigador/a)
  • RODRIGUEZ ARRIBAS, JAIME (Participante)
  • OTERO MARNOTES, JOSE ANDRES (Participante)
  • CASTRO FERNANDEZ, ROSA MARIA DE (Participante)
  • MARIÑO ANDRES, RODRIGO (Participante)
  • FRANCES ROGER, AIRAN (Participante)
  • TORRE ARNANZ, EDUARDO DE LA (Participante)
  • RAMIREZ PRIETO, DIONISIO (Investigador principal (IP))
... Ver más Contraer

Ejecución: 01-12-2022 - 30-11-2024

Tipo: Nacional

Importe financiado: 166750,00 Euros.

  • iMarina

An Advanced Circular and Agile Manufacturing Ecosystem based on rapid reconfigurable manufacturing process and individualized consumer preferences

  • Rodriguez Medina, Alfonso (Participante)
  • TORRE ARNANZ, EDUARDO DE LA (Participante)
  • ZAMACOLA ALCALDE, RAFAEL MARIA (Participante)
  • HERNANDEZ LORITE, ROGELIO (Participante)
  • ENCINAS ANCHUSTEGUI, JUAN (Participante)
  • PORTILLA BERRUECO, JORGE (Investigador principal (IP))
  • UCEDA ANTOLIN, JAVIER (Participante)
  • MUJICA ROJAS, GABRIEL NOE (Participante)
  • OTERO MARNOTES, JOSE ANDRES (Participante)
... Ver más Contraer

Ejecución: 01-01-2020 - 31-12-2023

Tipo: Internacional

Importe financiado: 522625,00 Euros.

  • iMarina

Artificial Intelligence using Quantum measured Information for realtime distributed systems at the edge

  • GALLEGO ROMAN, JUAN (Miembro del equipo de trabajo)
  • KATEBZADEH, MARYAM (Miembro del equipo de trabajo)
  • Rodriguez Medina, Alfonso (Participante)
  • TORRE ARNANZ, EDUARDO DE LA (Investigador principal (IP))
  • PORTILLA BERRUECO, JORGE (Participante)
  • OTERO MARNOTES, JOSE ANDRES (Participante)

Ejecución: 01-12-2022 - 30-11-2025

Tipo: Nacional

Importe financiado: 249134,38 Euros.

  • iMarina

Cross-layer modEl-based fRamework for multi-oBjective dEsign of Reconfigurable systems in unceRtain hybRid envirOnments

  • SALVADOR PEREA, RUBEN (Participante)
  • ORTIZ CUADRADO, ALBERTO (Participante)
  • TORRE ARNANZ, EDUARDO DE LA (Participante)
  • OTERO MARNOTES, JOSE ANDRES (Participante)
  • TORROJA FUNGAIRIÑO, YAGO (Participante)
  • GARRIDO GONZALEZ, MATIAS JAVIER (Participante)
  • RIESGO ALCAIDE, TERESA (Participante)
  • LANZA GUTIERREZ, JOSE MANUEL (Participante)
  • ZAMACOLA ALCALDE, RAFAEL MARIA (Participante)
  • Rodriguez Medina, Alfonso (Participante)
  • SANCHO ARAGON, JAIME (Participante)
  • MADROÑAL QUINTIN, DANIEL (Participante)
  • SURIANO, LEONARDO (Participante)
  • LAZCANO LOPEZ, RAQUEL (Participante)
  • SANZ ALVARO, CESAR (Participante)
  • GROBA GONZALEZ, ANGEL MANUEL (Participante)
  • JUAREZ MARTINEZ, EDUARDO (Investigador principal (IP))
... Ver más Contraer

Ejecución: 01-01-2017 - 29-02-2020

Tipo: Internacional

Importe financiado: 337668,00 Euros.

  • iMarina

DESARROLLO DE UN SISTEMA DE CLASIFICACIÓN Y SELECCIÓN, EN TIEMPO REAL, DE MATERIALES DENTRO DEL FLUJO DE TRATAMIENTO DE LOS RESIDUOS SÓLIDOS URBANOS

  • OTERO MARNOTES, JOSE ANDRES (Investigador principal (IP))
  • TORRE ARNANZ, EDUARDO DE LA (Participante)
  • PORTILLA BERRUECO, JORGE (Participante)

Ejecución: 01-03-2019 - 31-07-2021

Tipo: Nacional

Importe financiado: 92000,00 Euros.

  • iMarina

DESARROLLO EN PYTHON DE LA INTERFAZ GRÁFICA DEL DEMOSTRADOR

  • Rodriguez Medina, Alfonso (Colaborador/a)
  • TORRE ARNANZ, EDUARDO DE LA (Colaborador/a)
  • OTERO MARNOTES, JOSE ANDRES (Investigador principal (IP))

Ejecución: 15-12-2020 - 10-03-2022

Tipo: Interno

  • iMarina

DESARROLLO HERRAMIENTA SOFTWARE DE RESPUESTA EN TIEMPO REAL PARA OPTIMIZAR UNA FLOTA DE RECOGIDA SOSTENIBLE (GORDON 2.0)

  • PORTILLA BERRUECO, JORGE (Investigador principal (IP))
  • MUJICA ROJAS, GABRIEL NOE (Participante)
  • OTERO MARNOTES, JOSE ANDRES (Participante)
  • TORRE ARNANZ, EDUARDO DE LA (Participante)

Ejecución: 29-06-2018 - 28-06-2020

Tipo: Nacional

Importe financiado: 30000,00 Euros.

  • iMarina

DISEÑO Y PROTOTIPADO DE UNA PLACA DE DESARROLLO Y CARACTERIZACIÓN DE APLICACIONES QUE SE IMPLEMENTEN EN UNA FGPA BASADA EN RAM

  • OTERO MARNOTES, JOSE ANDRES (Colaborador/a)
  • PORTILLA BERRUECO, JORGE (Colaborador/a)
  • RIESGO ALCAIDE, TERESA (Colaborador/a)
  • TORRE ARNANZ, EDUARDO DE LA (Investigador principal (IP))

Ejecución: 10-09-2012 - 09-12-2016

Tipo: Interno

  • iMarina

Development of a biosensor technology for environmental monitoring and disease prevention in aquaculture ensuring food safety

  • HOLGADO BOLAÑOS, MIGUEL (Investigador principal (IP))
  • LOPEZ HERNANDEZ, ANA (Participante)
  • CASQUEL DEL CAMPO, RAFAEL (Participante)
  • LAVIN HUEROS, ALVARO (Participante)
  • LAGUNA HERAS, MARIA FE (Participante)
  • TORRE ARNANZ, EDUARDO DE LA (Participante)
  • RIESGO ALCAIDE, TERESA (Participante)
  • OTERO MARNOTES, JOSE ANDRES (Participante)
... Ver más Contraer

Ejecución: 01-12-2013 - 30-11-2018

Tipo: Internacional

Importe financiado: 298260,52 Euros.

  • iMarina

Dynamically Reconfigurable embedded platforms for Networked Context-aware multimedia Systems-UPM

  • RIESGO ALCAIDE, TERESA (Investigador principal (IP))
  • TORROJA FUNGAIRIÑO, YAGO (Participante)
  • OTERO MARNOTES, JOSE ANDRES (Participante)
  • PORTILLA BERRUECO, JORGE (Participante)
  • MORENO GONZALEZ, FELIX ANTONIO (Participante)
  • TORRE ARNANZ, EDUARDO DE LA (Participante)
  • ABAD ARROYO, RICARDO (Participante)
  • MUJICA ROJAS, GABRIEL NOE (Participante)
... Ver más Contraer

Ejecución: 01-01-2012 - 30-06-2015

Tipo: Nacional

Importe financiado: 88088,00 Euros.

  • iMarina

Design Methodologies and Architectures for Just-in-Time Hardware Composition of Multi Grain Reconfigurable Accelerators

  • Otero Marnotes, Andrés (Director)
  • TORRE ARNANZ, EDUARDO DE LA (Director)
  • OTERO MARNOTES, JOSE ANDRES (Codirector) Doctorando: Zamacola Alcalde, Rafael María

4/7/2022

  • iMarina

Scalable Machine Learning in Embedded Systems For Industry 4.0 Applications

  • LANZA GUTIERREZ, JOSE MANUEL (Director)
  • Otero Marnotes, Andrés (Director) Doctorando: Rodrigo Mariño, Andrés

30/9/2022

  • iMarina

Este/a investigador/a no tiene patentes o licencias de software.

Última actualización de los datos: 24/04/24 13:15