Torre Arnanz, Eduardo De La eduardo.delatorre@upm.es

Actividades

Welcome to the 2014 Conference on Design and Architectures for Signal and Image Processing (DASIP) in Madrid, Spain

  • De La Torre E
  • Pillement S

Conference On Design And Architectures For Signal And Image Processing, Dasip - 1/1/2015

10.1109/dasip.2014.7115597 Ver en origen

  • ISSN 21649766

Using SRAM based FPGAs for power-aware high performance wireless sensor networks

  • Valverde, Juan
  • Otero, Andres
  • Lopez, Miguel
  • Portilla, Jorge
  • de la Torre, Eduardo
  • Riesgo, Teresa

Sensors (p. 2667-2692) - 1/3/2012

10.3390/s120302667 Ver en origen

  • ISSN 14248220

Sophisticated security verification on routing repaired balanced cell-based dual-rail logic against side channel analysis

  • He, Wei
  • Bhasin, Shivam
  • Otero, Andres
  • Graba, Tarik
  • de la Torre, Eduardo
  • Danger, Jean-Luc;

Iet Information Security (p. 1-13) - 1/1/2015

10.1049/iet-ifs.2013.0058 Ver en origen

  • ISSN 17518709

Self-Reconfigurable Evolvable Hardware System for Adaptive Image Processing

  • Salvador, Ruben
  • Otero, Andres
  • Mora, Javier
  • de la Torre, Eduardo
  • Riesgo, Teresa
  • Sekanina, Lukas;

Ieee Transactions On Computers (p. 1481-1493) - 22/7/2013

10.1109/tc.2013.78 Ver en origen

  • ISSN 00189340

Scalable Hardware-Based On-Board Processing for Run-Time Adaptive Lossless Hyperspectral Compression

  • Rodriguez, Alfonso
  • Santos, Lucana
  • Sarmiento, Roberto
  • De La Torre, Eduardo;

Ieee Access (p. 10644-10652) - 1/1/2019

10.1109/access.2019.2892308 Ver en origen

  • ISSN 21693536

Run-Time Reconfigurable MPSoC-Based On-Board Processor for Vision-Based Space Navigation

  • Pérez A
  • Rodríguez A
  • Otero A
  • Arjona DG
  • Jiménez-Peralo Á
  • Verdugo MÁ
  • De La Torre E
... Ver más Contraer

Ieee Access (p. 59891-59905) - 1/1/2020

10.1109/access.2020.2983308 Ver en origen

  • ISSN 21693536

Reconfigurable Networks on Chip: DRNoC architecture

  • Krasteva, Yana E.
  • de la Torre, Eduardo
  • Riesgo, Teresa;

Journal Of Systems Architecture (p. 293-302) - 1/7/2010

10.1016/j.sysarc.2010.04.003 Ver en origen

  • ISSN 13837621

On the scalability of evolvable hardware architectures: comparison of systolic array and Cartesian genetic programming

  • Mora, Javier
  • Salvador, Ruben
  • de la Torre, Eduardo;

Genetic Programming And Evolvable Machines (p. 155-186) - 1/6/2019

10.1007/s10710-018-9340-5 Ver en origen

  • ISSN 13892576

Multi-grain reconfigurable and scalable overlays for hardware accelerator composition

  • Zamacola R
  • Otero A
  • de la Torre E

Journal Of Systems Architecture - 1/1/2021

10.1016/j.sysarc.2021.102302 Ver en origen

  • ISSN 13837621

Lossy hyperspectral image compression on a reconfigurable and fault-tolerant fpga-based adaptive computing platform†

  • Barrios Y
  • Rodríguez A
  • Sánchez A
  • Pérez A
  • López S
  • Otero A
  • de la Torre E
  • Sarmiento R
... Ver más Contraer

Electronics (p. 1-23) - 1/10/2020

10.3390/electronics9101576 Ver en origen

  • ISSN 08834989

FPGAs: Fundamentals, advanced features, and applications in industrial electronics

  • Andina JJR
  • de la Torre Arnanz E
  • Peña MDV

(p. 1-250) - 1/1/2017

10.1201/9781315162133 Ver en origen

Wireless Sensor Networks: From Real World to System Integration - Alternative Hardware Approaches

  • Portilla J
  • Otero A
  • Rosello V
  • Valverde J
  • Krasteva Y
  • de la Torre E
  • Riesgo T
... Ver más Contraer

Comprehensive Materials Processing (p. 353-373) - 1/1/2014

10.1016/b978-0-08-096532-1.01313-3 Ver en origen

Run-time scalable architecture for deblocking filtering in H.264/AVC and SVC video codecs

  • Teresa Cervero
  • S. López
  • G. Gallicó
  • OTERO MARNOTES, JOSE ANDRES
  • RIESGO ALCAIDE, TERESA
  • TORRE ARNANZ, EDUARDO DE LA

Embedded Systems Design With Fpgas (p. 173-199) - 1/11/2013

10.1007/978-1-4614-1362-2_8 Ver en origen

FPGAs and reconfigurable systems

  • Rodriguez-Andina JJ
  • de la Torre E

Fundamentals Of Industrial Electronics (p. 24-1-24-18) - 19/4/2016

  • iMarina

Dynamic reconfigurable NoC (DRNoC) architecture: Application to fast NoC emulation

  • Krasteva Y
  • de la Torre E
  • Riesgo T

Dynamic Reconfigurable Network-On-Chip Design: Innovations For Computational Processing And Communication (p. 220-254) - 1/12/2010

10.4018/978-1-61520-807-4.ch009 Ver en origen

Adaptivity and Self-awareness of CPSs and CPSoSs

  • De La Torre E

Heterogeneous Cyber Physical Systems Of Systems (p. 37-60) - 1/1/2021

  • iMarina

Extending RISC-V Processor Datapaths with Multi-Grain Reconfigurable Overlays

  • Vázquez, D
  • Rodríguez, A
  • Otero, A
  • de la Torre, E

Dcis 2022 - Proceedings Of The 37th Conference On Design Of Circuits And Integrated Systems (p. 01-06) - 1/1/2022

10.1109/dcis55711.2022.9970069 Ver en origen

Execution modeling in self-Aware FPGA-based architectures for efficient resource management

  • Cesar Castañares
  • RIESGO ALCAIDE, TERESA
  • TORRE ARNANZ, EDUARDO DE LA
  • Rodriguez Medina, Alfonso
  • PORTILLA BERRUECO, JORGE

10th International Symposium On Reconfigurable And Communication-Centric Systems-On-Chip, Recosoc 2015 (p. 1-8) - 2/9/2015

10.1109/recosoc.2015.7238086 Ver en origen

Evolvable 2D computing matrix model for intrinsic evolution in commercial FPGAs with native reconfiguration support

  • Salvador R
  • Otero A
  • Mora J
  • Torre E
  • Riesgo T
  • Sekanina L

Proceedings (p. 184-191) - 6/6/2011

10.1109/ahs.2011.5963934 Ver en origen

Evolutionary FPGA-Based Spiking Neural Networks for Continual Learning

  • Otero A
  • Sanllorente G
  • de la Torre E
  • Nunez-Yanez J

Lecture Notes In Computer Science (p. 260-274) - 1/1/2023

10.1007/978-3-031-42921-7_18 Ver en origen

  • ISSN 03029743

Evaluating High-Level Synthesis Techniques for Scalable Hardware-Accelerated Computing

  • Cesar Castañares
  • RIESGO ALCAIDE, TERESA
  • TORRE ARNANZ, EDUARDO DE LA
  • Rodriguez Medina, Alfonso

Proceedings Of Design Of Circuits And Integrated Systems (Dcis 2017) (p. 1-5) - 22/11/2017

  • iMarina

Dynamic reconfiguration under RTEMS for fault mitigation and functional adaptation in SRAM-based SoPCs for space systems

  • Perez A
  • Suriano L
  • Otero A
  • De La Torre E

2017 Nasa/Esa Conference On Adaptive Hardware And Systems, Ahs 2017 (p. 40-47) - 19/9/2017

10.1109/ahs.2017.8046357 Ver en origen

Dynamic management of multikernel multithread accelerators using Dynamic Partial Reconfiguration

  • Rodriguez A
  • Valverde J
  • De La Torre E
  • Riesgo T

International Symposium On Reconfigurable And Communication-Centric Systems-On-Chip (Recosoc) (p. 1-7) - 26/5/2014

10.1109/recosoc.2014.6861363 Ver en origen

Dynamic communication strategy for the distributed ATPG system DPLATON

  • AGUADO, MJ
  • MIRANDA, MA
  • DELATORRE, E
  • LOPEZBARRIO, C;

European Design Automation Conference - Proceedings (p. 271-276) - 1/12/1993

  • iMarina

Dreams: A tool for the design of dynamically reconfigurable embedded and modular systems

  • OTERO MARNOTES, JOSE ANDRES
  • RIESGO ALCAIDE, TERESA
  • TORRE ARNANZ, EDUARDO DE LA

2012 International Conference On Reconfigurable Computing And Fpgas, Reconfig 2012 (p. 1-8) - 1/12/2012

10.1109/reconfig.2012.6416740 Ver en origen

Distributed implementation of an ATPG system using dynamic fault allocation

  • AGUADO, MJ
  • DELATORRE, E
  • MIRANDA, MA
  • LOPEZBARRIO, C;

Proceedings Of The International Test Conference (p. 409-418) - 1/12/1993

10.1109/test.1993.470671 Ver en origen

Este/a investigador/a no tiene documentos de trabajo.

Este/a investigador/a no tiene informes técnicos.

WSN Development, Planning and Commissioning & Maintenance ToolSet

  • TORRE ARNANZ, EDUARDO DE LA (Participante)
  • MORENO GONZALEZ, FELIX ANTONIO (Participante)
  • PORTILLA BERRUECO, JORGE (Participante)
  • RIESGO ALCAIDE, TERESA (Investigador principal (IP))

Ejecución: 01-01-2011 - 31-12-2014

Tipo: Nacional

Importe financiado: 242569,60 Euros.

  • iMarina

Tecnologías de IoT cognitiva para una transición digital segura centrada en las personas

  • HERNANDEZ LORITE, ROGELIO (Miembro del equipo de trabajo)
  • SUN, JUNJIAO (Miembro del equipo de trabajo)
  • PEREZ TORRERO, FERNANDO (Miembro del equipo de trabajo)
  • MUJICA ROJAS, GABRIEL NOE (Participante)
  • Rodriguez Medina, Alfonso (Participante)
  • OTERO MARNOTES, JOSE ANDRES (Participante)
  • MARIÑO ANDRES, RODRIGO (Participante)
  • ENCINAS ANCHUSTEGUI, JUAN (Participante)
  • TORRE ARNANZ, EDUARDO DE LA (Participante)
  • PORTILLA BERRUECO, JORGE (Investigador principal (IP))
... Ver más Contraer

Ejecución: 01-12-2022 - 30-11-2024

Tipo: Nacional

Importe financiado: 245065,00 Euros.

  • iMarina

TECNOCAI. Tecnologías eficientes e inteligentes orientadas a la salud y al confort en ambientes interiores.

  • Rodriguez Medina, Alfonso (Participante)
  • ZAMACOLA ALCALDE, RAFAEL MARIA (Participante)
  • ZATO RECELLADO, José Gabriel (Investigador principal (IP))
  • RIESGO ALCAIDE, TERESA (Investigador principal (IP))
  • CECILIA FERNÁNDEZ-CONDE, LOURDES (Participante)
  • PORTILLA BERRUECO, JORGE (Participante)
  • MORENO GONZALEZ, FELIX ANTONIO (Participante)
  • TORRE ARNANZ, EDUARDO DE LA (Participante)
  • NARANJO HERNANDEZ, JOSE EUGENIO (Participante)
... Ver más Contraer

Ejecución: 01-12-2009 - 01-12-2012

Tipo: Nacional

Importe financiado: 26100,00 Euros.

  • iMarina

TALENT-HIPSTER: HIgh Performance Systems and Technologies for E-health and fish faRming

  • CEBRIAN CASTEL, PEDRO LUIS (Miembro del equipo de trabajo)
  • Señor Sánchez, Jaime (Miembro del equipo de trabajo)
  • VILLA ROMERO, MANUEL (Miembro del equipo de trabajo)
  • Sutradhar, Pallab (Miembro del equipo de trabajo)
  • MARTIN PEREZ, ALBERTO (Miembro del equipo de trabajo)
  • MONTERO CORDAL, LUCAS (Miembro del equipo de trabajo)
  • URBANOS GARCIA, GEMMA (Miembro del equipo de trabajo)
  • VAZQUEZ IGLESIAS, DANIEL (Miembro del equipo de trabajo)
  • PORTILLA BERRUECO, JORGE (Investigador principal (IP))
  • JUAREZ MARTINEZ, EDUARDO (Investigador principal (IP))
  • PESCADOR DEL OSO, FERNANDO (Participante)
  • LOBO PEREA, PEDRO JOSE (Participante)
  • MUJICA ROJAS, GABRIEL NOE (Participante)
  • Rodriguez Medina, Alfonso (Participante)
  • GARRIDO GONZALEZ, MATIAS JAVIER (Participante)
  • CHAVARRIAS LAPASTORA, MIGUEL (Participante)
  • SANZ ALVARO, CESAR (Participante)
  • GROBA GONZALEZ, ANGEL MANUEL (Participante)
  • TORRE ARNANZ, EDUARDO DE LA (Participante)
  • MENESES CHAUS, JUAN MANUEL (Miembro del equipo de trabajo)
  • SANCHO ARAGON, JAIME (Miembro del equipo de trabajo)
  • OTERO MARNOTES, JOSE ANDRES (Miembro del equipo de trabajo)
  • MARIÑO ANDRES, RODRIGO (Miembro del equipo de trabajo)
... Ver más Contraer

Ejecución: 01-09-2021 - 31-08-2024

Tipo: Nacional

Importe financiado: 304678,00 Euros.

  • iMarina

Sistemas electrónicos empotrados confiables para control de ciudades bajo situaciones atípicas

  • NIETO CHAMORRO, FRANCISCO JOSE (Miembro del equipo de trabajo)
  • MORENA BERODAS, ALVARO (Miembro del equipo de trabajo)
  • ORTIZ CUADRADO, ALBERTO (Miembro del equipo de trabajo)
  • LANZA GUTIERREZ, JOSE MANUEL (Miembro del equipo de trabajo)
  • MARIÑO ANDRES, RODRIGO (Miembro del equipo de trabajo)
  • WILSULTSCHEW PUIGDELLIVOL, CRISTIAN (Miembro del equipo de trabajo)
  • GARCIA GENER, ALEJANDRO (Miembro del equipo de trabajo)
  • TORRE ARNANZ, EDUARDO DE LA (Investigador principal (IP))
  • RIESGO ALCAIDE, TERESA (Investigador principal (IP))
  • PORTILLA BERRUECO, JORGE (Participante)
  • TORROJA FUNGAIRIÑO, YAGO (Participante)
... Ver más Contraer

Ejecución: 01-01-2015 - 30-06-2018

Tipo: Nacional

Importe financiado: 129470,00 Euros.

  • iMarina

Sistema de iluminación inteligente.

  • VILLAVERDE SAN JOSE, MONICA (Miembro del equipo de trabajo)
  • NOGAR CANTERO, NOEMÍ (Miembro del equipo de trabajo)
  • RIESGO ALCAIDE, TERESA (Participante)
  • PORTILLA BERRUECO, JORGE (Participante)
  • TORRE ARNANZ, EDUARDO DE LA (Participante)
  • MORENO GONZALEZ, FELIX ANTONIO (Investigador principal (IP))

Ejecución: 04-05-2011 - 05-01-2013

Tipo: Nacional

Importe financiado: 196859,00 Euros.

  • iMarina

SecBluRed

  • ALVAREZ-CAMPANA FDEZ.-CORREDOR, MANUEL (Investigador principal (IP))
  • MARIN LOPEZ, ANDRES ISAAC (Participante)
  • Villagrá González, Victor Abraham (Participante)
  • Berrocal Colmenarejo, Julio José (Participante)
  • OTERO MARNOTES, JOSE ANDRES (Participante)
  • PORTILLA BERRUECO, JORGE (Investigador principal (IP))
  • Rodriguez Medina, Alfonso (Participante)
  • MUJICA ROJAS, GABRIEL NOE (Participante)
  • TORRE ARNANZ, EDUARDO DE LA (Participante)
... Ver más Contraer

Ejecución: 22-12-2022 - 31-12-2025

Tipo: Nacional

  • iMarina

SERVICIO DE APOYO TECNICO PARA DISEÑO E IMPLEMENTACION DE ALGORITMO INTELIGENTE DE DETECCION DE EMOCIONES A PARTIR DE SENSORES FISIOLOGICOS, EN TIEMPO REAL Y EFICIENTE EN CONSUMO Y AREA

  • TORRE ARNANZ, EDUARDO DE LA (Colaborador/a)
  • Rodriguez Medina, Alfonso (Colaborador/a)
  • MUJICA ROJAS, GABRIEL NOE (Colaborador/a)
  • OTERO MARNOTES, JOSE ANDRES (Colaborador/a)
  • PORTILLA BERRUECO, JORGE (Investigador principal (IP))

Ejecución: 01-09-2019 - 28-02-2022

Tipo: Interno

  • iMarina

Reconfigurable ultra-autonomous novel robots: RUNNER

  • Rodriguez Medina, Alfonso (Participante)
  • PORTILLA BERRUECO, JORGE (Participante)
  • RIESGO ALCAIDE, TERESA (Participante)
  • TORRE ARNANZ, EDUARDO DE LA (Investigador principal (IP))

Ejecución: 01-12-2010 - 31-12-2013

Tipo: Nacional

Importe financiado: 55500,00 Euros.

  • iMarina

Reconfigurable Ultra-Autonomous Novel Robots

  • TORRE ARNANZ, EDUARDO DE LA (Investigador principal (IP))

Ejecución: 01-12-2010 - 31-12-2013

Tipo: Internacional

  • iMarina

Side-Channel Attack Protection Techniques in FPGA Systems using Enhanced Dual-Rail Solutions

  • TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: He, Wei

1/1/2014

  • iMarina

Runtime Adaptive Hardware/Software Execution in Complex Heterogeneous Systems

  • TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Suriano, Leonardo

31/1/2021

  • iMarina

Run-Time Scalable Hardware for Reconfigurable Systems

  • TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Otero Marnotes, Andres

1/1/2014

  • iMarina

Run-Time Dynamically-Adaptable FPGA-Based Architecture for High-Performance Autonomous Distributed Systems

  • PORTILLA BERRUECO, JORGE (Director)
  • TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Valverde Alcalá, Juan

1/1/2015

  • iMarina

Reconfigurable Computing Based on Commercial FPGAs. Solutions for the Design and Implementation of Partially Reconfigurable Systems = Computación reconfigurable basada en FPGAs comerciales. Soluciones para el diseño e implementación de sistemas parcialmente reconfigurables.

  • TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Esteves Krasteva, Yana

1/1/2009

  • iMarina

Real-time and dependability assessment of hw-accelerated space applications for reconfigurable MPSoCs

  • TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Pérez García, Arturo

12/5/2023

  • iMarina

Parametric and structural self-adaptation of embedded systems using evolvable hardware

  • SEKANINA, Lukáš (Director)
  • TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Salvador Perea, Rubén

1/1/2015

  • iMarina

Emulación en prototipos basados en fpgas: métodos de depuración mediante inserción de lógica compatible con el estándar ieee-1149.1

  • TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: GARCIA VALDERAS, Mario

1/1/2004

  • iMarina

Design Methodologies and Architectures for Just-in-Time Hardware Composition of Multi Grain Reconfigurable Accelerators

  • Otero Marnotes, Andrés (Director)
  • TORRE ARNANZ, EDUARDO DE LA (Director)
  • OTERO MARNOTES, JOSE ANDRES (Codirector) Doctorando: Zamacola Alcalde, Rafael María

4/7/2022

  • iMarina

Architecture and methodology for automated development of evolvable and reconfigurable hardware applications

  • TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Mora de Sambricio, Javier

1/1/2019

  • iMarina

Este/a investigador/a no tiene patentes o licencias de software.

Última actualización de los datos: 24/04/24 13:14