Torre Arnanz, Eduardo De La eduardo.delatorre@upm.es

Actividades

Design, Synthesis, and Evaluation of Genistein Analogues as Anti-Cancer Agents

  • Xiong, Pahoua
  • Wang, Rubing
  • Zhang, Xiaojie
  • Dela Torre, Eduardo
  • Leon, Francisco
  • Zhang, Qiang
  • Zheng, Shilong
  • Wang, Guangdi
  • Chen, Qiao-Hong;
... Ver más Contraer

Anti-Cancer Agents In Medicinal Chemistry (p. 1197-1203) - 1/1/2015

10.2174/1871520615666150520142437 Ver en origen

  • ISSN 18715206

Introduction to the Special Section on FPGAs Technology and Applications

  • Cumplido, Rene
  • Athanas, Peter
  • de la Torre, Eduardo;

Computers & Electrical Engineering (p. 67-68) - 1/1/2016

10.1016/j.compeleceng.2015.12.021 Ver en origen

  • ISSN 00457906

Introduction to the special issue on FPGA Technology and Applications

  • Athanas, Peter
  • Cumplido, Rene
  • de la Torre, Eduardo;

Computers & Electrical Engineering (p. 1143-1145) - 1/1/2014

10.1016/j.compeleceng.2014.04.009 Ver en origen

  • ISSN 00457906

Welcome to the 2014 Conference on Design and Architectures for Signal and Image Processing (DASIP) in Madrid, Spain

  • De La Torre E
  • Pillement S

Conference On Design And Architectures For Signal And Image Processing, Dasip - 1/1/2015

10.1109/dasip.2014.7115597 Ver en origen

  • ISSN 21649766

Lossy hyperspectral image compression on a reconfigurable and fault-tolerant fpga-based adaptive computing platform†

  • Barrios Y
  • Rodríguez A
  • Sánchez A
  • Pérez A
  • López S
  • Otero A
  • de la Torre E
  • Sarmiento R
... Ver más Contraer

Electronics (p. 1-23) - 1/10/2020

10.3390/electronics9101576 Ver en origen

  • ISSN 08834989

A dynamically reconfigurable BBNN architecture for scalable neuroevolution in hardware

  • García A
  • Zamacola R
  • Otero A
  • de la Torre E

Electronics - 1/5/2020

10.3390/electronics9050803 Ver en origen

  • ISSN 08834989

On the scalability of evolvable hardware architectures: comparison of systolic array and Cartesian genetic programming

  • Mora, Javier
  • Salvador, Ruben
  • de la Torre, Eduardo;

Genetic Programming And Evolvable Machines (p. 155-186) - 1/6/2019

10.1007/s10710-018-9340-5 Ver en origen

  • ISSN 13892576

An Integrated Approach and Tool Support for the Design of FPGA-Based Multi-Grain Reconfigurable Systems

  • Zamacola, Rafael
  • Otero, Andres
  • Garcia, Alberto
  • De La Torre, Eduardo;

Ieee Access (p. 202133-202152) - 1/1/2020

10.1109/access.2020.3036541 Ver en origen

  • ISSN 21693536

Run-Time Reconfigurable MPSoC-Based On-Board Processor for Vision-Based Space Navigation

  • Pérez A
  • Rodríguez A
  • Otero A
  • Arjona DG
  • Jiménez-Peralo Á
  • Verdugo MÁ
  • De La Torre E
... Ver más Contraer

Ieee Access (p. 59891-59905) - 1/1/2020

10.1109/access.2020.2983308 Ver en origen

  • ISSN 21693536

Exploiting Multi-Level Parallelism for Run-Time Adaptive Inverse Kinematics on Heterogeneous MPSoCs

  • Suriano, Leonardo
  • Otero, Andres
  • Rodriguez, Alfonso
  • Sanchez-Renedo, Manuel
  • De la Torre, Eduardo;

Ieee Access (p. 118707-118724) - 1/1/2020

10.1109/access.2020.3005202 Ver en origen

  • ISSN 21693536

FPGAs: Fundamentals, advanced features, and applications in industrial electronics

  • Andina JJR
  • de la Torre Arnanz E
  • Peña MDV

(p. 1-250) - 1/1/2017

10.1201/9781315162133 Ver en origen

Wireless Sensor Networks: From Real World to System Integration - Alternative Hardware Approaches

  • Portilla J
  • Otero A
  • Rosello V
  • Valverde J
  • Krasteva Y
  • de la Torre E
  • Riesgo T
... Ver más Contraer

Comprehensive Materials Processing (p. 353-373) - 1/1/2014

10.1016/b978-0-08-096532-1.01313-3 Ver en origen

Dynamic reconfigurable NoC (DRNoC) architecture: Application to fast NoC emulation

  • Krasteva Y
  • de la Torre E
  • Riesgo T

Dynamic Reconfigurable Network-On-Chip Design: Innovations For Computational Processing And Communication (p. 220-254) - 1/12/2010

10.4018/978-1-61520-807-4.ch009 Ver en origen

Run-time scalable architecture for deblocking filtering in H.264/AVC and SVC video codecs

  • Teresa Cervero
  • S. López
  • G. Gallicó
  • OTERO MARNOTES, JOSE ANDRES
  • RIESGO ALCAIDE, TERESA
  • TORRE ARNANZ, EDUARDO DE LA

Embedded Systems Design With Fpgas (p. 173-199) - 1/11/2013

10.1007/978-1-4614-1362-2_8 Ver en origen

FPGAs and reconfigurable systems

  • Rodriguez-Andina JJ
  • de la Torre E

Fundamentals Of Industrial Electronics (p. 24-1-24-18) - 19/4/2016

  • iMarina

Adaptivity and Self-awareness of CPSs and CPSoSs

  • De La Torre E

Heterogeneous Cyber Physical Systems Of Systems (p. 37-60) - 1/1/2021

  • iMarina

Collaborative Evolution Strategies on Evolvable Hardware Networked Elements

  • Vazquez J
  • Lopez B
  • Valverde J
  • De La Torre E
  • Riesgo T

Conference On Design Of Circuits And Integrated Systems (Dcis) (p. 1-4) - 26/11/2014

10.1109/dcis.2014.7035554 Ver en origen

Data Transfer Modeling and Optimization in Reconfigurable Multi-Accelerator Systems

  • OTERO MARNOTES, JOSE ANDRES
  • ORTIZ CUADRADO, ALBERTO
  • TORRE ARNANZ, EDUARDO DE LA
  • Rodriguez Medina, Alfonso

Data Transfer Modeling And Optimization In Reconfigurable Multi-Accelerator Systems (p. 20-26) - 1/7/2019

  • iMarina

Extending RISC-V Processor Datapaths with Multi-Grain Reconfigurable Overlays

  • Vázquez, D
  • Rodríguez, A
  • Otero, A
  • de la Torre, E

Dcis 2022 - Proceedings Of The 37th Conference On Design Of Circuits And Integrated Systems (p. 01-06) - 1/1/2022

10.1109/dcis55711.2022.9970069 Ver en origen

Development of Brain-Computer Interfaces using evolvable hardware

  • RIESGO ALCAIDE, TERESA
  • TORRE ARNANZ, EDUARDO DE LA
  • MORA DE SAMBRICIO, JAVIER

Design & Architectures For Signal & Image Processing (Dasip) (p. 1-4) - 8/10/2014

  • iMarina

Increased fault tolerance in evolvable hardware through automatic upscaling

  • OTERO MARNOTES, JOSE ANDRES
  • RIESGO ALCAIDE, TERESA
  • TORRE ARNANZ, EDUARDO DE LA
  • MORA DE SAMBRICIO, JAVIER

Design & Architectures For Signal & Image Processing (Dasip) (p. 1-4) - 8/10/2014

  • iMarina

A Dynamically Adaptable Image Processing Application Trading Off Between High Performance, Consumption and Dependability in Real Time

  • RIESGO ALCAIDE, TERESA
  • TORRE ARNANZ, EDUARDO DE LA
  • Rodriguez Medina, Alfonso
  • PORTILLA BERRUECO, JORGE
  • MORA DE SAMBRICIO, JAVIER

Design & Architectures For Signal & Image Processing (Dasip) (p. 1-4) - 8/10/2014

  • iMarina

Quality estimation of test vectors and functional validation procedures based on fault and error models

  • Riesgo, T
  • Torroja, Y
  • de la Torre, E
  • Uceda, J;

Design, Automation And Test In Europe, Proceedings (p. 955-956) - 1/12/1998

10.1109/date.1998.655986 Ver en origen

Model generation of test logic for macrocell based designs

  • de la Torre E
  • Calvo J
  • Uceda J

Euro-Dac '96 - European Design Automation Conference With Euro-Vhdl '96 And Exhibition, Proceedings (p. 456-461) - 1/1/1996

10.1109/eurdac.1996.558243 Ver en origen

Dynamic communication strategy for the distributed ATPG system DPLATON

  • AGUADO, MJ
  • MIRANDA, MA
  • DELATORRE, E
  • LOPEZBARRIO, C;

European Design Automation Conference - Proceedings (p. 271-276) - 1/12/1993

  • iMarina

Hardware/Software Self-adaptation in CPS: The CERBERO Project Approach

  • Palumbo F
  • Fanni T
  • Sau C
  • Rodríguez A
  • Madroñal D
  • Desnos K
  • Morvan A
  • Pelcat M
  • Rubattu C
  • Lazcano R
  • Raffo L
  • de la Torre E
  • Juárez E
  • Sanz C
  • Sánchez de Rojas P
... Ver más Contraer

Hardware/Software Self-Adaptation In Cps: The Cerbero Project Approach (p. 416-428) - 7/7/2019

10.1007/978-3-030-27562-4_30 Ver en origen

  • ISSN 03029743

Este/a investigador/a no tiene documentos de trabajo.

Este/a investigador/a no tiene informes técnicos.

Tecnologías de IoT cognitiva para una transición digital segura centrada en las personas

  • HERNANDEZ LORITE, ROGELIO (Miembro del equipo de trabajo)
  • SUN, JUNJIAO (Miembro del equipo de trabajo)
  • PEREZ TORRERO, FERNANDO (Miembro del equipo de trabajo)
  • MUJICA ROJAS, GABRIEL NOE (Participante)
  • Rodriguez Medina, Alfonso (Participante)
  • OTERO MARNOTES, JOSE ANDRES (Participante)
  • MARIÑO ANDRES, RODRIGO (Participante)
  • ENCINAS ANCHUSTEGUI, JUAN (Participante)
  • TORRE ARNANZ, EDUARDO DE LA (Participante)
  • PORTILLA BERRUECO, JORGE (Investigador principal (IP))
... Ver más Contraer

Ejecución: 01-12-2022 - 30-11-2024

Tipo: Nacional

Importe financiado: 245065,00 Euros.

  • iMarina

Artificial Intelligence using Quantum measured Information for realtime distributed systems at the edge

  • GALLEGO ROMAN, JUAN (Miembro del equipo de trabajo)
  • KATEBZADEH, MARYAM (Miembro del equipo de trabajo)
  • Rodriguez Medina, Alfonso (Participante)
  • TORRE ARNANZ, EDUARDO DE LA (Investigador principal (IP))
  • PORTILLA BERRUECO, JORGE (Participante)
  • OTERO MARNOTES, JOSE ANDRES (Participante)

Ejecución: 01-12-2022 - 30-11-2025

Tipo: Nacional

Importe financiado: 249134,38 Euros.

  • iMarina

PROPUESTA E IMPLEMENTACIÓN DE ESQUEMAS CRIPTOGRÁFICOS POST-CUÁNTICOS PARA IOT Y EVALUACIÓN DE SU IMPACTO

  • MARIÑO ANDRES, RODRIGO (Colaborador/a)
  • Rodriguez Medina, Alfonso (Colaborador/a)
  • MUJICA ROJAS, GABRIEL NOE (Colaborador/a)
  • TORRE ARNANZ, EDUARDO DE LA (Colaborador/a)
  • OTERO MARNOTES, JOSE ANDRES (Colaborador/a)
  • PORTILLA BERRUECO, JORGE (Investigador principal (IP))

Ejecución: 01-04-2022 - 31-12-2022

Tipo: Interno

  • iMarina

TALENT-HIPSTER: HIgh Performance Systems and Technologies for E-health and fish faRming

  • CEBRIAN CASTEL, PEDRO LUIS (Miembro del equipo de trabajo)
  • Señor Sánchez, Jaime (Miembro del equipo de trabajo)
  • VILLA ROMERO, MANUEL (Miembro del equipo de trabajo)
  • Sutradhar, Pallab (Miembro del equipo de trabajo)
  • MARTIN PEREZ, ALBERTO (Miembro del equipo de trabajo)
  • MONTERO CORDAL, LUCAS (Miembro del equipo de trabajo)
  • URBANOS GARCIA, GEMMA (Miembro del equipo de trabajo)
  • VAZQUEZ IGLESIAS, DANIEL (Miembro del equipo de trabajo)
  • PORTILLA BERRUECO, JORGE (Investigador principal (IP))
  • JUAREZ MARTINEZ, EDUARDO (Investigador principal (IP))
  • PESCADOR DEL OSO, FERNANDO (Participante)
  • LOBO PEREA, PEDRO JOSE (Participante)
  • MUJICA ROJAS, GABRIEL NOE (Participante)
  • Rodriguez Medina, Alfonso (Participante)
  • GARRIDO GONZALEZ, MATIAS JAVIER (Participante)
  • CHAVARRIAS LAPASTORA, MIGUEL (Participante)
  • SANZ ALVARO, CESAR (Participante)
  • GROBA GONZALEZ, ANGEL MANUEL (Participante)
  • TORRE ARNANZ, EDUARDO DE LA (Participante)
  • MENESES CHAUS, JUAN MANUEL (Miembro del equipo de trabajo)
  • SANCHO ARAGON, JAIME (Miembro del equipo de trabajo)
  • OTERO MARNOTES, JOSE ANDRES (Miembro del equipo de trabajo)
  • MARIÑO ANDRES, RODRIGO (Miembro del equipo de trabajo)
... Ver más Contraer

Ejecución: 01-09-2021 - 31-08-2024

Tipo: Nacional

Importe financiado: 304678,00 Euros.

  • iMarina

PROPUESTA E IMPLEMENTACIÓN LIGERA DE ESQUEMA CRIPTOGRÁFICO POST-CUÁNTICO PARA IOT Y SISTEMAS EMBEBIDOS

  • MARIÑO ANDRES, RODRIGO (Colaborador/a)
  • Rodriguez Medina, Alfonso (Colaborador/a)
  • MUJICA ROJAS, GABRIEL NOE (Colaborador/a)
  • TORRE ARNANZ, EDUARDO DE LA (Colaborador/a)
  • OTERO MARNOTES, JOSE ANDRES (Colaborador/a)
  • PORTILLA BERRUECO, JORGE (Investigador principal (IP))

Ejecución: 01-06-2021 - 15-07-2022

  • iMarina

Intelligent Secure Trustable Things

  • HERNANDEZ LORITE, ROGELIO (Miembro del equipo de trabajo)
  • OTERO MARNOTES, JOSE ANDRES (Participante)
  • WILSULTSCHEW PUIGDELLIVOL, CRISTIAN (Miembro del equipo de trabajo)
  • VAQUERO SERRANO, MIGUEL ANGEL (Miembro del equipo de trabajo)
  • Señor Sánchez, Jaime (Miembro del equipo de trabajo)
  • FELEZ MINDAN, LUIS JESUS (Participante)
  • MUJICA ROJAS, GABRIEL NOE (Participante)
  • UCEDA ANTOLIN, JAVIER (Investigador principal (IP))
... Ver más Contraer

Ejecución: 01-06-2020 - 31-05-2023

Tipo: Internacional

Importe financiado: 224875,00 Euros.

  • iMarina

An Advanced Circular and Agile Manufacturing Ecosystem based on rapid reconfigurable manufacturing process and individualized consumer preferences

  • Rodriguez Medina, Alfonso (Participante)
  • TORRE ARNANZ, EDUARDO DE LA (Participante)
  • ZAMACOLA ALCALDE, RAFAEL MARIA (Participante)
  • HERNANDEZ LORITE, ROGELIO (Participante)
  • ENCINAS ANCHUSTEGUI, JUAN (Participante)
  • PORTILLA BERRUECO, JORGE (Investigador principal (IP))
  • UCEDA ANTOLIN, JAVIER (Participante)
  • MUJICA ROJAS, GABRIEL NOE (Participante)
  • OTERO MARNOTES, JOSE ANDRES (Participante)
... Ver más Contraer

Ejecución: 01-01-2020 - 31-12-2023

Tipo: Internacional

Importe financiado: 522625,00 Euros.

  • iMarina

SERVICIO DE APOYO TECNICO PARA DISEÑO E IMPLEMENTACION DE ALGORITMO INTELIGENTE DE DETECCION DE EMOCIONES A PARTIR DE SENSORES FISIOLOGICOS, EN TIEMPO REAL Y EFICIENTE EN CONSUMO Y AREA

  • TORRE ARNANZ, EDUARDO DE LA (Colaborador/a)
  • Rodriguez Medina, Alfonso (Colaborador/a)
  • MUJICA ROJAS, GABRIEL NOE (Colaborador/a)
  • OTERO MARNOTES, JOSE ANDRES (Colaborador/a)
  • PORTILLA BERRUECO, JORGE (Investigador principal (IP))

Ejecución: 01-09-2019 - 28-02-2022

Tipo: Interno

  • iMarina

DESARROLLO DE UN SISTEMA DE CLASIFICACIÓN Y SELECCIÓN, EN TIEMPO REAL, DE MATERIALES DENTRO DEL FLUJO DE TRATAMIENTO DE LOS RESIDUOS SÓLIDOS URBANOS

  • OTERO MARNOTES, JOSE ANDRES (Investigador principal (IP))
  • TORRE ARNANZ, EDUARDO DE LA (Participante)
  • PORTILLA BERRUECO, JORGE (Participante)

Ejecución: 01-03-2019 - 31-07-2021

Tipo: Nacional

Importe financiado: 92000,00 Euros.

  • iMarina

ALMACENAMIENTO INTELIGENTE BASADO EN BATERÍAS DE SEGUNDA VIDA PARA INTEGRACIÓN DE RENOVABLES

  • RIQUELME DOMINGUEZ, JOSE MIGUEL (Participante)
  • Castillo Sierra NA, Rafael (Miembro del equipo de trabajo)
  • Castillo Sierra NA, Rafael (Investigador/a)
  • RODRIGUEZ ARRIBAS, JAIME (Participante)
  • OTERO MARNOTES, JOSE ANDRES (Participante)
  • CASTRO FERNANDEZ, ROSA MARIA DE (Participante)
  • MARIÑO ANDRES, RODRIGO (Participante)
  • FRANCES ROGER, AIRAN (Participante)
  • TORRE ARNANZ, EDUARDO DE LA (Participante)
  • RAMIREZ PRIETO, DIONISIO (Investigador principal (IP))
... Ver más Contraer

Ejecución: 01-12-2022 - 30-11-2024

Tipo: Nacional

Importe financiado: 166750,00 Euros.

  • iMarina

Run-Time Dynamically-Adaptable FPGA-Based Architecture for High-Performance Autonomous Distributed Systems

  • PORTILLA BERRUECO, JORGE (Director)
  • TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Valverde Alcalá, Juan

1/1/2015

  • iMarina

Design Methodologies and Architectures for Just-in-Time Hardware Composition of Multi Grain Reconfigurable Accelerators

  • Otero Marnotes, Andrés (Director)
  • TORRE ARNANZ, EDUARDO DE LA (Director)
  • OTERO MARNOTES, JOSE ANDRES (Codirector) Doctorando: Zamacola Alcalde, Rafael María

4/7/2022

  • iMarina

Runtime Adaptive Hardware/Software Execution in Complex Heterogeneous Systems

  • TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Suriano, Leonardo

31/1/2021

  • iMarina

A Framework to Support Run-Time Adaptation in Reconfigurable Multi-Accelerator Systems

  • TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Rodríguez Medina, Alfonso

10/10/2020

  • iMarina

Architecture and methodology for automated development of evolvable and reconfigurable hardware applications

  • TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Mora de Sambricio, Javier

1/1/2019

  • iMarina

Parametric and structural self-adaptation of embedded systems using evolvable hardware

  • SEKANINA, Lukáš (Director)
  • TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Salvador Perea, Rubén

1/1/2015

  • iMarina

Run-Time Scalable Hardware for Reconfigurable Systems

  • TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Otero Marnotes, Andres

1/1/2014

  • iMarina

Side-Channel Attack Protection Techniques in FPGA Systems using Enhanced Dual-Rail Solutions

  • TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: He, Wei

1/1/2014

  • iMarina

Reconfigurable Computing Based on Commercial FPGAs. Solutions for the Design and Implementation of Partially Reconfigurable Systems = Computación reconfigurable basada en FPGAs comerciales. Soluciones para el diseño e implementación de sistemas parcialmente reconfigurables.

  • TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Esteves Krasteva, Yana

1/1/2009

  • iMarina

Emulación en prototipos basados en fpgas: métodos de depuración mediante inserción de lógica compatible con el estándar ieee-1149.1

  • TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: GARCIA VALDERAS, Mario

1/1/2004

  • iMarina

Este/a investigador/a no tiene patentes o licencias de software.

Última actualización de los datos: 24/04/24 13:14