Torre Arnanz, Eduardo De La eduardo.delatorre@upm.es
Publications
- Articles 36
- Books 1
- Book chapters 5
- Conferences 103
- Working papers 0
- Technical reports 0
- Research projects 35
- Supervised theses 11
- Patent or software license 0
Dynamically reconfigurable variable-precision sparse-dense matrix acceleration in Tensorflow Lite
- Nunez-Yanez, J
- Otero, A
- de la Torre, E
Microprocessors And Microsystems - 1/4/2023
10.1016/j.micpro.2023.104801 View at source
- ISSN 01419331
Exploiting Hardware-Based Data-Parallel and Multithreading Models for Smart Edge Computing in Reconfigurable FPGAs
- Rodriguez A
- Otero A
- Platzner M
- De la Torre E
Ieee Transactions On Computers (p. 2903-2914) - 1/1/2022
10.1109/tc.2021.3107196 View at source
- ISSN 00189340
A Machine-Learning-Based Distributed System for Fault Diagnosis with Scalable Detection Quality in Industrial IoT
- Marino, R.
- Wisultschew, C.
- Otero, A.
- Lanza-Gutierrez, J.M.
- Portilla, J.
- Torre, E.D.L.
Ieee Internet Of Things Journal (p. 4339-4352) - 1/1/2021
Editor: Institute of Electrical and Electronics Engineers Inc.
10.1109/jiot.2020.3026211 View at source
- ISSN 23274662
- ISSN/ISBN 2327-4662
Multi-grain reconfigurable and scalable overlays for hardware accelerator composition
- Zamacola R
- Otero A
- de la Torre E
Journal Of Systems Architecture - 1/1/2021
10.1016/j.sysarc.2021.102302 View at source
- ISSN 13837621
A dynamically reconfigurable BBNN architecture for scalable neuroevolution in hardware
- García A
- Zamacola R
- Otero A
- de la Torre E
Electronics - 1/5/2020
10.3390/electronics9050803 View at source
- ISSN 08834989
Lossy hyperspectral image compression on a reconfigurable and fault-tolerant fpga-based adaptive computing platform†
- Barrios Y
- Rodríguez A
- Sánchez A
- Pérez A
- López S
- Otero A
- de la Torre E
- Sarmiento R
Electronics (p. 1-23) - 1/10/2020
10.3390/electronics9101576 View at source
- ISSN 08834989
Run-Time Reconfigurable MPSoC-Based On-Board Processor for Vision-Based Space Navigation
- Pérez A
- Rodríguez A
- Otero A
- Arjona DG
- Jiménez-Peralo Á
- Verdugo MÁ
- De La Torre E
Ieee Access (p. 59891-59905) - 1/1/2020
10.1109/access.2020.2983308 View at source
- ISSN 21693536
Exploiting Multi-Level Parallelism for Run-Time Adaptive Inverse Kinematics on Heterogeneous MPSoCs
- Suriano, Leonardo
- Otero, Andres
- Rodriguez, Alfonso
- Sanchez-Renedo, Manuel
- De la Torre, Eduardo;
Ieee Access (p. 118707-118724) - 1/1/2020
10.1109/access.2020.3005202 View at source
- ISSN 21693536
An Integrated Approach and Tool Support for the Design of FPGA-Based Multi-Grain Reconfigurable Systems
- Zamacola, Rafael
- Otero, Andres
- Garcia, Alberto
- De La Torre, Eduardo;
Ieee Access (p. 202133-202152) - 1/1/2020
10.1109/access.2020.3036541 View at source
- ISSN 21693536
On the scalability of evolvable hardware architectures: comparison of systolic array and Cartesian genetic programming
- Mora, Javier
- Salvador, Ruben
- de la Torre, Eduardo;
Genetic Programming And Evolvable Machines (p. 155-186) - 1/6/2019
10.1007/s10710-018-9340-5 View at source
- ISSN 13892576
Adaptivity and Self-awareness of CPSs and CPSoSs
- De La Torre E
Heterogeneous Cyber Physical Systems Of Systems (p. 37-60) - 1/1/2021
- iMarina
FPGAs and reconfigurable systems
- Rodriguez-Andina JJ
- de la Torre E
Fundamentals Of Industrial Electronics (p. 24-1-24-18) - 19/4/2016
- iMarina
Wireless Sensor Networks: From Real World to System Integration - Alternative Hardware Approaches
Comprehensive Materials Processing (p. 353-373) - 1/1/2014
Run-time scalable architecture for deblocking filtering in H.264/AVC and SVC video codecs
- Teresa Cervero
- S. López
- G. Gallicó
- OTERO MARNOTES, JOSE ANDRES
- RIESGO ALCAIDE, TERESA
- TORRE ARNANZ, EDUARDO DE LA
Embedded Systems Design With Fpgas (p. 173-199) - 1/11/2013
Dynamic reconfigurable NoC (DRNoC) architecture: Application to fast NoC emulation
- Krasteva Y
- de la Torre E
- Riesgo T
Dynamic Reconfigurable Network-On-Chip Design: Innovations For Computational Processing And Communication (p. 220-254) - 1/12/2010
A run time adaptive architecture to trade-off performance for fault tolerance applied to a DVB on-board processor
- Veljkovic F
- Riesgo T
- De La Torre E
- Regada R
- Berrojo L
Nasa/Esa Conference On Adaptive Hardware And Systems (Ahs) (p. 143-150) - 14/7/2014
10.1109/ahs.2014.6880170 View at source
- iMarina
- iMarina
Power-aware multi-objective evolvable hardware system on an FPGA
- Lopez B
- Valverde J
- De La Torre E
- Riesgo T
Nasa/Esa Conference On Adaptive Hardware And Systems (Ahs) (p. 61-68) - 14/7/2014
10.1109/ahs.2014.6880159 View at source
- iMarina
- iMarina
Dynamic management of multikernel multithread accelerators using Dynamic Partial Reconfiguration
- Rodriguez A
- Valverde J
- De La Torre E
- Riesgo T
International Symposium On Reconfigurable And Communication-Centric Systems-On-Chip (Recosoc) (p. 1-7) - 26/5/2014
10.1109/recosoc.2014.6861363 View at source
- iMarina
- iMarina
A Progressive Dual-Rail Routing Repair Approach for FPGA Implementation of Crypto Algorithm
- Tu C
- He W
- Gao N
- De La Torre E
- Liu Z
- Liu L
Proceeding On Ispec 2014 (p. 0-0) - 5/5/2014
10.1007/978-3-319-06320-1_17 View at source
- ISSN 03029743
- iMarina
- iMarina
Collaborative Evolution Strategies on Evolvable Hardware Networked Elements
- Vazquez J
- Lopez B
- Valverde J
- De La Torre E
- Riesgo T
Conference On Design Of Circuits And Integrated Systems (Dcis) (p. 1-4) - 26/11/2014
10.1109/dcis.2014.7035554 View at source
- iMarina
- iMarina
A dynamically adaptable bus architecture for trading-off among performance, consumption and dependability in Cyber-Physical Systems
Conference Digest - 24th International Conference On Field Programmable Logic And Applications, Fpl 2014 (p. 1-4) - 16/10/2014
10.1109/fpl.2014.6927394 View at source
- iMarina
- iMarina
A Dynamically Adaptable Image Processing Application Trading Off Between High Performance, Consumption and Dependability in Real Time
- RIESGO ALCAIDE, TERESA
- TORRE ARNANZ, EDUARDO DE LA
- Rodriguez Medina, Alfonso
- PORTILLA BERRUECO, JORGE
- MORA DE SAMBRICIO, JAVIER
Design & Architectures For Signal & Image Processing (Dasip) (p. 1-4) - 8/10/2014
- iMarina
Development of Brain-Computer Interfaces using evolvable hardware
- RIESGO ALCAIDE, TERESA
- TORRE ARNANZ, EDUARDO DE LA
- MORA DE SAMBRICIO, JAVIER
Design & Architectures For Signal & Image Processing (Dasip) (p. 1-4) - 8/10/2014
- iMarina
Increased fault tolerance in evolvable hardware through automatic upscaling
- OTERO MARNOTES, JOSE ANDRES
- RIESGO ALCAIDE, TERESA
- TORRE ARNANZ, EDUARDO DE LA
- MORA DE SAMBRICIO, JAVIER
Design & Architectures For Signal & Image Processing (Dasip) (p. 1-4) - 8/10/2014
- iMarina
A self-adaptive image processing application based on evolvable and scalable hardware
- Gallego, Angel
- Mora, Javier
- Otero, Andres
- Lopez, Blanca
- de la Torre, Eduardo
- Riesgo, Teresa
Proceedings Of International Conference On Field Programmable Logic And Applications (Fpl) (p. 0-5) - 2/9/2013
10.1109/fpl.2013.6645631 View at source
- iMarina
- iMarina
This researcher has no working papers.
This researcher has no technical reports.
INVESTIGACIÓN DEL IMPACTO DE IMPLEMENTACIONES SEGURAS POST-CUÁNTICAS EN APLICACIONES IOT
- Rodriguez Medina, Alfonso (Colaborador/a)
- TORRE ARNANZ, EDUARDO DE LA (Colaborador/a)
- OTERO MARNOTES, JOSE ANDRES (Colaborador/a)
- PORTILLA BERRUECO, JORGE (Investigador principal (IP))
Period: 09-03-2023 - 23-12-2023
Type of funding: Internal
- iMarina
PROPUESTA E IMPLEMENTACIÓN DE ESQUEMAS CRIPTOGRÁFICOS POST-CUÁNTICOS PARA IOT Y EVALUACIÓN DE SU IMPACTO
- MARIÑO ANDRES, RODRIGO (Colaborador/a)
- Rodriguez Medina, Alfonso (Colaborador/a)
- MUJICA ROJAS, GABRIEL NOE (Colaborador/a)
- TORRE ARNANZ, EDUARDO DE LA (Colaborador/a)
- OTERO MARNOTES, JOSE ANDRES (Colaborador/a)
- PORTILLA BERRUECO, JORGE (Investigador principal (IP))
Period: 01-04-2022 - 31-12-2022
Type of funding: Internal
- iMarina
SecBluRed
- ALVAREZ-CAMPANA FDEZ.-CORREDOR, MANUEL (Investigador principal (IP))
- MARIN LOPEZ, ANDRES ISAAC (Participante)
- Villagrá González, Victor Abraham (Participante)
- Berrocal Colmenarejo, Julio José (Participante)
- OTERO MARNOTES, JOSE ANDRES (Participante)
- PORTILLA BERRUECO, JORGE (Investigador principal (IP))
- Rodriguez Medina, Alfonso (Participante)
- MUJICA ROJAS, GABRIEL NOE (Participante)
- TORRE ARNANZ, EDUARDO DE LA (Participante)
Period: 22-12-2022 - 31-12-2025
Type of funding: National
- iMarina
ALMACENAMIENTO INTELIGENTE BASADO EN BATERÍAS DE SEGUNDA VIDA PARA INTEGRACIÓN DE RENOVABLES
- RIQUELME DOMINGUEZ, JOSE MIGUEL (Participante)
- Castillo Sierra NA, Rafael (Miembro del equipo de trabajo)
- Castillo Sierra NA, Rafael (Investigador/a)
- RODRIGUEZ ARRIBAS, JAIME (Participante)
- OTERO MARNOTES, JOSE ANDRES (Participante)
- CASTRO FERNANDEZ, ROSA MARIA DE (Participante)
- MARIÑO ANDRES, RODRIGO (Participante)
- FRANCES ROGER, AIRAN (Participante)
- TORRE ARNANZ, EDUARDO DE LA (Participante)
- RAMIREZ PRIETO, DIONISIO (Investigador principal (IP))
Period: 01-12-2022 - 30-11-2024
Type of funding: National
Amount of funding: 166750,00 Euros.
- iMarina
Tecnologías de IoT cognitiva para una transición digital segura centrada en las personas
- HERNANDEZ LORITE, ROGELIO (Miembro del equipo de trabajo)
- SUN, JUNJIAO (Miembro del equipo de trabajo)
- PEREZ TORRERO, FERNANDO (Miembro del equipo de trabajo)
- MUJICA ROJAS, GABRIEL NOE (Participante)
- Rodriguez Medina, Alfonso (Participante)
- OTERO MARNOTES, JOSE ANDRES (Participante)
- MARIÑO ANDRES, RODRIGO (Participante)
- ENCINAS ANCHUSTEGUI, JUAN (Participante)
- TORRE ARNANZ, EDUARDO DE LA (Participante)
- PORTILLA BERRUECO, JORGE (Investigador principal (IP))
Period: 01-12-2022 - 30-11-2024
Type of funding: National
Amount of funding: 245065,00 Euros.
- iMarina
Artificial Intelligence using Quantum measured Information for realtime distributed systems at the edge
- GALLEGO ROMAN, JUAN (Miembro del equipo de trabajo)
- KATEBZADEH, MARYAM (Miembro del equipo de trabajo)
- Rodriguez Medina, Alfonso (Participante)
- TORRE ARNANZ, EDUARDO DE LA (Investigador principal (IP))
- PORTILLA BERRUECO, JORGE (Participante)
- OTERO MARNOTES, JOSE ANDRES (Participante)
Period: 01-12-2022 - 30-11-2025
Type of funding: National
Amount of funding: 249134,38 Euros.
- iMarina
TALENT-HIPSTER: HIgh Performance Systems and Technologies for E-health and fish faRming
- CEBRIAN CASTEL, PEDRO LUIS (Miembro del equipo de trabajo)
- Señor Sánchez, Jaime (Miembro del equipo de trabajo)
- VILLA ROMERO, MANUEL (Miembro del equipo de trabajo)
- Sutradhar, Pallab (Miembro del equipo de trabajo)
- MARTIN PEREZ, ALBERTO (Miembro del equipo de trabajo)
- MONTERO CORDAL, LUCAS (Miembro del equipo de trabajo)
- URBANOS GARCIA, GEMMA (Miembro del equipo de trabajo)
- VAZQUEZ IGLESIAS, DANIEL (Miembro del equipo de trabajo)
- PORTILLA BERRUECO, JORGE (Investigador principal (IP))
- JUAREZ MARTINEZ, EDUARDO (Investigador principal (IP))
- PESCADOR DEL OSO, FERNANDO (Participante)
- LOBO PEREA, PEDRO JOSE (Participante)
- MUJICA ROJAS, GABRIEL NOE (Participante)
- Rodriguez Medina, Alfonso (Participante)
- GARRIDO GONZALEZ, MATIAS JAVIER (Participante)
- CHAVARRIAS LAPASTORA, MIGUEL (Participante)
- SANZ ALVARO, CESAR (Participante)
- GROBA GONZALEZ, ANGEL MANUEL (Participante)
- TORRE ARNANZ, EDUARDO DE LA (Participante)
- MENESES CHAUS, JUAN MANUEL (Miembro del equipo de trabajo)
- SANCHO ARAGON, JAIME (Miembro del equipo de trabajo)
- OTERO MARNOTES, JOSE ANDRES (Miembro del equipo de trabajo)
- MARIÑO ANDRES, RODRIGO (Miembro del equipo de trabajo)
Period: 01-09-2021 - 31-08-2024
Type of funding: National
Amount of funding: 304678,00 Euros.
- iMarina
Actividad 4.7 del proyecto Investigación experimental en tecnologías innovadoras para una comunidad energética eficiente y sostenible
- TORRE ARNANZ, EDUARDO DE LA (Investigador principal (IP))
Period: 01-09-2021 - 31-12-2023
Type of funding: National
- iMarina
PROPUESTA E IMPLEMENTACIÓN LIGERA DE ESQUEMA CRIPTOGRÁFICO POST-CUÁNTICO PARA IOT Y SISTEMAS EMBEBIDOS
- MARIÑO ANDRES, RODRIGO (Colaborador/a)
- Rodriguez Medina, Alfonso (Colaborador/a)
- MUJICA ROJAS, GABRIEL NOE (Colaborador/a)
- TORRE ARNANZ, EDUARDO DE LA (Colaborador/a)
- OTERO MARNOTES, JOSE ANDRES (Colaborador/a)
- PORTILLA BERRUECO, JORGE (Investigador principal (IP))
Period: 01-06-2021 - 15-07-2022
- iMarina
INVESTIGACIÓN EXPERIMENTAL EN TECNOLOGÍAS INNOVADORAS PARA UNA COMUNIDAD ENERGÉTICA EFICIENTE Y SOSTENIBLE
- ALONSO ROMERO, ELISA (Participante)
- PEREZ MORENO, ERNESTO (Participante)
- ABANADES VELASCO, ALBERTO (Investigador principal (IP))
- MARTINEZ-VAL PEÑALOSA, JOSE MARIA (Participante)
- MUÑOZ ANTON, JAVIER (Participante)
- GONZALEZ PORTILLO, LUIS FRANCISCO (Participante)
- LOPEZ PANIAGUA, IGNACIO (Participante)
Period: 15-12-2021 - 15-04-2024
Type of funding: National
Amount of funding: 550000,00 Euros.
- iMarina
Real-time and dependability assessment of hw-accelerated space applications for reconfigurable MPSoCs
- TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Pérez García, Arturo
12/5/2023
- iMarina
Design Methodologies and Architectures for Just-in-Time Hardware Composition of Multi Grain Reconfigurable Accelerators
- Otero Marnotes, Andrés (Director)
- TORRE ARNANZ, EDUARDO DE LA (Director)
- OTERO MARNOTES, JOSE ANDRES (Codirector) Doctorando: Zamacola Alcalde, Rafael María
4/7/2022
- iMarina
Runtime Adaptive Hardware/Software Execution in Complex Heterogeneous Systems
- TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Suriano, Leonardo
31/1/2021
- iMarina
A Framework to Support Run-Time Adaptation in Reconfigurable Multi-Accelerator Systems
- TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Rodríguez Medina, Alfonso
10/10/2020
- iMarina
Architecture and methodology for automated development of evolvable and reconfigurable hardware applications
- TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Mora de Sambricio, Javier
1/1/2019
- iMarina
Run-Time Dynamically-Adaptable FPGA-Based Architecture for High-Performance Autonomous Distributed Systems
- PORTILLA BERRUECO, JORGE (Director)
- TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Valverde Alcalá, Juan
1/1/2015
- iMarina
Parametric and structural self-adaptation of embedded systems using evolvable hardware
- SEKANINA, Lukáš (Director)
- TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Salvador Perea, Rubén
1/1/2015
- iMarina
Run-Time Scalable Hardware for Reconfigurable Systems
- TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Otero Marnotes, Andres
1/1/2014
- iMarina
Side-Channel Attack Protection Techniques in FPGA Systems using Enhanced Dual-Rail Solutions
- TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: He, Wei
1/1/2014
- iMarina
Reconfigurable Computing Based on Commercial FPGAs. Solutions for the Design and Implementation of Partially Reconfigurable Systems = Computación reconfigurable basada en FPGAs comerciales. Soluciones para el diseño e implementación de sistemas parcialmente reconfigurables.
- TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Esteves Krasteva, Yana
1/1/2009
- iMarina
This researcher has no patents or software licenses.
Research groups
-
Grupo en Tecnología Electrónica Aplicada (GTEA)
Role: Investigador Principal
Researcher profiles
-
ORCID
-
Publons
-
Scopus Author ID