Torre Arnanz, Eduardo De La eduardo.delatorre@upm.es
Actividades
- Artículos 36
- Libros 1
- Capítulos de libro 5
- Congresos 103
- Documentos de trabajo 0
- Informes técnicos 0
- Proyectos de investigación 35
- Tesis dirigidas 11
- Patentes o licencias de software 0
Dynamically reconfigurable variable-precision sparse-dense matrix acceleration in Tensorflow Lite
- Nunez-Yanez, J
- Otero, A
- de la Torre, E
Microprocessors And Microsystems - 1/4/2023
10.1016/j.micpro.2023.104801 Ver en origen
- ISSN 01419331
Exploiting Hardware-Based Data-Parallel and Multithreading Models for Smart Edge Computing in Reconfigurable FPGAs
- Rodriguez A
- Otero A
- Platzner M
- De la Torre E
Ieee Transactions On Computers (p. 2903-2914) - 1/1/2022
10.1109/tc.2021.3107196 Ver en origen
- ISSN 00189340
A Machine-Learning-Based Distributed System for Fault Diagnosis with Scalable Detection Quality in Industrial IoT
- Marino, R.
- Wisultschew, C.
- Otero, A.
- Lanza-Gutierrez, J.M.
- Portilla, J.
- Torre, E.D.L.
Ieee Internet Of Things Journal (p. 4339-4352) - 1/1/2021
Editor: Institute of Electrical and Electronics Engineers Inc.
10.1109/jiot.2020.3026211 Ver en origen
- ISSN 23274662
- ISSN/ISBN 2327-4662
Multi-grain reconfigurable and scalable overlays for hardware accelerator composition
- Zamacola R
- Otero A
- de la Torre E
Journal Of Systems Architecture - 1/1/2021
10.1016/j.sysarc.2021.102302 Ver en origen
- ISSN 13837621
A dynamically reconfigurable BBNN architecture for scalable neuroevolution in hardware
- García A
- Zamacola R
- Otero A
- de la Torre E
Electronics - 1/5/2020
10.3390/electronics9050803 Ver en origen
- ISSN 08834989
Lossy hyperspectral image compression on a reconfigurable and fault-tolerant fpga-based adaptive computing platform†
- Barrios Y
- Rodríguez A
- Sánchez A
- Pérez A
- López S
- Otero A
- de la Torre E
- Sarmiento R
Electronics (p. 1-23) - 1/10/2020
10.3390/electronics9101576 Ver en origen
- ISSN 08834989
Run-Time Reconfigurable MPSoC-Based On-Board Processor for Vision-Based Space Navigation
- Pérez A
- Rodríguez A
- Otero A
- Arjona DG
- Jiménez-Peralo Á
- Verdugo MÁ
- De La Torre E
Ieee Access (p. 59891-59905) - 1/1/2020
10.1109/access.2020.2983308 Ver en origen
- ISSN 21693536
Exploiting Multi-Level Parallelism for Run-Time Adaptive Inverse Kinematics on Heterogeneous MPSoCs
- Suriano, Leonardo
- Otero, Andres
- Rodriguez, Alfonso
- Sanchez-Renedo, Manuel
- De la Torre, Eduardo;
Ieee Access (p. 118707-118724) - 1/1/2020
10.1109/access.2020.3005202 Ver en origen
- ISSN 21693536
An Integrated Approach and Tool Support for the Design of FPGA-Based Multi-Grain Reconfigurable Systems
- Zamacola, Rafael
- Otero, Andres
- Garcia, Alberto
- De La Torre, Eduardo;
Ieee Access (p. 202133-202152) - 1/1/2020
10.1109/access.2020.3036541 Ver en origen
- ISSN 21693536
On the scalability of evolvable hardware architectures: comparison of systolic array and Cartesian genetic programming
- Mora, Javier
- Salvador, Ruben
- de la Torre, Eduardo;
Genetic Programming And Evolvable Machines (p. 155-186) - 1/6/2019
10.1007/s10710-018-9340-5 Ver en origen
- ISSN 13892576
Adaptivity and Self-awareness of CPSs and CPSoSs
- De La Torre E
Heterogeneous Cyber Physical Systems Of Systems (p. 37-60) - 1/1/2021
- iMarina
FPGAs and reconfigurable systems
- Rodriguez-Andina JJ
- de la Torre E
Fundamentals Of Industrial Electronics (p. 24-1-24-18) - 19/4/2016
- iMarina
Wireless Sensor Networks: From Real World to System Integration - Alternative Hardware Approaches
Comprehensive Materials Processing (p. 353-373) - 1/1/2014
Run-time scalable architecture for deblocking filtering in H.264/AVC and SVC video codecs
- Teresa Cervero
- S. López
- G. Gallicó
- OTERO MARNOTES, JOSE ANDRES
- RIESGO ALCAIDE, TERESA
- TORRE ARNANZ, EDUARDO DE LA
Embedded Systems Design With Fpgas (p. 173-199) - 1/11/2013
Dynamic reconfigurable NoC (DRNoC) architecture: Application to fast NoC emulation
- Krasteva Y
- de la Torre E
- Riesgo T
Dynamic Reconfigurable Network-On-Chip Design: Innovations For Computational Processing And Communication (p. 220-254) - 1/12/2010
Evolutionary FPGA-Based Spiking Neural Networks for Continual Learning
- Otero A
- Sanllorente G
- de la Torre E
- Nunez-Yanez J
Lecture Notes In Computer Science (p. 260-274) - 1/1/2023
10.1007/978-3-031-42921-7_18 Ver en origen
- ISSN 03029743
Just-In-Time Composition of Reconfigurable Overlays
- Zamacola R
- Otero A
- Rodríguez A
- de la Torre E
Openaccess Series In Informatics - 1/1/2022
10.4230/oasics.parma-ditam.2022.2 Ver en origen
- ISSN 21906807
A Multi-FPGA Scalable Framework for Deep Reinforcement Learning Through Neuroevolution
- Laserna J
- Otero A
- Torre Edl
Lecture Notes In Computer Science (p. 47-61) - 1/1/2022
10.1007/978-3-031-19983-7_4 Ver en origen
- ISSN 03029743
Extending RISC-V Processor Datapaths with Multi-Grain Reconfigurable Overlays
- Vázquez, D
- Rodríguez, A
- Otero, A
- de la Torre, E
Dcis 2022 - Proceedings Of The 37th Conference On Design Of Circuits And Integrated Systems (p. 01-06) - 1/1/2022
Run-Time Monitoring and ML-Based Modeling in Reconfigurable Multi-Accelerator Systems
- Encinas J
- Rodriguez A
- Otero A
- De La Torre E
36th Conference On Design Of Circuits And Integrated Systems, Dcis 2021 (p. 94-100) - 1/1/2021
INCREASING RELIABILITY OF COMMERCIAL RECONFIGURABLE MPSOC FPGAS FOR SPACE APPLICATIONS
- Eduardo de la Torre Arranz
Hipeac 2020, European Network On High-Performance Embedded Architecture And Compilation (Bologna) - 20/1/2020
- iMarina
Accelerating a Classic 3D Video Game on Heterogeneous Reconfigurable MPSoCs
- Suriano L
- Lima D
- de la Torre E
16th International Symposium, Arc 2020 (p. 136-150) - 1/1/2020
Automated Toolchain for Enhanced Productivity in Reconfigurable Multi-accelerator Systems
- Ortiz A
- Zamacola R
- Rodríguez A
- Otero A
- de la Torre E
16th International Symposium, Arc 2020 (p. 45-60) - 1/1/2020
Hardware/Software Self-adaptation in CPS: The CERBERO Project Approach
- Palumbo F
- Fanni T
- Sau C
- Rodríguez A
- Madroñal D
- Desnos K
- Morvan A
- Pelcat M
- Rubattu C
- Lazcano R
- Raffo L
- de la Torre E
- Juárez E
- Sanz C
- Sánchez de Rojas P
Hardware/Software Self-Adaptation In Cps: The Cerbero Project Approach (p. 416-428) - 7/7/2019
10.1007/978-3-030-27562-4_30 Ver en origen
- ISSN 03029743
- iMarina
- iMarina
Data Transfer Modeling and Optimization in Reconfigurable Multi-Accelerator Systems
- OTERO MARNOTES, JOSE ANDRES
- ORTIZ CUADRADO, ALBERTO
- TORRE ARNANZ, EDUARDO DE LA
- Rodriguez Medina, Alfonso
Data Transfer Modeling And Optimization In Reconfigurable Multi-Accelerator Systems (p. 20-26) - 1/7/2019
- iMarina
Este/a investigador/a no tiene documentos de trabajo.
Este/a investigador/a no tiene informes técnicos.
European Initiative to Enable Validation for Highly Automated Safe and Secure Systems
- TORRE ARNANZ, EDUARDO DE LA (Investigador principal (IP))
- WILSULTSCHEW PUIGDELLIVOL, CRISTIAN (Participante)
- ORTIZ CUADRADO, ALBERTO (Participante)
- TORROJA FUNGAIRIÑO, YAGO (Participante)
- ZAMACOLA ALCALDE, RAFAEL MARIA (Participante)
- REVUELTA FERNANDEZ, BORJA (Participante)
- SURIANO, LEONARDO (Participante)
- OTERO MARNOTES, JOSE ANDRES (Participante)
- Rodriguez Medina, Alfonso (Participante)
- PEREZ GARCIA, ARTURO (Participante)
- PORTILLA BERRUECO, JORGE (Participante)
- RIESGO ALCAIDE, TERESA (Participante)
Ejecución: 01-05-2016 - 31-05-2019
Tipo: Internacional
Importe financiado: 176920,00 Euros.
- iMarina
Iniciativa Europea para facilitar la validación de sistemas seguros y altamente automatizados
- ZAMACOLA ALCALDE, RAFAEL MARIA (Miembro del equipo de trabajo)
- Rodriguez Medina, Alfonso (Miembro del equipo de trabajo)
- ORTIZ CUADRADO, ALBERTO (Miembro del equipo de trabajo)
- REVUELTA FERNANDEZ, BORJA (Miembro del equipo de trabajo)
- WILSULTSCHEW PUIGDELLIVOL, CRISTIAN (Miembro del equipo de trabajo)
- PEREZ GARCIA, ARTURO (Miembro del equipo de trabajo)
- TORRE ARNANZ, EDUARDO DE LA (Investigador principal (IP))
- RIESGO ALCAIDE, TERESA (Participante)
- PORTILLA BERRUECO, JORGE (Participante)
Ejecución: 01-01-2016 - 30-06-2019
Tipo: Nacional
Importe financiado: 137000,00 Euros.
- iMarina
Sistemas electrónicos empotrados confiables para control de ciudades bajo situaciones atípicas
- NIETO CHAMORRO, FRANCISCO JOSE (Miembro del equipo de trabajo)
- MORENA BERODAS, ALVARO (Miembro del equipo de trabajo)
- ORTIZ CUADRADO, ALBERTO (Miembro del equipo de trabajo)
- LANZA GUTIERREZ, JOSE MANUEL (Miembro del equipo de trabajo)
- MARIÑO ANDRES, RODRIGO (Miembro del equipo de trabajo)
- WILSULTSCHEW PUIGDELLIVOL, CRISTIAN (Miembro del equipo de trabajo)
- GARCIA GENER, ALEJANDRO (Miembro del equipo de trabajo)
- TORRE ARNANZ, EDUARDO DE LA (Investigador principal (IP))
- RIESGO ALCAIDE, TERESA (Investigador principal (IP))
- PORTILLA BERRUECO, JORGE (Participante)
- TORROJA FUNGAIRIÑO, YAGO (Participante)
Ejecución: 01-01-2015 - 30-06-2018
Tipo: Nacional
Importe financiado: 129470,00 Euros.
- iMarina
Development of a biosensor technology for environmental monitoring and disease prevention in aquaculture ensuring food safety
- HOLGADO BOLAÑOS, MIGUEL (Investigador principal (IP))
- LOPEZ HERNANDEZ, ANA (Participante)
- CASQUEL DEL CAMPO, RAFAEL (Participante)
- LAVIN HUEROS, ALVARO (Participante)
- LAGUNA HERAS, MARIA FE (Participante)
- TORRE ARNANZ, EDUARDO DE LA (Participante)
- RIESGO ALCAIDE, TERESA (Participante)
- OTERO MARNOTES, JOSE ANDRES (Participante)
Ejecución: 01-12-2013 - 30-11-2018
Tipo: Internacional
Importe financiado: 298260,52 Euros.
- iMarina
DISEÑO Y PROTOTIPADO DE UNA PLACA DE DESARROLLO Y CARACTERIZACIÓN DE APLICACIONES QUE SE IMPLEMENTEN EN UNA FGPA BASADA EN RAM
- OTERO MARNOTES, JOSE ANDRES (Colaborador/a)
- PORTILLA BERRUECO, JORGE (Colaborador/a)
- RIESGO ALCAIDE, TERESA (Colaborador/a)
- TORRE ARNANZ, EDUARDO DE LA (Investigador principal (IP))
Ejecución: 10-09-2012 - 09-12-2016
Tipo: Interno
- iMarina
Dynamically Reconfigurable embedded platforms for Networked Context-aware multimedia Systems-UPM
- RIESGO ALCAIDE, TERESA (Investigador principal (IP))
- TORROJA FUNGAIRIÑO, YAGO (Participante)
- OTERO MARNOTES, JOSE ANDRES (Participante)
- PORTILLA BERRUECO, JORGE (Participante)
- MORENO GONZALEZ, FELIX ANTONIO (Participante)
- TORRE ARNANZ, EDUARDO DE LA (Participante)
- ABAD ARROYO, RICARDO (Participante)
- MUJICA ROJAS, GABRIEL NOE (Participante)
Ejecución: 01-01-2012 - 30-06-2015
Tipo: Nacional
Importe financiado: 88088,00 Euros.
- iMarina
ICT Tools greening food processing businesses
- RIESGO ALCAIDE, TERESA (Investigador principal (IP))
- PORTILLA BERRUECO, JORGE (Participante)
- TORRE ARNANZ, EDUARDO DE LA (Participante)
- TORROJA FUNGAIRIÑO, YAGO (Participante)
- MORENO GONZALEZ, FELIX ANTONIO (Participante)
- MAIGLER LÓPEZ, Mª VICTORIA (Participante)
- ALEDO ORTEGA, DAVID (Participante)
- ALONSO FERNÁNDEZ, JESÚS (Participante)
- ARCAS CASTRO, GUILLERMO DE (Participante)
- MUJICA ROJAS, GABRIEL NOE (Participante)
Ejecución: 12-09-2011 - 11-09-2014
Tipo: Internacional
Importe financiado: 109170,00 Euros.
- iMarina
Sistema de iluminación inteligente.
- VILLAVERDE SAN JOSE, MONICA (Miembro del equipo de trabajo)
- NOGAR CANTERO, NOEMÍ (Miembro del equipo de trabajo)
- RIESGO ALCAIDE, TERESA (Participante)
- PORTILLA BERRUECO, JORGE (Participante)
- TORRE ARNANZ, EDUARDO DE LA (Participante)
- MORENO GONZALEZ, FELIX ANTONIO (Investigador principal (IP))
Ejecución: 04-05-2011 - 05-01-2013
Tipo: Nacional
Importe financiado: 196859,00 Euros.
- iMarina
Open Source FPGA Accelerator & Hardware-Software Codesign Toolset for CUDA Kernels
- RIESGO ALCAIDE, TERESA (Investigador principal (IP))
- TORRE ARNANZ, EDUARDO DE LA (Participante)
- PORTILLA BERRUECO, JORGE (Participante)
- TORROJA FUNGAIRIÑO, YAGO (Participante)
- OTERO MARNOTES, JOSE ANDRES (Participante)
- SALVADOR PEREA, RUBEN (Participante)
- MORENO GONZALEZ, FELIX ANTONIO (Participante)
Ejecución: 01-11-2011 - 31-10-2013
Tipo: Internacional
Importe financiado: 302068,00 Euros.
- iMarina
ENCE-NG: Enclavamiento Electrónico de Nueva Generación
- ZAMACOLA ALCALDE, RAFAEL MARIA (Participante)
- VILLAVERDE SAN JOSE, MONICA (Participante)
- ALEDO ORTEGA, DAVID (Participante)
- Rodriguez Medina, Alfonso (Participante)
- MORENO GONZALEZ, FELIX ANTONIO (Investigador principal (IP))
- RIESGO ALCAIDE, TERESA (Participante)
- TORRE ARNANZ, EDUARDO DE LA (Participante)
- GARCIA SUAREZ, OSCAR (Participante)
- PORTILLA BERRUECO, JORGE (Participante)
Ejecución: 17-10-2011 - 16-04-2013
Tipo: Nacional
- iMarina
Real-time and dependability assessment of hw-accelerated space applications for reconfigurable MPSoCs
- TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Pérez García, Arturo
12/5/2023
- iMarina
Design Methodologies and Architectures for Just-in-Time Hardware Composition of Multi Grain Reconfigurable Accelerators
- Otero Marnotes, Andrés (Director)
- TORRE ARNANZ, EDUARDO DE LA (Director)
- OTERO MARNOTES, JOSE ANDRES (Codirector) Doctorando: Zamacola Alcalde, Rafael María
4/7/2022
- iMarina
Runtime Adaptive Hardware/Software Execution in Complex Heterogeneous Systems
- TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Suriano, Leonardo
31/1/2021
- iMarina
A Framework to Support Run-Time Adaptation in Reconfigurable Multi-Accelerator Systems
- TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Rodríguez Medina, Alfonso
10/10/2020
- iMarina
Architecture and methodology for automated development of evolvable and reconfigurable hardware applications
- TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Mora de Sambricio, Javier
1/1/2019
- iMarina
Run-Time Dynamically-Adaptable FPGA-Based Architecture for High-Performance Autonomous Distributed Systems
- PORTILLA BERRUECO, JORGE (Director)
- TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Valverde Alcalá, Juan
1/1/2015
- iMarina
Parametric and structural self-adaptation of embedded systems using evolvable hardware
- SEKANINA, Lukáš (Director)
- TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Salvador Perea, Rubén
1/1/2015
- iMarina
Run-Time Scalable Hardware for Reconfigurable Systems
- TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Otero Marnotes, Andres
1/1/2014
- iMarina
Side-Channel Attack Protection Techniques in FPGA Systems using Enhanced Dual-Rail Solutions
- TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: He, Wei
1/1/2014
- iMarina
Reconfigurable Computing Based on Commercial FPGAs. Solutions for the Design and Implementation of Partially Reconfigurable Systems = Computación reconfigurable basada en FPGAs comerciales. Soluciones para el diseño e implementación de sistemas parcialmente reconfigurables.
- TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Esteves Krasteva, Yana
1/1/2009
- iMarina
Este/a investigador/a no tiene patentes o licencias de software.
Grupos de investigación
-
Grupo en Tecnología Electrónica Aplicada (GTEA)
Rol: Investigador Principal
Perfiles de investigador/a
-
ORCID
-
Publons
-
Scopus Author ID