Torre Arnanz, Eduardo De La eduardo.delatorre@upm.es

Actividades

Multi-grain reconfigurable and scalable overlays for hardware accelerator composition

  • Zamacola R
  • Otero A
  • de la Torre E

Journal Of Systems Architecture - 1/1/2021

10.1016/j.sysarc.2021.102302 Ver en origen

  • ISSN 13837621

Reconfigurable Networks on Chip: DRNoC architecture

  • Krasteva, Yana E.
  • de la Torre, Eduardo
  • Riesgo, Teresa;

Journal Of Systems Architecture (p. 293-302) - 1/7/2010

10.1016/j.sysarc.2010.04.003 Ver en origen

  • ISSN 13837621

A modular architecture for nodes in wireless sensor networks

  • Portilla, J
  • de Castro, A
  • de la Torre, E
  • Riesgo, T

Journal Of Universal Computer Science (p. 328-339) - 28/4/2006

10.3217/jucs-012-03-0328 Ver en origen

  • ISSN 0948695X

Hardware and software debugging of FPGA based microprocessor systems through debug logic insertion

  • Valderas M
  • de la Torre E
  • Ariza F
  • Riesgo T

Lecture Notes In Computer Science (p. 1057-1061) - 1/1/2004

  • ISSN 03029743
  • iMarina

A NEW APPROACH ON FAULT LIST HANDLING FOR FASTER FAULT ELIMINATION AND DIRECT TEST VECTOR GENERATION

  • AGUADO, MJ
  • CONESA, JL
  • DELATORRE, E
  • UCEDA, J;

Microprocessing And Microprogramming (p. 853-860) - 1/1/1991

10.1016/0165-6074(91)90449-4 Ver en origen

  • ISSN 01656074

Accelerating the evolution of a systolic array-based evolvable hardware system

  • Mora, Javier
  • de la Torre, Eduardo;

Microprocessors And Microsystems (p. 144-156) - 1/2/2018

10.1016/j.micpro.2017.12.001 Ver en origen

  • ISSN 01419331

DAMHSE: Programming heterogeneous MPSoCs with hardware acceleration using dataflow-based design space exploration and automated rapid prototyping

  • Suriano L
  • Arrestier F
  • Rodríguez A
  • Heulot J
  • Desnos K
  • Pelcat M
  • Torre E
... Ver más Contraer

Microprocessors And Microsystems - 1/11/2019

10.1016/j.micpro.2019.102882 Ver en origen

  • ISSN 01419331

Introduction to Special issue on Reconfigurable computing and FPGAs

  • Cumplido, Rene
  • de la Torre, Eduardo
  • Feregrino-Uribe, Claudia
  • Wirthlin, Michael;

Microprocessors And Microsystems (p. 541-542) - 29/10/2015

10.1016/j.micpro.2015.08.006 Ver en origen

  • ISSN 01419331

Customized and automated routing repair toolset towards side-channel analysis resistant dual rail logic

  • He, Wei
  • Otero, Andres
  • de la Torre, Eduardo
  • Riesgo, Teresa;

Microprocessors And Microsystems (p. 899-910) - 1/1/2014

10.1016/j.micpro.2014.02.005 Ver en origen

  • ISSN 01419331

Introduction to Special issue on FPGA Devices and Applications

  • Athanas, Peter
  • Cumplido, Rene
  • Feregrino-Uribe, Claudia
  • de la Torre, Eduardo;

Microprocessors And Microsystems (p. 843-844) - 1/1/2014

10.1016/j.micpro.2014.11.001 Ver en origen

  • ISSN 01419331

FPGAs: Fundamentals, advanced features, and applications in industrial electronics

  • Andina JJR
  • de la Torre Arnanz E
  • Peña MDV

(p. 1-250) - 1/1/2017

10.1201/9781315162133 Ver en origen

Wireless Sensor Networks: From Real World to System Integration - Alternative Hardware Approaches

  • Portilla J
  • Otero A
  • Rosello V
  • Valverde J
  • Krasteva Y
  • de la Torre E
  • Riesgo T
... Ver más Contraer

Comprehensive Materials Processing (p. 353-373) - 1/1/2014

10.1016/b978-0-08-096532-1.01313-3 Ver en origen

Dynamic reconfigurable NoC (DRNoC) architecture: Application to fast NoC emulation

  • Krasteva Y
  • de la Torre E
  • Riesgo T

Dynamic Reconfigurable Network-On-Chip Design: Innovations For Computational Processing And Communication (p. 220-254) - 1/12/2010

10.4018/978-1-61520-807-4.ch009 Ver en origen

Run-time scalable architecture for deblocking filtering in H.264/AVC and SVC video codecs

  • Teresa Cervero
  • S. López
  • G. Gallicó
  • OTERO MARNOTES, JOSE ANDRES
  • RIESGO ALCAIDE, TERESA
  • TORRE ARNANZ, EDUARDO DE LA

Embedded Systems Design With Fpgas (p. 173-199) - 1/11/2013

10.1007/978-1-4614-1362-2_8 Ver en origen

FPGAs and reconfigurable systems

  • Rodriguez-Andina JJ
  • de la Torre E

Fundamentals Of Industrial Electronics (p. 24-1-24-18) - 19/4/2016

  • iMarina

Adaptivity and Self-awareness of CPSs and CPSoSs

  • De La Torre E

Heterogeneous Cyber Physical Systems Of Systems (p. 37-60) - 1/1/2021

  • iMarina

Accelerating a Classic 3D Video Game on Heterogeneous Reconfigurable MPSoCs

  • Suriano L
  • Lima D
  • de la Torre E

16th International Symposium, Arc 2020 (p. 136-150) - 1/1/2020

10.1007/978-3-030-44534-8_11 Ver en origen

Automated Toolchain for Enhanced Productivity in Reconfigurable Multi-accelerator Systems

  • Ortiz A
  • Zamacola R
  • Rodríguez A
  • Otero A
  • de la Torre E

16th International Symposium, Arc 2020 (p. 45-60) - 1/1/2020

10.1007/978-3-030-44534-8_4 Ver en origen

INCREASING RELIABILITY OF COMMERCIAL RECONFIGURABLE MPSOC FPGAS FOR SPACE APPLICATIONS

  • Eduardo de la Torre Arranz

Hipeac 2020, European Network On High-Performance Embedded Architecture And Compilation (Bologna) - 20/1/2020

  • iMarina

Execution modeling in self-Aware FPGA-based architectures for efficient resource management

  • Cesar Castañares
  • RIESGO ALCAIDE, TERESA
  • TORRE ARNANZ, EDUARDO DE LA
  • Rodriguez Medina, Alfonso
  • PORTILLA BERRUECO, JORGE

10th International Symposium On Reconfigurable And Communication-Centric Systems-On-Chip, Recosoc 2015 (p. 1-8) - 2/9/2015

10.1109/recosoc.2015.7238086 Ver en origen

Fast and compact evolvable systolic arrays on dynamically reconfigurable FPGAs

  • Mora J
  • Otero A
  • De La Torre E
  • Riesgo T

10th International Symposium On Reconfigurable And Communication-Centric Systems-On-Chip, Recosoc 2015 (p. 1-7) - 2/9/2015

10.1109/recosoc.2015.7238087 Ver en origen

Analysis of a heterogeneous multi-core, multi-hw-accelerator-based system designed using PREESM and SDSoC

  • SURIANO, LEONARDO
  • TORRE ARNANZ, EDUARDO DE LA
  • Rodriguez Medina, Alfonso

12th International Symposium On Reconfigurable Communication-Centric Systems-On-Chip, Recosoc 2017 - Proceedings (p. 25-30) - 23/8/2017

10.1109/recosoc.2017.8016151 Ver en origen

A Modular Peripheral to Support Self-Reconfiguration in SoCs

  • OTERO MARNOTES, JOSE ANDRES
  • RIESGO ALCAIDE, TERESA
  • TORRE ARNANZ, EDUARDO DE LA
  • PORTILLA BERRUECO, JORGE

13th Euromicro Conference On Digital System Design: Architectures, Methods And Tools (p. 88-95) - 13/12/2010

10.1109/dsd.2010.100 Ver en origen

Towards fine and medium grain dynamic functional extraction for HW/SW acceleration

  • Matev, V.
  • de la Torre, E.
  • Riesgo, T.;

2007 3rd Southern Conference On Programmable Logic, Proceedings (p. 93-+) - 27/9/2007

10.1109/spl.2007.371730 Ver en origen

Reconfigurable Heterogeneous Communications and Core Reallocation for Dynamic HW Task Management

  • Krasteva Y
  • De La Torre E
  • Riesgo T

2007 Ieee International Symposium On Circuits And Systems, Vols 1-11 (p. 873-876) - 1/5/2007

10.1109/iscas.2007.378045 Ver en origen

  • ISSN 02714310

Reconfiguring Crypto Hardware Accelerators on Wireless Sensor Nodes

  • S. Peter
  • P. Langendoerfer
  • O. Stecklina
  • RIESGO ALCAIDE, TERESA
  • TORRE ARNANZ, EDUARDO DE LA
  • PORTILLA BERRUECO, JORGE

2009 6th Annual Ieee Communication Society Conference On Sensor, Mesh And Ad Hoc Communications And Networks Workshops (p. 224-+) - 16/11/2009

10.1109/sahcnw.2009.5172959 Ver en origen

Este/a investigador/a no tiene documentos de trabajo.

Este/a investigador/a no tiene informes técnicos.

Tecnologías de IoT cognitiva para una transición digital segura centrada en las personas

  • HERNANDEZ LORITE, ROGELIO (Miembro del equipo de trabajo)
  • SUN, JUNJIAO (Miembro del equipo de trabajo)
  • PEREZ TORRERO, FERNANDO (Miembro del equipo de trabajo)
  • MUJICA ROJAS, GABRIEL NOE (Participante)
  • Rodriguez Medina, Alfonso (Participante)
  • OTERO MARNOTES, JOSE ANDRES (Participante)
  • MARIÑO ANDRES, RODRIGO (Participante)
  • ENCINAS ANCHUSTEGUI, JUAN (Participante)
  • TORRE ARNANZ, EDUARDO DE LA (Participante)
  • PORTILLA BERRUECO, JORGE (Investigador principal (IP))
... Ver más Contraer

Ejecución: 01-12-2022 - 30-11-2024

Tipo: Nacional

Importe financiado: 245065,00 Euros.

  • iMarina

Artificial Intelligence using Quantum measured Information for realtime distributed systems at the edge

  • GALLEGO ROMAN, JUAN (Miembro del equipo de trabajo)
  • KATEBZADEH, MARYAM (Miembro del equipo de trabajo)
  • Rodriguez Medina, Alfonso (Participante)
  • TORRE ARNANZ, EDUARDO DE LA (Investigador principal (IP))
  • PORTILLA BERRUECO, JORGE (Participante)
  • OTERO MARNOTES, JOSE ANDRES (Participante)

Ejecución: 01-12-2022 - 30-11-2025

Tipo: Nacional

Importe financiado: 249134,38 Euros.

  • iMarina

PROPUESTA E IMPLEMENTACIÓN DE ESQUEMAS CRIPTOGRÁFICOS POST-CUÁNTICOS PARA IOT Y EVALUACIÓN DE SU IMPACTO

  • MARIÑO ANDRES, RODRIGO (Colaborador/a)
  • Rodriguez Medina, Alfonso (Colaborador/a)
  • MUJICA ROJAS, GABRIEL NOE (Colaborador/a)
  • TORRE ARNANZ, EDUARDO DE LA (Colaborador/a)
  • OTERO MARNOTES, JOSE ANDRES (Colaborador/a)
  • PORTILLA BERRUECO, JORGE (Investigador principal (IP))

Ejecución: 01-04-2022 - 31-12-2022

Tipo: Interno

  • iMarina

TALENT-HIPSTER: HIgh Performance Systems and Technologies for E-health and fish faRming

  • CEBRIAN CASTEL, PEDRO LUIS (Miembro del equipo de trabajo)
  • Señor Sánchez, Jaime (Miembro del equipo de trabajo)
  • VILLA ROMERO, MANUEL (Miembro del equipo de trabajo)
  • Sutradhar, Pallab (Miembro del equipo de trabajo)
  • MARTIN PEREZ, ALBERTO (Miembro del equipo de trabajo)
  • MONTERO CORDAL, LUCAS (Miembro del equipo de trabajo)
  • URBANOS GARCIA, GEMMA (Miembro del equipo de trabajo)
  • VAZQUEZ IGLESIAS, DANIEL (Miembro del equipo de trabajo)
  • PORTILLA BERRUECO, JORGE (Investigador principal (IP))
  • JUAREZ MARTINEZ, EDUARDO (Investigador principal (IP))
  • PESCADOR DEL OSO, FERNANDO (Participante)
  • LOBO PEREA, PEDRO JOSE (Participante)
  • MUJICA ROJAS, GABRIEL NOE (Participante)
  • Rodriguez Medina, Alfonso (Participante)
  • GARRIDO GONZALEZ, MATIAS JAVIER (Participante)
  • CHAVARRIAS LAPASTORA, MIGUEL (Participante)
  • SANZ ALVARO, CESAR (Participante)
  • GROBA GONZALEZ, ANGEL MANUEL (Participante)
  • TORRE ARNANZ, EDUARDO DE LA (Participante)
  • MENESES CHAUS, JUAN MANUEL (Miembro del equipo de trabajo)
  • SANCHO ARAGON, JAIME (Miembro del equipo de trabajo)
  • OTERO MARNOTES, JOSE ANDRES (Miembro del equipo de trabajo)
  • MARIÑO ANDRES, RODRIGO (Miembro del equipo de trabajo)
... Ver más Contraer

Ejecución: 01-09-2021 - 31-08-2024

Tipo: Nacional

Importe financiado: 304678,00 Euros.

  • iMarina

PROPUESTA E IMPLEMENTACIÓN LIGERA DE ESQUEMA CRIPTOGRÁFICO POST-CUÁNTICO PARA IOT Y SISTEMAS EMBEBIDOS

  • MARIÑO ANDRES, RODRIGO (Colaborador/a)
  • Rodriguez Medina, Alfonso (Colaborador/a)
  • MUJICA ROJAS, GABRIEL NOE (Colaborador/a)
  • TORRE ARNANZ, EDUARDO DE LA (Colaborador/a)
  • OTERO MARNOTES, JOSE ANDRES (Colaborador/a)
  • PORTILLA BERRUECO, JORGE (Investigador principal (IP))

Ejecución: 01-06-2021 - 15-07-2022

  • iMarina

Intelligent Secure Trustable Things

  • HERNANDEZ LORITE, ROGELIO (Miembro del equipo de trabajo)
  • OTERO MARNOTES, JOSE ANDRES (Participante)
  • WILSULTSCHEW PUIGDELLIVOL, CRISTIAN (Miembro del equipo de trabajo)
  • VAQUERO SERRANO, MIGUEL ANGEL (Miembro del equipo de trabajo)
  • Señor Sánchez, Jaime (Miembro del equipo de trabajo)
  • FELEZ MINDAN, LUIS JESUS (Participante)
  • MUJICA ROJAS, GABRIEL NOE (Participante)
  • UCEDA ANTOLIN, JAVIER (Investigador principal (IP))
... Ver más Contraer

Ejecución: 01-06-2020 - 31-05-2023

Tipo: Internacional

Importe financiado: 224875,00 Euros.

  • iMarina

An Advanced Circular and Agile Manufacturing Ecosystem based on rapid reconfigurable manufacturing process and individualized consumer preferences

  • Rodriguez Medina, Alfonso (Participante)
  • TORRE ARNANZ, EDUARDO DE LA (Participante)
  • ZAMACOLA ALCALDE, RAFAEL MARIA (Participante)
  • HERNANDEZ LORITE, ROGELIO (Participante)
  • ENCINAS ANCHUSTEGUI, JUAN (Participante)
  • PORTILLA BERRUECO, JORGE (Investigador principal (IP))
  • UCEDA ANTOLIN, JAVIER (Participante)
  • MUJICA ROJAS, GABRIEL NOE (Participante)
  • OTERO MARNOTES, JOSE ANDRES (Participante)
... Ver más Contraer

Ejecución: 01-01-2020 - 31-12-2023

Tipo: Internacional

Importe financiado: 522625,00 Euros.

  • iMarina

SERVICIO DE APOYO TECNICO PARA DISEÑO E IMPLEMENTACION DE ALGORITMO INTELIGENTE DE DETECCION DE EMOCIONES A PARTIR DE SENSORES FISIOLOGICOS, EN TIEMPO REAL Y EFICIENTE EN CONSUMO Y AREA

  • TORRE ARNANZ, EDUARDO DE LA (Colaborador/a)
  • Rodriguez Medina, Alfonso (Colaborador/a)
  • MUJICA ROJAS, GABRIEL NOE (Colaborador/a)
  • OTERO MARNOTES, JOSE ANDRES (Colaborador/a)
  • PORTILLA BERRUECO, JORGE (Investigador principal (IP))

Ejecución: 01-09-2019 - 28-02-2022

Tipo: Interno

  • iMarina

DESARROLLO DE UN SISTEMA DE CLASIFICACIÓN Y SELECCIÓN, EN TIEMPO REAL, DE MATERIALES DENTRO DEL FLUJO DE TRATAMIENTO DE LOS RESIDUOS SÓLIDOS URBANOS

  • OTERO MARNOTES, JOSE ANDRES (Investigador principal (IP))
  • TORRE ARNANZ, EDUARDO DE LA (Participante)
  • PORTILLA BERRUECO, JORGE (Participante)

Ejecución: 01-03-2019 - 31-07-2021

Tipo: Nacional

Importe financiado: 92000,00 Euros.

  • iMarina

ALMACENAMIENTO INTELIGENTE BASADO EN BATERÍAS DE SEGUNDA VIDA PARA INTEGRACIÓN DE RENOVABLES

  • RIQUELME DOMINGUEZ, JOSE MIGUEL (Participante)
  • Castillo Sierra NA, Rafael (Miembro del equipo de trabajo)
  • Castillo Sierra NA, Rafael (Investigador/a)
  • RODRIGUEZ ARRIBAS, JAIME (Participante)
  • OTERO MARNOTES, JOSE ANDRES (Participante)
  • CASTRO FERNANDEZ, ROSA MARIA DE (Participante)
  • MARIÑO ANDRES, RODRIGO (Participante)
  • FRANCES ROGER, AIRAN (Participante)
  • TORRE ARNANZ, EDUARDO DE LA (Participante)
  • RAMIREZ PRIETO, DIONISIO (Investigador principal (IP))
... Ver más Contraer

Ejecución: 01-12-2022 - 30-11-2024

Tipo: Nacional

Importe financiado: 166750,00 Euros.

  • iMarina

Run-Time Dynamically-Adaptable FPGA-Based Architecture for High-Performance Autonomous Distributed Systems

  • PORTILLA BERRUECO, JORGE (Director)
  • TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Valverde Alcalá, Juan

1/1/2015

  • iMarina

Design Methodologies and Architectures for Just-in-Time Hardware Composition of Multi Grain Reconfigurable Accelerators

  • Otero Marnotes, Andrés (Director)
  • TORRE ARNANZ, EDUARDO DE LA (Director)
  • OTERO MARNOTES, JOSE ANDRES (Codirector) Doctorando: Zamacola Alcalde, Rafael María

4/7/2022

  • iMarina

Runtime Adaptive Hardware/Software Execution in Complex Heterogeneous Systems

  • TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Suriano, Leonardo

31/1/2021

  • iMarina

A Framework to Support Run-Time Adaptation in Reconfigurable Multi-Accelerator Systems

  • TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Rodríguez Medina, Alfonso

10/10/2020

  • iMarina

Architecture and methodology for automated development of evolvable and reconfigurable hardware applications

  • TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Mora de Sambricio, Javier

1/1/2019

  • iMarina

Parametric and structural self-adaptation of embedded systems using evolvable hardware

  • SEKANINA, Lukáš (Director)
  • TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Salvador Perea, Rubén

1/1/2015

  • iMarina

Run-Time Scalable Hardware for Reconfigurable Systems

  • TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Otero Marnotes, Andres

1/1/2014

  • iMarina

Side-Channel Attack Protection Techniques in FPGA Systems using Enhanced Dual-Rail Solutions

  • TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: He, Wei

1/1/2014

  • iMarina

Reconfigurable Computing Based on Commercial FPGAs. Solutions for the Design and Implementation of Partially Reconfigurable Systems = Computación reconfigurable basada en FPGAs comerciales. Soluciones para el diseño e implementación de sistemas parcialmente reconfigurables.

  • TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Esteves Krasteva, Yana

1/1/2009

  • iMarina

Emulación en prototipos basados en fpgas: métodos de depuración mediante inserción de lógica compatible con el estándar ieee-1149.1

  • TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: GARCIA VALDERAS, Mario

1/1/2004

  • iMarina

Este/a investigador/a no tiene patentes o licencias de software.

Última actualización de los datos: 24/04/24 13:14