Torre Arnanz, Eduardo De La eduardo.delatorre@upm.es

Actividades

A Machine-Learning-Based Distributed System for Fault Diagnosis with Scalable Detection Quality in Industrial IoT

  • Marino, R.
  • Wisultschew, C.
  • Otero, A.
  • Lanza-Gutierrez, J.M.
  • Portilla, J.
  • Torre, E.D.L.

Ieee Internet Of Things Journal (p. 4339-4352) - 1/1/2021

Editor: Institute of Electrical and Electronics Engineers Inc.

10.1109/jiot.2020.3026211 Ver en origen

  • ISSN 23274662
  • ISSN/ISBN 2327-4662

A NEW APPROACH ON FAULT LIST HANDLING FOR FASTER FAULT ELIMINATION AND DIRECT TEST VECTOR GENERATION

  • AGUADO, MJ
  • CONESA, JL
  • DELATORRE, E
  • UCEDA, J;

Microprocessing And Microprogramming (p. 853-860) - 1/1/1991

10.1016/0165-6074(91)90449-4 Ver en origen

  • ISSN 01656074

A Runtime-Scalable and Hardware-Accelerated Approach to On-Board Linear Unmixing of Hyperspectral Images

  • Ortiz, Alberto
  • Rodriguez, Alfonso
  • Guerra, Raul
  • Lopez, Sebastian
  • Otero, Andres
  • Sarmiento, Roberto
  • de la Torre, Eduardo;
... Ver más Contraer

Remote Sensing - 1/11/2018

10.3390/rs10111790 Ver en origen

  • ISSN 20724292

A dynamically reconfigurable BBNN architecture for scalable neuroevolution in hardware

  • García A
  • Zamacola R
  • Otero A
  • de la Torre E

Electronics - 1/5/2020

10.3390/electronics9050803 Ver en origen

  • ISSN 08834989

A modular architecture for nodes in wireless sensor networks

  • Portilla, J
  • de Castro, A
  • de la Torre, E
  • Riesgo, T

Journal Of Universal Computer Science (p. 328-339) - 28/4/2006

10.3217/jucs-012-03-0328 Ver en origen

  • ISSN 0948695X

A scalable H.264/AVC deblocking filter architecture

  • Cervero, T.
  • Otero, A.
  • Lopez, S.
  • de la Torre, E.
  • Callico, G. M.
  • Riesgo, T.
  • Sarmiento, R.;
... Ver más Contraer

Journal Of Real-Time Image Processing (p. 81-105) - 1/6/2016

10.1007/s11554-013-0359-9 Ver en origen

  • ISSN 18618200

Accelerating the evolution of a systolic array-based evolvable hardware system

  • Mora, Javier
  • de la Torre, Eduardo;

Microprocessors And Microsystems (p. 144-156) - 1/2/2018

10.1016/j.micpro.2017.12.001 Ver en origen

  • ISSN 01419331

Adaptable Security in Wireless Sensor Networks by Using Reconfigurable ECC Hardware Coprocessors

  • Portilla, J.
  • Otero, A.
  • de la Torre, E.
  • Riesgo, T.
  • Stecklina, O.
  • Peter, S.
  • Langendoerfer, P.;
... Ver más Contraer

International Journal Of Distributed Sensor Networks - 1/12/2010

10.1155/2010/740823 Ver en origen

  • ISSN 15501329

An Integrated Approach and Tool Support for the Design of FPGA-Based Multi-Grain Reconfigurable Systems

  • Zamacola, Rafael
  • Otero, Andres
  • Garcia, Alberto
  • De La Torre, Eduardo;

Ieee Access (p. 202133-202152) - 1/1/2020

10.1109/access.2020.3036541 Ver en origen

  • ISSN 21693536

Customized and automated routing repair toolset towards side-channel analysis resistant dual rail logic

  • He, Wei
  • Otero, Andres
  • de la Torre, Eduardo
  • Riesgo, Teresa;

Microprocessors And Microsystems (p. 899-910) - 1/1/2014

10.1016/j.micpro.2014.02.005 Ver en origen

  • ISSN 01419331

FPGAs: Fundamentals, advanced features, and applications in industrial electronics

  • Andina JJR
  • de la Torre Arnanz E
  • Peña MDV

(p. 1-250) - 1/1/2017

10.1201/9781315162133 Ver en origen

Adaptivity and Self-awareness of CPSs and CPSoSs

  • De La Torre E

Heterogeneous Cyber Physical Systems Of Systems (p. 37-60) - 1/1/2021

  • iMarina

Dynamic reconfigurable NoC (DRNoC) architecture: Application to fast NoC emulation

  • Krasteva Y
  • de la Torre E
  • Riesgo T

Dynamic Reconfigurable Network-On-Chip Design: Innovations For Computational Processing And Communication (p. 220-254) - 1/12/2010

10.4018/978-1-61520-807-4.ch009 Ver en origen

FPGAs and reconfigurable systems

  • Rodriguez-Andina JJ
  • de la Torre E

Fundamentals Of Industrial Electronics (p. 24-1-24-18) - 19/4/2016

  • iMarina

Run-time scalable architecture for deblocking filtering in H.264/AVC and SVC video codecs

  • Teresa Cervero
  • S. López
  • G. Gallicó
  • OTERO MARNOTES, JOSE ANDRES
  • RIESGO ALCAIDE, TERESA
  • TORRE ARNANZ, EDUARDO DE LA

Embedded Systems Design With Fpgas (p. 173-199) - 1/11/2013

10.1007/978-1-4614-1362-2_8 Ver en origen

Wireless Sensor Networks: From Real World to System Integration - Alternative Hardware Approaches

  • Portilla J
  • Otero A
  • Rosello V
  • Valverde J
  • Krasteva Y
  • de la Torre E
  • Riesgo T
... Ver más Contraer

Comprehensive Materials Processing (p. 353-373) - 1/1/2014

10.1016/b978-0-08-096532-1.01313-3 Ver en origen

2D Reconfigurable Systolic Core Architecture for Evolvable Systems

  • OTERO MARNOTES, JOSE ANDRES
  • SALVADOR PEREA, RUBEN
  • RIESGO ALCAIDE, TERESA
  • TORRE ARNANZ, EDUARDO DE LA

Proceedings (p. 327-332) - 15/11/2011

  • iMarina

A Dynamically Adaptable Image Processing Application Trading Off Between High Performance, Consumption and Dependability in Real Time

  • RIESGO ALCAIDE, TERESA
  • TORRE ARNANZ, EDUARDO DE LA
  • Rodriguez Medina, Alfonso
  • PORTILLA BERRUECO, JORGE
  • MORA DE SAMBRICIO, JAVIER

Design & Architectures For Signal & Image Processing (Dasip) (p. 1-4) - 8/10/2014

  • iMarina

A Fast Emulation-Based NoC Prototyping Framework

  • Krasteva Y
  • Criado F
  • La Torre E
  • Riesgo T

International Conference On Reconfigurable Computing And Fpgas (Reconfig'08) (p. 211-216) - 3/12/2008

10.1109/reconfig.2008.74 Ver en origen

A Modular Peripheral to Support Self-Reconfiguration in SoCs

  • OTERO MARNOTES, JOSE ANDRES
  • RIESGO ALCAIDE, TERESA
  • TORRE ARNANZ, EDUARDO DE LA
  • PORTILLA BERRUECO, JORGE

13th Euromicro Conference On Digital System Design: Architectures, Methods And Tools (p. 88-95) - 13/12/2010

10.1109/dsd.2010.100 Ver en origen

A Multi-FPGA Scalable Framework for Deep Reinforcement Learning Through Neuroevolution

  • Laserna J
  • Otero A
  • Torre Edl

Lecture Notes In Computer Science (p. 47-61) - 1/1/2022

10.1007/978-3-031-19983-7_4 Ver en origen

  • ISSN 03029743

A NOVEL SCALABLE DEBLOCKING FILTER ARCHITECTURE FOR H.264/AVC AND SVC VIDEO CODECS

  • Teresa Cervero
  • S. López
  • Roberto Sarmiento
  • G. Gallicó
  • OTERO MARNOTES, JOSE ANDRES
  • RIESGO ALCAIDE, TERESA
  • TORRE ARNANZ, EDUARDO DE LA
... Ver más Contraer

2011 Ieee International Conference On Multimedia And Expo (Icme) (p. 1-6) - 7/11/2011

10.1109/icme.2011.6012075 Ver en origen

A Novel FPGA-based Evolvable Hardware System based on Multiple Processing Arrays

  • Gallego A
  • Mora J
  • Otero A
  • Salvador R
  • De La Torre E
  • Riesgo T

Proceedings - Ieee 27th International Parallel And Distributed Processing Symposium Workshops And Phd Forum, Ipdpsw 2013 (p. 182-191) - 20/5/2013

10.1109/ipdpsw.2013.56 Ver en origen

A Progressive Dual-Rail Routing Repair Approach for FPGA Implementation of Crypto Algorithm

  • Tu C
  • He W
  • Gao N
  • De La Torre E
  • Liu Z
  • Liu L

Proceeding On Ispec 2014 (p. 0-0) - 5/5/2014

10.1007/978-3-319-06320-1_17 Ver en origen

  • ISSN 03029743

A Scalable Evolvable Hardware Processing Array

  • Gallego A
  • Mora J
  • Otero A
  • De La Torre E
  • Riesgo T

Proceedings Of International Conference On Reconfigurable Computing And Fpga (Reconfig) (p. 0-8) - 9/12/2013

10.1109/reconfig.2013.6732266 Ver en origen

A Self-Tuned Thermal Compensation System for Reducing Process Variation Influence in Side-channel Attack Resistant Dual-rail Logic

  • He, Wei
  • Stottinger, Marc
  • de la Torre, Eduardo
  • Diaz, Veronica;

2015 Conference On Design Of Circuits And Integrated Systems, Dcis 2015 (p. 1-8) - 20/1/2016

10.1109/dcis.2015.7388574 Ver en origen

Este/a investigador/a no tiene documentos de trabajo.

Este/a investigador/a no tiene informes técnicos.

DISEÑO Y PROTOTIPADO DE UNA PLACA DE DESARROLLO Y CARACTERIZACIÓN DE APLICACIONES QUE SE IMPLEMENTEN EN UNA FGPA BASADA EN RAM

  • OTERO MARNOTES, JOSE ANDRES (Colaborador/a)
  • PORTILLA BERRUECO, JORGE (Colaborador/a)
  • RIESGO ALCAIDE, TERESA (Colaborador/a)
  • TORRE ARNANZ, EDUARDO DE LA (Investigador principal (IP))

Ejecución: 10-09-2012 - 09-12-2016

Tipo: Interno

  • iMarina

Development of a biosensor technology for environmental monitoring and disease prevention in aquaculture ensuring food safety

  • HOLGADO BOLAÑOS, MIGUEL (Investigador principal (IP))
  • LOPEZ HERNANDEZ, ANA (Participante)
  • CASQUEL DEL CAMPO, RAFAEL (Participante)
  • LAVIN HUEROS, ALVARO (Participante)
  • LAGUNA HERAS, MARIA FE (Participante)
  • TORRE ARNANZ, EDUARDO DE LA (Participante)
  • RIESGO ALCAIDE, TERESA (Participante)
  • OTERO MARNOTES, JOSE ANDRES (Participante)
... Ver más Contraer

Ejecución: 01-12-2013 - 30-11-2018

Tipo: Internacional

Importe financiado: 298260,52 Euros.

  • iMarina

Dynamically Reconfigurable embedded platforms for Networked Context-aware multimedia Systems-UPM

  • RIESGO ALCAIDE, TERESA (Investigador principal (IP))
  • TORROJA FUNGAIRIÑO, YAGO (Participante)
  • OTERO MARNOTES, JOSE ANDRES (Participante)
  • PORTILLA BERRUECO, JORGE (Participante)
  • MORENO GONZALEZ, FELIX ANTONIO (Participante)
  • TORRE ARNANZ, EDUARDO DE LA (Participante)
  • ABAD ARROYO, RICARDO (Participante)
  • MUJICA ROJAS, GABRIEL NOE (Participante)
... Ver más Contraer

Ejecución: 01-01-2012 - 30-06-2015

Tipo: Nacional

Importe financiado: 88088,00 Euros.

  • iMarina

ENCE-NG: Enclavamiento Electrónico de Nueva Generación

  • ZAMACOLA ALCALDE, RAFAEL MARIA (Participante)
  • VILLAVERDE SAN JOSE, MONICA (Participante)
  • ALEDO ORTEGA, DAVID (Participante)
  • Rodriguez Medina, Alfonso (Participante)
  • MORENO GONZALEZ, FELIX ANTONIO (Investigador principal (IP))
  • RIESGO ALCAIDE, TERESA (Participante)
  • TORRE ARNANZ, EDUARDO DE LA (Participante)
  • GARCIA SUAREZ, OSCAR (Participante)
  • PORTILLA BERRUECO, JORGE (Participante)
... Ver más Contraer

Ejecución: 17-10-2011 - 16-04-2013

Tipo: Nacional

  • iMarina

European Initiative to Enable Validation for Highly Automated Safe and Secure Systems

  • TORRE ARNANZ, EDUARDO DE LA (Investigador principal (IP))
  • WILSULTSCHEW PUIGDELLIVOL, CRISTIAN (Participante)
  • ORTIZ CUADRADO, ALBERTO (Participante)
  • TORROJA FUNGAIRIÑO, YAGO (Participante)
  • ZAMACOLA ALCALDE, RAFAEL MARIA (Participante)
  • REVUELTA FERNANDEZ, BORJA (Participante)
  • SURIANO, LEONARDO (Participante)
  • OTERO MARNOTES, JOSE ANDRES (Participante)
  • Rodriguez Medina, Alfonso (Participante)
  • PEREZ GARCIA, ARTURO (Participante)
  • PORTILLA BERRUECO, JORGE (Participante)
  • RIESGO ALCAIDE, TERESA (Participante)
... Ver más Contraer

Ejecución: 01-05-2016 - 31-05-2019

Tipo: Internacional

Importe financiado: 176920,00 Euros.

  • iMarina

ICT Tools greening food processing businesses

  • RIESGO ALCAIDE, TERESA (Investigador principal (IP))
  • PORTILLA BERRUECO, JORGE (Participante)
  • TORRE ARNANZ, EDUARDO DE LA (Participante)
  • TORROJA FUNGAIRIÑO, YAGO (Participante)
  • MORENO GONZALEZ, FELIX ANTONIO (Participante)
  • MAIGLER LÓPEZ, Mª VICTORIA (Participante)
  • ALEDO ORTEGA, DAVID (Participante)
  • ALONSO FERNÁNDEZ, JESÚS (Participante)
  • ARCAS CASTRO, GUILLERMO DE (Participante)
  • MUJICA ROJAS, GABRIEL NOE (Participante)
... Ver más Contraer

Ejecución: 12-09-2011 - 11-09-2014

Tipo: Internacional

Importe financiado: 109170,00 Euros.

  • iMarina

INVESTIGACIÓN DEL IMPACTO DE IMPLEMENTACIONES SEGURAS POST-CUÁNTICAS EN APLICACIONES IOT

  • Rodriguez Medina, Alfonso (Colaborador/a)
  • TORRE ARNANZ, EDUARDO DE LA (Colaborador/a)
  • OTERO MARNOTES, JOSE ANDRES (Colaborador/a)
  • PORTILLA BERRUECO, JORGE (Investigador principal (IP))

Ejecución: 09-03-2023 - 23-12-2023

Tipo: Interno

  • iMarina

INVESTIGACIÓN EXPERIMENTAL EN TECNOLOGÍAS INNOVADORAS PARA UNA COMUNIDAD ENERGÉTICA EFICIENTE Y SOSTENIBLE

  • ALONSO ROMERO, ELISA (Participante)
  • PEREZ MORENO, ERNESTO (Participante)
  • ABANADES VELASCO, ALBERTO (Investigador principal (IP))
  • MARTINEZ-VAL PEÑALOSA, JOSE MARIA (Participante)
  • MUÑOZ ANTON, JAVIER (Participante)
  • GONZALEZ PORTILLO, LUIS FRANCISCO (Participante)
  • LOPEZ PANIAGUA, IGNACIO (Participante)
... Ver más Contraer

Ejecución: 15-12-2021 - 15-04-2024

Tipo: Nacional

Importe financiado: 550000,00 Euros.

  • iMarina

Iniciativa Europea para facilitar la validación de sistemas seguros y altamente automatizados

  • ZAMACOLA ALCALDE, RAFAEL MARIA (Miembro del equipo de trabajo)
  • Rodriguez Medina, Alfonso (Miembro del equipo de trabajo)
  • ORTIZ CUADRADO, ALBERTO (Miembro del equipo de trabajo)
  • REVUELTA FERNANDEZ, BORJA (Miembro del equipo de trabajo)
  • WILSULTSCHEW PUIGDELLIVOL, CRISTIAN (Miembro del equipo de trabajo)
  • PEREZ GARCIA, ARTURO (Miembro del equipo de trabajo)
  • TORRE ARNANZ, EDUARDO DE LA (Investigador principal (IP))
  • RIESGO ALCAIDE, TERESA (Participante)
  • PORTILLA BERRUECO, JORGE (Participante)
... Ver más Contraer

Ejecución: 01-01-2016 - 30-06-2019

Tipo: Nacional

Importe financiado: 137000,00 Euros.

  • iMarina

Intelligent Secure Trustable Things

  • HERNANDEZ LORITE, ROGELIO (Miembro del equipo de trabajo)
  • OTERO MARNOTES, JOSE ANDRES (Participante)
  • WILSULTSCHEW PUIGDELLIVOL, CRISTIAN (Miembro del equipo de trabajo)
  • VAQUERO SERRANO, MIGUEL ANGEL (Miembro del equipo de trabajo)
  • Señor Sánchez, Jaime (Miembro del equipo de trabajo)
  • FELEZ MINDAN, LUIS JESUS (Participante)
  • MUJICA ROJAS, GABRIEL NOE (Participante)
  • UCEDA ANTOLIN, JAVIER (Investigador principal (IP))
... Ver más Contraer

Ejecución: 01-06-2020 - 31-05-2023

Tipo: Internacional

Importe financiado: 224875,00 Euros.

  • iMarina

A Framework to Support Run-Time Adaptation in Reconfigurable Multi-Accelerator Systems

  • TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Rodríguez Medina, Alfonso

10/10/2020

  • iMarina

Architecture and methodology for automated development of evolvable and reconfigurable hardware applications

  • TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Mora de Sambricio, Javier

1/1/2019

  • iMarina

Design Methodologies and Architectures for Just-in-Time Hardware Composition of Multi Grain Reconfigurable Accelerators

  • Otero Marnotes, Andrés (Director)
  • TORRE ARNANZ, EDUARDO DE LA (Director)
  • OTERO MARNOTES, JOSE ANDRES (Codirector) Doctorando: Zamacola Alcalde, Rafael María

4/7/2022

  • iMarina

Emulación en prototipos basados en fpgas: métodos de depuración mediante inserción de lógica compatible con el estándar ieee-1149.1

  • TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: GARCIA VALDERAS, Mario

1/1/2004

  • iMarina

Parametric and structural self-adaptation of embedded systems using evolvable hardware

  • SEKANINA, Lukáš (Director)
  • TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Salvador Perea, Rubén

1/1/2015

  • iMarina

Real-time and dependability assessment of hw-accelerated space applications for reconfigurable MPSoCs

  • TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Pérez García, Arturo

12/5/2023

  • iMarina

Reconfigurable Computing Based on Commercial FPGAs. Solutions for the Design and Implementation of Partially Reconfigurable Systems = Computación reconfigurable basada en FPGAs comerciales. Soluciones para el diseño e implementación de sistemas parcialmente reconfigurables.

  • TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Esteves Krasteva, Yana

1/1/2009

  • iMarina

Run-Time Dynamically-Adaptable FPGA-Based Architecture for High-Performance Autonomous Distributed Systems

  • PORTILLA BERRUECO, JORGE (Director)
  • TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Valverde Alcalá, Juan

1/1/2015

  • iMarina

Run-Time Scalable Hardware for Reconfigurable Systems

  • TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Otero Marnotes, Andres

1/1/2014

  • iMarina

Runtime Adaptive Hardware/Software Execution in Complex Heterogeneous Systems

  • TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Suriano, Leonardo

31/1/2021

  • iMarina

Este/a investigador/a no tiene patentes o licencias de software.

Última actualización de los datos: 24/04/24 13:14