Lopez Vallejo, M. Luisa m.lopez.vallejo@upm.es
Actividades
- Artículos 54
- Libros 0
- Capítulos de libro 5
- Congresos 96
- Documentos de trabajo 0
- Informes técnicos 0
- Proyectos de investigación 16
- Tesis dirigidas 11
- Patentes o licencias de software 3
Power considerations in banked CAMs: A leakage reduction approach
- Echeverría P
- Ayala J
- López-Vallejo M
Vlsi Design - 26/5/2008
10.1155/2008/674259 Ver en origen
- ISSN 1065514X
A 0.0016 mm(2) 0.64 nJ Leakage-Based CMOS Temperature Sensor
- Ituero, P
- López-Vallejo, M
- López-Barrio, C
Sensors (p. 12648-12662) - 18/9/2013
10.3390/s130912648 Ver en origen
- ISSN 14248220
A Self-Timed Multipurpose Delay Sensor for Field Programmable Gate Arrays (FPGAs)
- Osuna, CG
- Ituero, P
- López-Vallejo, M
Sensors (p. 129-143) - 1/1/2014
10.3390/s140100129 Ver en origen
- ISSN 14248220
Welcome message
- Camacho, D.
- Yildirim, T.
- Nguyen, N.T.
- Badica, C.
- Salcedo, S.
Plos One (p. xvi) - 24/9/2015
Editor: Institute of Electrical and Electronics Engineers Inc.
10.1109/inista.2015.7276717 Ver en origen
- ISBN 978-146739096-5
- ISSN/ISBN 9781467390965
Democratizing science with the aid of parametric design and additive manufacturing: Design and fabrication of a versatile and low-cost optical instrument for scattering measurement
- Nadal-Serrano, JM
- Nadal-Serrano, A
- Lopez-Vallejo, M
Plos One - 1/11/2017
Simple method to generate calibrated synthetic smoke-like atmospheres at microscopic scale
- Nadal-Serrano, JM
- de la Pedrosa, EGG
- Lopez-Vallejo, M
- González, ADF
- Lopez-Barrio, C
Plos One - 1/8/2019
Self-controlled multilevel writing architecture for fast training in neuromorphic RRAM applications
- Garcia-Redondo, F
- Lopez-Vallejo, M
Nanotechnology - 31/7/2018
10.1088/1361-6528/aad2fa Ver en origen
- ISSN 09574484
Design of a pipelined hardware architecture for real-time neural network computations
- Ayala, JL
- Lomeña, AG
- López-Vallejo, M
- Fernández, A
Midwest Symposium On Circuits And Systems (p. I419-I422) - 1/1/2002
Customizing floating-point units for FPGAs: Area-performance-standard trade-offs
- Echeverría, P
- López-Vallejo, M
Microprocessors And Microsystems (p. 535-546) - 1/8/2011
10.1016/j.micpro.2011.04.004 Ver en origen
- ISSN 01419331
Este/a investigador/a no tiene libros.
Diseño de memorias RAM estáticas BiCMOS de doble puerto
- María Luisa López Vallejo
- Rafael Burriel Lluna
- Octavio Nieto-Taladriz
Viii Congreso Diseño De Circuitos Integrados: Málaga, 9 Al 11 De Noviembre De 1993 (p. 20-24) - 1/1/1993
- iMarina
State-of-the-art SoC communication architectures
- Ayala J
- López-Vallejo M
- Bertozzi D
- Benini L
Embedded Systems: Handbook (p. 20-1) - 1/1/2005
SoC communication architectures: From interconnection buses to packet-switched NoCs
- Ayala J
- López-Vallejo M
- Bertozzi D
- Benini L
Embedded Systems Design And Verification: Embedded Systems Handbook, Second Edition (p. 14-1) - 1/1/2009
- iMarina
XHDL: Extending VHDL to improve core parameterization and reuse
- Marcos, MAS
- Herrero, AF
- López-Vallejo, M
Advances In Design And Specification Languages For Socs: Selected Contributions From Fdl'04 (p. 217-235) - 1/12/2005
A low-power architecture for maximum a posteriori decoding
- López-Vallejo, M
- Mujtaba, SA
- Lee, I
Conference Record Of The Asilomar Conference On Signals, Systems And Computers (p. 47-51) - 1/12/2002
- ISSN 10586393
- iMarina
ED68K - A design framework for the development of digital systems based on MC68000
- López-Vallejo, ML
- Freire, JMF
- Colás, J
Computers And Education: Towards An Interconnected Society (p. 215-225) - 1/1/2001
- iMarina
CAS-T Lecture: SPICE Compact Modeling of Bipolar/Unipolar Memristor Switching Governed by Electrical Thresholds
- García-Redondo, F
- Gowers, RP
- Crespo-Yepes, A
- López-Vallejo, M
- Jiang, LD
Circuits And Systems (Iscas), 2017 Ieee International Symposium On (p. 1-4) - 28/5/2017
10.1109/tcsi.2016.2564703 Ver en origen
- ISSN 15498328
- iMarina
- iMarina
CAS-T Lecture: Reconfigurable Writing Architecture for Reliable RRAM Operation in Wide Temperature Ranges
- GARCIA REDONDO, FERNANDO
- LOPEZ VALLEJO, M. LUISA
Circuits And Systems (Iscas), 2017 Ieee International Symposium On (p. 1-4) - 28/5/2017
- iMarina
Hardware-software partitioning at the knowledge level
- Lopez-Vallejo, ML
- Lopez, JC
- Iglesias, CA
Applied Intelligence (p. 173-184) - 1/1/1999
10.1023/a:1008323819235 Ver en origen
- ISSN 0924669X
Marisa Lopez-Vallejo [PDF] from esa.int Research on ADC Architectures Suitable for Space Applications and Technology Scaling
- E Pun, O Schrape, A Breitenreiter, L Pallares, M Krstic, M Lopez-Vallejo
Amicsa 2021 - 6/6/2021
- iMarina
Docencia Semipresencial en Laboratorios Docentes para Diseño de Hardware Digital en la ETSIT-UPM
- Ignacio Elguezábal
- LOPEZ VALLEJO, M. LUISA
- Fernandez Herrero, Angel
Actas De Edutec'08 (p. 0-0) - 3/9/2008
- iMarina
A 65nm Current and Voltage Reference with Improved Line Regulation for Implantable Biosensors
- Pacheco, JD
- Lopez-Vallejo, M
36th Conference On Design Of Circuits And Integrated Systems, Dcis 2021 (p. 60-64) - 1/1/2021
10.1109/dcis53048.2021.9666160 Ver en origen
- ISBN 978-1-6654-2116-4
Temperature-aware writing architecture for multilevel memristive cells
- Herranz, AD
- Lopez-Vallejo, M
29th International Symposium On Power And Timing Modeling, Optimization And Simulation, Patmos 2019, Rhodes, Greece, July 1-3, 2019. (p. 57-62) - 1/7/2019
10.1109/patmos.2019.8862049 Ver en origen
- ISSN 24745456
- iMarina
- iMarina
On the Hardware Implementation of Triangle Traversal Algorithms for Graphics Processing
- ITUERO HERRERO, PABLO
- LOPEZ VALLEJO, M. LUISA
- LOPEZ BARRIO, CARLOS ALBERTO
25th Conference On Design Of Circuits And Integrated Systems Proceedings (p. 54-59) - 17/11/2010
- iMarina
Este/a investigador/a no tiene documentos de trabajo.
Este/a investigador/a no tiene informes técnicos.
Efficient and Robust Hardware for Brain-Inspired Computin
- MERINO BALAGUER, IRENE (Miembro del equipo de trabajo)
- ALVAREZ MENDEZ, ANDRES ARTURO (Miembro del equipo de trabajo)
- ROLDAN MADROÑERO, JOSE (Miembro del equipo de trabajo)
- MENA PACHECO, JAVIER DE (Miembro del equipo de trabajo)
- GARRIDO GALVEZ, MARIO (Miembro del equipo de trabajo)
- GRACIA HERRANZ, AMADEO DE (Miembro del equipo de trabajo)
- LÓPEZ ASUNCIÓN, SAMUEL (Miembro del equipo de trabajo)
- LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))
- ITUERO HERRERO, PABLO (Investigador principal (IP))
- AGUSTIN SAENZ, JAVIER (Participante)
- RODRIGUEZ DOMINGUEZ, ANDRES (Participante)
- LOPEZ BARRIO, CARLOS ALBERTO (Participante)
Ejecución: 01-01-2019 - 31-12-2022
Tipo: Nacional
Importe financiado: 161777,00 Euros.
- iMarina
Variabilidad en tecnologías nanométricas: tolerancia, fiabilidad y aprovechamiento
- LÓPEZ ASUNCIÓN, SAMUEL (Investigador/a)
- BAHRAMALI, ASGHAR (Miembro del equipo de trabajo)
- LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))
- LOPEZ BARRIO, CARLOS ALBERTO (Participante)
- ITUERO HERRERO, PABLO (Participante)
Ejecución: 01-01-2016 - 31-12-2019
Tipo: Nacional
Importe financiado: 87241,00 Euros.
- iMarina
Tolerancia a variaciones PVT y radiación en tecnologías nanométricas
- ITUERO HERRERO, PABLO (Participante)
- AGUSTIN SAENZ, JAVIER (Participante)
- LOPEZ BARRIO, CARLOS ALBERTO (Participante)
- GARCIA REDONDO, FERNANDO (Participante)
- LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))
Ejecución: 01-01-2013 - 30-06-2017
Tipo: Nacional
- iMarina
moBile, Autonomous and affordable SYstem to increase safety in Large unpredIctable environmentS
- Grajal de la Fuente, Jesús (Investigador principal (IP))
- YESTE OJEDA, OMAR ARTEMI (Participante)
- LOPEZ VALLEJO, M. LUISA (Participante)
- ITUERO HERRERO, PABLO (Participante)
- LOPEZ BARRIO, CARLOS ALBERTO (Participante)
Ejecución: 01-05-2011 - 30-04-2013
Tipo: Internacional
Importe financiado: 174748,00 Euros.
- iMarina
Diseño electrónico avanzado: Consumo, temperatura y altas prestaciones
- ECHEVERRIA ARAMENDI, PEDRO (Participante)
- GARCIA REDONDO, FERNANDO (Miembro del equipo de trabajo)
- SANZ HERVAS, ALFREDO (Participante)
- ITUERO HERRERO, PABLO (Participante)
- LOPEZ BARRIO, CARLOS ALBERTO (Participante)
- LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))
Ejecución: 01-01-2010 - 31-12-2012
Tipo: Nacional
Importe financiado: 75503,80 Euros.
- iMarina
THE APPLICATION OF NEUROMORPHIC PROCESSORS TO SATCOM APPLICATIONS
- Velasco Martinez, Guillermo (Participante)
- LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))
Ejecución: 05-05-2022 - 16-03-2023
- iMarina
Autonomous sensing platform for structural monitoring of transmission towers.
- Amadeo de Gracia Herranz (Investigador/a)
- María Luisa López Vallejo (Investigador principal (IP))
- MENA PACHECO, JAVIER DE (Investigador/a)
Ejecución: 01-01-2022 - 31-12-2023
Tipo: Internacional
Importe financiado: 70000,00 Euros.
- iMarina
Análisis tecnológico y desarrollo de técnicas de mitigación de fallos en la tecnología GF 22FDX” - CONVER2021.
- María Luisa López Vallejo (Investigador principal (IP))
- MENA PACHECO, JAVIER DE (Investigador/a)
Ejecución: 01-09-2021 - 31-03-2022
- iMarina
Prototipo de medida de velocidad y distancia
- LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))
Ejecución: 01-09-2020 - 30-04-2021
Tipo: Nacional
Importe financiado: 12000,00 Euros.
- iMarina
MISTI: Autonomous Synthetic Cells for Sensing Applications
- MENA PACHECO, JAVIER DE (Investigador, Becario colaborador)
- De Gracia Herranz A (Investigador/a)
- De Mena Pacheco J (Investigador/a)
- LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))
Ejecución: 01-01-2020 - 31-08-2021
Tipo: Internacional
Importe financiado: 25000,00 Euros.
- iMarina
Variability-aware design of front-end circuits for self-powered applications
- López Vallejo, María Luisa (Director) Doctorando: Bahramali, Asghar
13/4/2021
- iMarina
Modeling and design of ring oscillators and their application in radiation environments
- López Vallejo, María Luisa (Director)
- LOPEZ VALLEJO, M. LUISA (Director) Doctorando: Agustín Sáenz, Javier
1/1/2017
- iMarina
Study, design and validation of a framework model for smoke and particle-filled atmospheres
- López Vallejo, María Luisa (Director)
- LOPEZ VALLEJO, M. LUISA (Director) Doctorando: Nadal Serrano, José María
1/1/2017
- iMarina
Resistive RAM: simulation and modeling for reliable design
- López Vallejo, María Luisa (Director)
- LOPEZ VALLEJO, M. LUISA (Director) Doctorando: García Redondo, Fernando
1/1/2017
- iMarina
Design and simulation of deep nanometer SRAM cells under energy, mismatch, and radiation constraints
- López Vallejo, Marisa (Director) Doctorando: Royer del Barrio, Pablo
1/1/2015
- iMarina
Fault management techniques for systems with SRAM-based FPGAs
- López Vallejo, Marisa (Director) Doctorando: Herrera Alzu, Ignacio
1/1/2015
- iMarina
Implementación de Algoritmos de Procesado de Señal sobre FPGA: Especificación, Reutilización y Exploración del Espacio de Diseño
- López Vallejo, María Luisa (Director) Doctorando: Sánchez Marcos, Miguel Ángel
1/1/2012
- iMarina
On-Chip Thermal Monitoring: Design, Placement and Interconnection of Temperature Sensors
- López Vallejo, Marisa (Director) Doctorando: Ituero Herrero, Pablo
1/1/2012
- iMarina
Hardware acceleration of Monte Carlo-based simulations
- López Vallejo, María Luisa (Director) Doctorando: Echeverría Aramendi, Pedro
1/1/2011
- iMarina
PROCEDIMIENTO Y ARQUITECTURA ELECTRONICA PARA LA DETECCION SOVA OPTIMA BASADO EN EL RASTREO DE PUNTOS DE FUSION
- LOPEZ BARRIO, CARLOS ALBERTO (Inventores/autores/obtentores)
- López Vallejo, María Luisa (Inventores/autores/obtentores)
- ITUERO HERRERO, PABLO (Inventores/autores/obtentores)
- ARRABAL AZZALINI,CARLOS (Inventores/autores/obtentores)
17/4/2008
- iMarina
APARATO PARA LA MEDIDA DE TEMPERATURA Y CORRIENTE DE FUGAS EN UN CHIP.
- López Vallejo, Marisa (Inventores/autores/obtentores)
- AYALA RODRIGO, JOSE LUIS (Inventores/autores/obtentores)
- ITUERO HERRERO,PABLO (Inventores/autores/obtentores)
7/7/2008
- iMarina
VORRICHTUNG ZUR MESSUNG VON CHIP-LECKAGEFLUSS UND -TEMPERATUR
- ITUERO HERRERO PABLO (Inventores/autores/obtentores)
- AYALA RODRIGO JOSE LUIS (Inventores/autores/obtentores)
- LOPEZ VALLEJO MARISA (Inventores/autores/obtentores)
27/7/2007
- iMarina
Grupos de investigación
-
Laboratorio de Sistemas Integrados (LSI)
Rol: Investigador Principal
Perfiles de investigador/a
-
ORCID
-
Publons
-
Scopus Author ID