Lopez Vallejo, M. Luisa m.lopez.vallejo@upm.es

Actividades

Guest Editorial: Special Section on Fast Fourier Transform (FFT) Hardware Implementations

  • Garrido, M
  • López-Vallejo, ML
  • Chen, SG

Journal Of Signal Processing Systems For Signal Image And Video Technology (p. 1581-1582) - 1/11/2018

10.1007/s11265-018-1396-1 Ver en origen

  • ISSN 19398018

High Performance FPGA-oriented Mersenne Twister Uniform Random Number Generator

  • Echeverría, P
  • López-Vallejo, M

Journal Of Signal Processing Systems For Signal Image And Video Technology (p. 105-109) - 1/5/2013

10.1007/s11265-012-0684-4 Ver en origen

  • ISSN 19398018

A unified framework for power-aware design of embedded systems

  • Ayala, JL
  • López-Vallejo, M

Lecture Notes In Computer Science (p. 239-248) - 1/1/2003

  • ISSN 03029743
  • iMarina

Compiler-driven leakage energy reduction in banked register files

  • Atienza, D
  • Raghavan, P
  • Ayala, JL
  • De Micheli, G
  • Catthoor, F
  • Verkest, D
  • Lopez-Vallejo, M
... Ver más Contraer

Lecture Notes In Computer Science (p. 107-116) - 1/1/2006

  • ISSN 03029743
  • iMarina

An rfid-based self-biased 40 nm low power ldo regulator for iot applications

  • Bahramali A
  • Lopez-Vallejo M

Micromachines - 1/1/2021

10.3390/mi12040396 Ver en origen

  • ISSN 2072666X

Customizing floating-point units for FPGAs: Area-performance-standard trade-offs

  • Echeverría, P
  • López-Vallejo, M

Microprocessors And Microsystems (p. 535-546) - 1/8/2011

10.1016/j.micpro.2011.04.004 Ver en origen

  • ISSN 01419331

Design of a pipelined hardware architecture for real-time neural network computations

  • Ayala, JL
  • Lomeña, AG
  • López-Vallejo, M
  • Fernández, A

Midwest Symposium On Circuits And Systems (p. I419-I422) - 1/1/2002

10.1109/mwscas.2002.1187247 Ver en origen

Self-controlled multilevel writing architecture for fast training in neuromorphic RRAM applications

  • Garcia-Redondo, F
  • Lopez-Vallejo, M

Nanotechnology - 31/7/2018

10.1088/1361-6528/aad2fa Ver en origen

  • ISSN 09574484

Welcome message

  • Camacho, D.
  • Yildirim, T.
  • Nguyen, N.T.
  • Badica, C.
  • Salcedo, S.

Plos One (p. xvi) - 24/9/2015

Editor: Institute of Electrical and Electronics Engineers Inc.

10.1109/inista.2015.7276717 Ver en origen

  • ISBN 978-146739096-5
  • ISSN/ISBN 9781467390965

Democratizing science with the aid of parametric design and additive manufacturing: Design and fabrication of a versatile and low-cost optical instrument for scattering measurement

  • Nadal-Serrano, JM
  • Nadal-Serrano, A
  • Lopez-Vallejo, M

Plos One - 1/11/2017

10.1371/journal.pone.0187219 Ver en origen

Este/a investigador/a no tiene libros.

Temperature Monitoring Issues in Nanometer CMOS Integrated Circuits

  • Ituero P
  • López-Vallejo M

Advanced Circuits For Emerging Technologies (p. 483-507) - 7/5/2012

10.1002/9781118181508.ch19 Ver en origen

XHDL: Extending VHDL to improve core parameterization and reuse

  • Marcos, MAS
  • Herrero, AF
  • López-Vallejo, M

Advances In Design And Specification Languages For Socs: Selected Contributions From Fdl'04 (p. 217-235) - 1/12/2005

10.1007/0-387-26151-6_16 Ver en origen

SoC communication architectures: From interconnection buses to packet-switched NoCs

  • Ayala J
  • López-Vallejo M
  • Bertozzi D
  • Benini L

Embedded Systems Design And Verification: Embedded Systems Handbook, Second Edition (p. 14-1) - 1/1/2009

  • iMarina

State-of-the-art SoC communication architectures

  • Ayala J
  • López-Vallejo M
  • Bertozzi D
  • Benini L

Embedded Systems: Handbook (p. 20-1) - 1/1/2005

10.1201/9781420038163 Ver en origen

Diseño de memorias RAM estáticas BiCMOS de doble puerto

  • María Luisa López Vallejo
  • Rafael Burriel Lluna
  • Octavio Nieto-Taladriz

Viii Congreso Diseño De Circuitos Integrados: Málaga, 9 Al 11 De Noviembre De 1993 (p. 20-24) - 1/1/1993

  • iMarina

Cycle-accurate configuration layer model for Xilinx Virtex FPGAs

  • Herrera-Alzu I
  • López-Vallejo M

12th European Conference On Radiation And Its Effects On Component And Systems, Radecs 2011 (p. 182-185) - 1/12/2011

10.1109/radecs.2011.6131394 Ver en origen

  • ISSN 9781457705878

A Low-Area Reference-Free Power Supply Sensor

  • Benito, C
  • Ituero, P
  • López-Vallejo, M

16th Euromicro Conference On Digital System Design (Dsd 2013) (p. 728-733) - 16/12/2013

10.1109/dsd.2013.83 Ver en origen

REAL TIME FPGA IMPLEMENTATION OF AN AUTOMATIC MODULATION CLASSIFIER FOR ELECTRONIC WARFARE APPLICATIONS

  • Grajal, J
  • Yeste-Ojeda, O
  • Sanchez, MA
  • Garrido, M
  • Lopez-Vallejo, M

19th European Signal Processing Conference (Eusipco-2011) (p. 1514-1518) - 1/12/2011

  • ISSN 20761465
  • iMarina

A configurable application specific processor for turbo decoding

  • Ituero, P
  • López-Vallejo, M
  • Mujtaba, SA

2005 39th Asilomar Conference On Signals, Systems And Computers, Vols 1 And 2 (p. 1356-1360) - 1/12/2005

  • iMarina

Leakage energy reduction in banked content addressable memories

  • Echeverría, P
  • Ayala, JL
  • López-Vallejo, M

2006 13th Ieee International Conference On Electronics, Circuits And Systems, Vols 1-3 (p. 1196-1199) - 1/12/2006

10.1109/icecs.2006.379655 Ver en origen

Automatic generation and optimisation of reconfigurable financial Monte-Carlo simulations

  • Thomas, DB
  • Bower, JA
  • Luk, W

2007 Ieee International Conference On Application-Specific Systems, Architectures, And Processors (p. 168-173) - 1/1/2007

  • iMarina

Leakage-based on-chip thermal sensor for CMOS technology

  • Ituero, P
  • Ayala, JL
  • López-Vallejo, M

2007 Ieee International Symposium On Circuits And Systems, Vols 1-11 (p. 3327-3330) - 1/1/2007

10.1109/iscas.2007.378223 Ver en origen

Reduction of register file delay due to process variability in vliw embedded processors

  • Raghavan, P
  • Ayala, JL
  • Atienza, D
  • Catthoor, F
  • De Micheli, G
  • López-Vallejo, M

2007 Ieee International Symposium On Circuits And Systems, Vols 1-11 (p. 121-+) - 1/1/2007

10.1109/iscas.2007.378236 Ver en origen

Exploring performance-power trade-offs for look-up tables in SRAM-based FPGAs

  • Echeverría P
  • López-Vallejo M
  • Bolognesi W
  • López-Barrio C

2009 16th Ieee International Conference On Electronics, Circuits And Systems, Icecs 2009 (p. 423-426) - 1/12/2009

10.1109/icecs.2009.5410900 Ver en origen

Providing Self-learning to Students of Highly Attended Electronics Courses through the Remote Access to a Microelectronics Laboratory

  • López-Vallejo, M
  • Herrero, AF
  • Ituero, P
  • Caffarena, G

2009 Eaeeie Annual Conference (p. 211-216) - 1/1/2009

10.1109/eaeeie.2009.5335442 Ver en origen

Este/a investigador/a no tiene documentos de trabajo.

Este/a investigador/a no tiene informes técnicos.

Efficient and Robust Hardware for Brain-Inspired Computin

  • MERINO BALAGUER, IRENE (Miembro del equipo de trabajo)
  • ALVAREZ MENDEZ, ANDRES ARTURO (Miembro del equipo de trabajo)
  • ROLDAN MADROÑERO, JOSE (Miembro del equipo de trabajo)
  • MENA PACHECO, JAVIER DE (Miembro del equipo de trabajo)
  • GARRIDO GALVEZ, MARIO (Miembro del equipo de trabajo)
  • GRACIA HERRANZ, AMADEO DE (Miembro del equipo de trabajo)
  • LÓPEZ ASUNCIÓN, SAMUEL (Miembro del equipo de trabajo)
  • LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))
  • ITUERO HERRERO, PABLO (Investigador principal (IP))
  • AGUSTIN SAENZ, JAVIER (Participante)
  • RODRIGUEZ DOMINGUEZ, ANDRES (Participante)
  • LOPEZ BARRIO, CARLOS ALBERTO (Participante)
... Ver más Contraer

Ejecución: 01-01-2019 - 31-12-2022

Tipo: Nacional

Importe financiado: 161777,00 Euros.

  • iMarina

Variabilidad en tecnologías nanométricas: tolerancia, fiabilidad y aprovechamiento

  • LÓPEZ ASUNCIÓN, SAMUEL (Investigador/a)
  • BAHRAMALI, ASGHAR (Miembro del equipo de trabajo)
  • LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))
  • LOPEZ BARRIO, CARLOS ALBERTO (Participante)
  • ITUERO HERRERO, PABLO (Participante)

Ejecución: 01-01-2016 - 31-12-2019

Tipo: Nacional

Importe financiado: 87241,00 Euros.

  • iMarina

Tolerancia a variaciones PVT y radiación en tecnologías nanométricas

  • ITUERO HERRERO, PABLO (Participante)
  • AGUSTIN SAENZ, JAVIER (Participante)
  • LOPEZ BARRIO, CARLOS ALBERTO (Participante)
  • GARCIA REDONDO, FERNANDO (Participante)
  • LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))

Ejecución: 01-01-2013 - 30-06-2017

Tipo: Nacional

  • iMarina

moBile, Autonomous and affordable SYstem to increase safety in Large unpredIctable environmentS

  • Grajal de la Fuente, Jesús (Investigador principal (IP))
  • YESTE OJEDA, OMAR ARTEMI (Participante)
  • LOPEZ VALLEJO, M. LUISA (Participante)
  • ITUERO HERRERO, PABLO (Participante)
  • LOPEZ BARRIO, CARLOS ALBERTO (Participante)

Ejecución: 01-05-2011 - 30-04-2013

Tipo: Internacional

Importe financiado: 174748,00 Euros.

  • iMarina

Diseño electrónico avanzado: Consumo, temperatura y altas prestaciones

  • ECHEVERRIA ARAMENDI, PEDRO (Participante)
  • GARCIA REDONDO, FERNANDO (Miembro del equipo de trabajo)
  • SANZ HERVAS, ALFREDO (Participante)
  • ITUERO HERRERO, PABLO (Participante)
  • LOPEZ BARRIO, CARLOS ALBERTO (Participante)
  • LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))

Ejecución: 01-01-2010 - 31-12-2012

Tipo: Nacional

Importe financiado: 75503,80 Euros.

  • iMarina

THE APPLICATION OF NEUROMORPHIC PROCESSORS TO SATCOM APPLICATIONS

  • Velasco Martinez, Guillermo (Participante)
  • LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))

Ejecución: 05-05-2022 - 16-03-2023

  • iMarina

Autonomous sensing platform for structural monitoring of transmission towers.

  • Amadeo de Gracia Herranz (Investigador/a)
  • María Luisa López Vallejo (Investigador principal (IP))
  • MENA PACHECO, JAVIER DE (Investigador/a)

Ejecución: 01-01-2022 - 31-12-2023

Tipo: Internacional

Importe financiado: 70000,00 Euros.

  • iMarina

Análisis tecnológico y desarrollo de técnicas de mitigación de fallos en la tecnología GF 22FDX” - CONVER2021.

  • María Luisa López Vallejo (Investigador principal (IP))
  • MENA PACHECO, JAVIER DE (Investigador/a)

Ejecución: 01-09-2021 - 31-03-2022

  • iMarina

Prototipo de medida de velocidad y distancia

  • LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))

Ejecución: 01-09-2020 - 30-04-2021

Tipo: Nacional

Importe financiado: 12000,00 Euros.

  • iMarina

MISTI: Autonomous Synthetic Cells for Sensing Applications

  • MENA PACHECO, JAVIER DE (Investigador, Becario colaborador)
  • De Gracia Herranz A (Investigador/a)
  • De Mena Pacheco J (Investigador/a)
  • LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))

Ejecución: 01-01-2020 - 31-08-2021

Tipo: Internacional

Importe financiado: 25000,00 Euros.

  • iMarina

Variability-aware design of front-end circuits for self-powered applications

  • López Vallejo, María Luisa (Director) Doctorando: Bahramali, Asghar

13/4/2021

  • iMarina

Modeling and design of ring oscillators and their application in radiation environments

  • López Vallejo, María Luisa (Director)
  • LOPEZ VALLEJO, M. LUISA (Director) Doctorando: Agustín Sáenz, Javier

1/1/2017

  • iMarina

Study, design and validation of a framework model for smoke and particle-filled atmospheres

  • López Vallejo, María Luisa (Director)
  • LOPEZ VALLEJO, M. LUISA (Director) Doctorando: Nadal Serrano, José María

1/1/2017

  • iMarina

Resistive RAM: simulation and modeling for reliable design

  • López Vallejo, María Luisa (Director)
  • LOPEZ VALLEJO, M. LUISA (Director) Doctorando: García Redondo, Fernando

1/1/2017

  • iMarina

Design and simulation of deep nanometer SRAM cells under energy, mismatch, and radiation constraints

  • López Vallejo, Marisa (Director) Doctorando: Royer del Barrio, Pablo

1/1/2015

  • iMarina

Fault management techniques for systems with SRAM-based FPGAs

  • López Vallejo, Marisa (Director) Doctorando: Herrera Alzu, Ignacio

1/1/2015

  • iMarina

Implementación de Algoritmos de Procesado de Señal sobre FPGA: Especificación, Reutilización y Exploración del Espacio de Diseño

  • López Vallejo, María Luisa (Director) Doctorando: Sánchez Marcos, Miguel Ángel

1/1/2012

  • iMarina

On-Chip Thermal Monitoring: Design, Placement and Interconnection of Temperature Sensors

  • López Vallejo, Marisa (Director) Doctorando: Ituero Herrero, Pablo

1/1/2012

  • iMarina

Hardware acceleration of Monte Carlo-based simulations

  • López Vallejo, María Luisa (Director) Doctorando: Echeverría Aramendi, Pedro

1/1/2011

  • iMarina

Power estimation and power optimization policies for processor-based systems

  • López Vallejo, María Luisa (Director) Doctorando: Ayala Rodrigo, José Luis

1/1/2005

  • iMarina

PROCEDIMIENTO Y ARQUITECTURA ELECTRONICA PARA LA DETECCION SOVA OPTIMA BASADO EN EL RASTREO DE PUNTOS DE FUSION

  • LOPEZ BARRIO, CARLOS ALBERTO (Inventores/autores/obtentores)
  • López Vallejo, María Luisa (Inventores/autores/obtentores)
  • ITUERO HERRERO, PABLO (Inventores/autores/obtentores)
  • ARRABAL AZZALINI,CARLOS (Inventores/autores/obtentores)

17/4/2008

  • iMarina

APARATO PARA LA MEDIDA DE TEMPERATURA Y CORRIENTE DE FUGAS EN UN CHIP.

  • López Vallejo, Marisa (Inventores/autores/obtentores)
  • AYALA RODRIGO, JOSE LUIS (Inventores/autores/obtentores)
  • ITUERO HERRERO,PABLO (Inventores/autores/obtentores)

7/7/2008

  • iMarina

VORRICHTUNG ZUR MESSUNG VON CHIP-LECKAGEFLUSS UND -TEMPERATUR

  • ITUERO HERRERO PABLO (Inventores/autores/obtentores)
  • AYALA RODRIGO JOSE LUIS (Inventores/autores/obtentores)
  • LOPEZ VALLEJO MARISA (Inventores/autores/obtentores)

27/7/2007

  • iMarina
Última actualización de los datos: 24/04/24 13:19