Lopez Vallejo, M. Luisa m.lopez.vallejo@upm.es

Actividades

Correction to: A Survey of Analog-to-Digital Converters for Operation under Radiation Environments (Electronics, (2020), 9, 10, (1694), 10.3390/electronics9101694)

  • Pun-García E
  • López-Vallejo M

Electronics - 1/1/2024

10.3390/electronics13010157 Ver en origen

  • ISSN 08834989

Serial Butterflies for Non-Power-of-Two FFT Architectures in 5G and Beyond

  • Bautista, VM
  • Garrido, M
  • Lopez-Vallejo, M

Ieee Transactions On Circuits And Systems I-Regular Papers (p. 3992-4003) - 1/10/2023

10.1109/tcsi.2023.3298207 Ver en origen

  • ISSN 15498328

Reference-free power supply monitor with enhanced robustness against process and temperature variations

  • Aparicio H
  • Ituero P
  • López-Vallejo M

Integration-The Vlsi Journal (p. 127-135) - 1/1/2022

10.1016/j.vlsi.2021.09.004 Ver en origen

  • ISSN 01679260

Power-Efficient Implementation of Ternary Neural Networks in Edge Devices

  • Molina, M
  • Mendez, J
  • Morales, DP
  • Castillo, E
  • Vallejo, ML
  • Pegalajar, M

Ieee Internet Of Things Journal (p. 20111-20121) - 1/1/2022

10.1109/jiot.2022.3172843 Ver en origen

  • ISSN 23274662

An rfid-based self-biased 40 nm low power ldo regulator for iot applications

  • Bahramali A
  • Lopez-Vallejo M

Micromachines - 1/1/2021

10.3390/mi12040396 Ver en origen

  • ISSN 2072666X

Time to Digital Sensing for Multilevel RRAM Cells

  • Herranz, AD
  • López-Vallejo, M

Ieee Access (p. 160216-160223) - 1/1/2021

10.1109/access.2021.3132202 Ver en origen

  • ISSN 21693536

Opportunities and Challenges of Ambient Radio-Frequency Energy Harvesting

  • Zhang, X
  • Grajal, J
  • López-Vallejo, M
  • McVay, E
  • Palacios, T

Joule (p. 1148-1152) - 17/6/2020

10.1016/j.joule.2020.05.006 Ver en origen

  • ISSN 25424351

Time-domain writing architecture for multilevel RRAM cells resilient to temperature and process variations

  • Herranz, AD
  • Lopez-Vallejo, M

Integration-The Vlsi Journal (p. 141-149) - 1/11/2020

10.1016/j.vlsi.2020.07.001 Ver en origen

  • ISSN 01679260

A Survey of Analog-to-Digital Converters for Operation under Radiation Environments

  • Pun-García, E
  • López-Vallejo, M

Electronics - 1/1/2020

10.3390/electronics9101694 Ver en origen

  • ISSN 08834989

Simple method to generate calibrated synthetic smoke-like atmospheres at microscopic scale

  • Nadal-Serrano, JM
  • de la Pedrosa, EGG
  • Lopez-Vallejo, M
  • González, ADF
  • Lopez-Barrio, C

Plos One - 1/8/2019

10.1371/journal.pone.0220700 Ver en origen

Este/a investigador/a no tiene libros.

Temperature Monitoring Issues in Nanometer CMOS Integrated Circuits

  • Ituero P
  • López-Vallejo M

Advanced Circuits For Emerging Technologies (p. 483-507) - 7/5/2012

10.1002/9781118181508.ch19 Ver en origen

SoC communication architectures: From interconnection buses to packet-switched NoCs

  • Ayala J
  • López-Vallejo M
  • Bertozzi D
  • Benini L

Embedded Systems Design And Verification: Embedded Systems Handbook, Second Edition (p. 14-1) - 1/1/2009

  • iMarina

XHDL: Extending VHDL to improve core parameterization and reuse

  • Marcos, MAS
  • Herrero, AF
  • López-Vallejo, M

Advances In Design And Specification Languages For Socs: Selected Contributions From Fdl'04 (p. 217-235) - 1/12/2005

10.1007/0-387-26151-6_16 Ver en origen

State-of-the-art SoC communication architectures

  • Ayala J
  • López-Vallejo M
  • Bertozzi D
  • Benini L

Embedded Systems: Handbook (p. 20-1) - 1/1/2005

10.1201/9781420038163 Ver en origen

Diseño de memorias RAM estáticas BiCMOS de doble puerto

  • María Luisa López Vallejo
  • Rafael Burriel Lluna
  • Octavio Nieto-Taladriz

Viii Congreso Diseño De Circuitos Integrados: Málaga, 9 Al 11 De Noviembre De 1993 (p. 20-24) - 1/1/1993

  • iMarina

Implementation tradeoffs of triangle traversal algorithms for graphics processing

  • Royer P
  • Ituero P
  • Lopez-Vallejo M
  • Barrio C

Proceedings Of The 2014 29th Conference On Design Of Circuits And Integrated Systems, Dcis 2014 (p. 1-6) - 1/1/2014

10.1109/dcis.2014.7035578 Ver en origen

A critical-path monitor for DVFS systems without datapath replication

  • Aparicio H
  • Ituero P
  • Lopez-Vallejo M

Proceedings Of The 2014 29th Conference On Design Of Circuits And Integrated Systems, Dcis 2014 (p. 1-5) - 1/1/2014

10.1109/dcis.2014.7035593 Ver en origen

GPU Accelerated Hybrid Lattice-Grid Algorithm for Options Pricing

  • Omeru, JO
  • Thomas, D

2014 International Conference On High Performance Computing & Simulation (Hpcs) (p. 758-765) - 1/1/2014

  • iMarina

A low power 6T-SRAM using negative bit-line for variability tolerance beyond 22nm node

  • Royer P
  • López-Vallejo M

Proceedings Of The Acm Great Lakes Symposium On Vlsi, Glsvlsi (p. 37-42) - 30/5/2013

10.1145/2483028.2483056 Ver en origen

Circuit-level modeling of FinFet sub-threshold slope and DIBL mismatch beyond 22nm

  • Royer P
  • Zuber P
  • Cheng B
  • Asenov A
  • Lopez-Vallejo M

International Conference On Simulation Of Semiconductor Processes And Devices, Sispad (p. 204-207) - 31/12/2013

10.1109/sispad.2013.6650610 Ver en origen

A Low-Area Reference-Free Power Supply Sensor

  • Benito, C
  • Ituero, P
  • López-Vallejo, M

16th Euromicro Conference On Digital System Design (Dsd 2013) (p. 728-733) - 16/12/2013

10.1109/dsd.2013.83 Ver en origen

Improvement of Radar Capabilities by Reconfigurable Digital Signal Processing

  • GARCIA REDONDO, FERNANDO
  • Sanchez Garcia, Miguel Angel
  • LOPEZ VALLEJO, M. LUISA
  • LOPEZ BARRIO, CARLOS ALBERTO
  • Grajal de la Fuente, Jesús

Proceedings Of The Xxviii Conference On Design Of Circuits And Integrated Systems 2013 (p. 1-6) - 27/11/2013

  • iMarina

A CAD framework for the characterization and use of memristor models

  • García-Redondo F
  • López-Vallejo M
  • Ituero P
  • López Barrio C

2012 International Conference On Synthesis, Modeling, Analysis And Simulation Methods And Applications To Circuit Design, Smacd 2012 (p. 25-28) - 11/12/2012

10.1109/smacd.2012.6339408 Ver en origen

Temperature sensor placement including routing overhead and sampling inaccuracies

  • ITUERO HERRERO, PABLO
  • LOPEZ VALLEJO, M. LUISA

2012 International Conference On Synthesis, Modeling, Analysis And Simulation Methods And Applications To Circuit Design, Smacd 2012 (p. 69-72) - 11/12/2012

10.1109/smacd.2012.6339419 Ver en origen

A monitoring infrastructure for FPGA self-awareness and dynamic adaptation

  • Osuna, CG
  • Marcos, MAS
  • Ituero, P
  • López-Vallejo, M

2012 19th Ieee International Conference On Electronics, Circuits, And Systems, Icecs 2012 (p. 765-768) - 1/12/2012

10.1109/icecs.2012.6463547 Ver en origen

Este/a investigador/a no tiene documentos de trabajo.

Este/a investigador/a no tiene informes técnicos.

Tecnologías y plataformas emergentes para computación neuromórfica en espacio

  • ITUERO HERRERO, PABLO (Investigador principal (IP))
  • GRACIA HERRANZ, AMADEO DE (Participante)
  • LÓPEZ ASUNCIÓN, SAMUEL (Miembro del equipo de trabajo)
  • LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))
  • MENA PACHECO, JAVIER DE (Miembro del equipo de trabajo)
  • Carreras Vaquer, Carlos (Participante)

Ejecución: 01-09-2023 - 31-08-2027

Tipo: Nacional

  • iMarina

THE APPLICATION OF NEUROMORPHIC PROCESSORS TO SATCOM APPLICATIONS

  • Velasco Martinez, Guillermo (Participante)
  • LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))

Ejecución: 05-05-2022 - 16-03-2023

  • iMarina

Sistemas ultraligeros de monitorización para vehículos aéreos no tripulados basados en redes neuronales convolucionales

  • GRACIA HERRANZ, AMADEO DE (Participante)
  • LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))
  • ALVAREZ MENDEZ, ANDRES ARTURO (Miembro del equipo de trabajo)
  • GARRIDO GALVEZ, MARIO (Participante)
  • MERINO BALAGUER, IRENE (Miembro del equipo de trabajo)
  • ITUERO HERRERO, PABLO (Investigador principal (IP))
  • LÓPEZ ASUNCIÓN, SAMUEL (Miembro del equipo de trabajo)
  • MENA PACHECO, JAVIER DE (Miembro del equipo de trabajo)
... Ver más Contraer

Ejecución: 01-12-2022 - 30-11-2024

Tipo: Nacional

Importe financiado: 137885,00 Euros.

  • iMarina

Autonomous sensing platform for structural monitoring of transmission towers.

  • Amadeo de Gracia Herranz (Investigador/a)
  • María Luisa López Vallejo (Investigador principal (IP))
  • MENA PACHECO, JAVIER DE (Investigador/a)

Ejecución: 01-01-2022 - 31-12-2023

Tipo: Internacional

Importe financiado: 70000,00 Euros.

  • iMarina

Análisis tecnológico y desarrollo de técnicas de mitigación de fallos en la tecnología GF 22FDX” - CONVER2021.

  • María Luisa López Vallejo (Investigador principal (IP))
  • MENA PACHECO, JAVIER DE (Investigador/a)

Ejecución: 01-09-2021 - 31-03-2022

  • iMarina

Prototipo de medida de velocidad y distancia

  • LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))

Ejecución: 01-09-2020 - 30-04-2021

Tipo: Nacional

Importe financiado: 12000,00 Euros.

  • iMarina

MISTI: Autonomous Synthetic Cells for Sensing Applications

  • MENA PACHECO, JAVIER DE (Investigador, Becario colaborador)
  • De Gracia Herranz A (Investigador/a)
  • De Mena Pacheco J (Investigador/a)
  • LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))

Ejecución: 01-01-2020 - 31-08-2021

Tipo: Internacional

Importe financiado: 25000,00 Euros.

  • iMarina

Efficient and Robust Hardware for Brain-Inspired Computin

  • MERINO BALAGUER, IRENE (Miembro del equipo de trabajo)
  • ALVAREZ MENDEZ, ANDRES ARTURO (Miembro del equipo de trabajo)
  • ROLDAN MADROÑERO, JOSE (Miembro del equipo de trabajo)
  • MENA PACHECO, JAVIER DE (Miembro del equipo de trabajo)
  • GARRIDO GALVEZ, MARIO (Miembro del equipo de trabajo)
  • GRACIA HERRANZ, AMADEO DE (Miembro del equipo de trabajo)
  • LÓPEZ ASUNCIÓN, SAMUEL (Miembro del equipo de trabajo)
  • LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))
  • ITUERO HERRERO, PABLO (Investigador principal (IP))
  • AGUSTIN SAENZ, JAVIER (Participante)
  • RODRIGUEZ DOMINGUEZ, ANDRES (Participante)
  • LOPEZ BARRIO, CARLOS ALBERTO (Participante)
... Ver más Contraer

Ejecución: 01-01-2019 - 31-12-2022

Tipo: Nacional

Importe financiado: 161777,00 Euros.

  • iMarina

NEUROWARE: Efficient and Robust Hardware for Brain-Inspired Computing

  • María Luisa López-Vallejo
  • Pablo Ituero (Investigador principal (IP))
  • ITUERO HERRERO, PABLO (Investigador principal (IP))
  • GARRIDO GALVEZ, MARIO (Investigador/a)
  • GRACIA HERRANZ, AMADEO DE (Investigador/a)
  • LOPEZ BARRIO, CARLOS ALBERTO (Investigador/a)
  • LÓPEZ ASUNCIÓN, SAMUEL (Investigador/a)
... Ver más Contraer

Ejecución: 01-01-2019 - 31-12-2022

Tipo: Nacional

Importe financiado: 133700,00 Euros.

  • iMarina

Variabilidad en tecnologías nanométricas: tolerancia, fiabilidad y aprovechamiento

  • LÓPEZ ASUNCIÓN, SAMUEL (Investigador/a)
  • BAHRAMALI, ASGHAR (Miembro del equipo de trabajo)
  • LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))
  • LOPEZ BARRIO, CARLOS ALBERTO (Participante)
  • ITUERO HERRERO, PABLO (Participante)

Ejecución: 01-01-2016 - 31-12-2019

Tipo: Nacional

Importe financiado: 87241,00 Euros.

  • iMarina

Interfacing Memristors for Reliable Computing

  • López Vallejo, María Luisa (Director) Doctorando: Gracia Herranz, Amadeo de

21/12/2023

  • iMarina

Variability-aware design of front-end circuits for self-powered applications

  • López Vallejo, María Luisa (Director) Doctorando: Bahramali, Asghar

13/4/2021

  • iMarina

Modeling and design of ring oscillators and their application in radiation environments

  • López Vallejo, María Luisa (Director)
  • LOPEZ VALLEJO, M. LUISA (Director) Doctorando: Agustín Sáenz, Javier

1/1/2017

  • iMarina

Study, design and validation of a framework model for smoke and particle-filled atmospheres

  • López Vallejo, María Luisa (Director)
  • LOPEZ VALLEJO, M. LUISA (Director) Doctorando: Nadal Serrano, José María

1/1/2017

  • iMarina

Resistive RAM: simulation and modeling for reliable design

  • López Vallejo, María Luisa (Director)
  • LOPEZ VALLEJO, M. LUISA (Director) Doctorando: García Redondo, Fernando

1/1/2017

  • iMarina

Design and simulation of deep nanometer SRAM cells under energy, mismatch, and radiation constraints

  • López Vallejo, Marisa (Director) Doctorando: Royer del Barrio, Pablo

1/1/2015

  • iMarina

Fault management techniques for systems with SRAM-based FPGAs

  • López Vallejo, Marisa (Director) Doctorando: Herrera Alzu, Ignacio

1/1/2015

  • iMarina

Implementación de Algoritmos de Procesado de Señal sobre FPGA: Especificación, Reutilización y Exploración del Espacio de Diseño

  • López Vallejo, María Luisa (Director) Doctorando: Sánchez Marcos, Miguel Ángel

1/1/2012

  • iMarina

On-Chip Thermal Monitoring: Design, Placement and Interconnection of Temperature Sensors

  • López Vallejo, Marisa (Director) Doctorando: Ituero Herrero, Pablo

1/1/2012

  • iMarina

Hardware acceleration of Monte Carlo-based simulations

  • López Vallejo, María Luisa (Director) Doctorando: Echeverría Aramendi, Pedro

1/1/2011

  • iMarina

APARATO PARA LA MEDIDA DE TEMPERATURA Y CORRIENTE DE FUGAS EN UN CHIP.

  • López Vallejo, Marisa (Inventores/autores/obtentores)
  • AYALA RODRIGO, JOSE LUIS (Inventores/autores/obtentores)
  • ITUERO HERRERO,PABLO (Inventores/autores/obtentores)

7/7/2008

  • iMarina

PROCEDIMIENTO Y ARQUITECTURA ELECTRONICA PARA LA DETECCION SOVA OPTIMA BASADO EN EL RASTREO DE PUNTOS DE FUSION

  • LOPEZ BARRIO, CARLOS ALBERTO (Inventores/autores/obtentores)
  • López Vallejo, María Luisa (Inventores/autores/obtentores)
  • ITUERO HERRERO, PABLO (Inventores/autores/obtentores)
  • ARRABAL AZZALINI,CARLOS (Inventores/autores/obtentores)

17/4/2008

  • iMarina

VORRICHTUNG ZUR MESSUNG VON CHIP-LECKAGEFLUSS UND -TEMPERATUR

  • ITUERO HERRERO PABLO (Inventores/autores/obtentores)
  • AYALA RODRIGO JOSE LUIS (Inventores/autores/obtentores)
  • LOPEZ VALLEJO MARISA (Inventores/autores/obtentores)

27/7/2007

  • iMarina
Última actualización de los datos: 24/04/24 13:19