Lopez Vallejo, M. Luisa m.lopez.vallejo@upm.es

Actividades

Welcome message

  • Camacho, D.
  • Yildirim, T.
  • Nguyen, N.T.
  • Badica, C.
  • Salcedo, S.

Plos One (p. xvi) - 24/9/2015

Editor: Institute of Electrical and Electronics Engineers Inc.

10.1109/inista.2015.7276717 Ver en origen

  • ISBN 978-146739096-5
  • ISSN/ISBN 9781467390965

Using pMOS Pass-Gates to Boost SRAM Performance by Exploiting Strain Effects in Sub-20-nm FinFET Technologies

  • Royer, P
  • López-Vallejo, M

Ieee Transactions On Nanotechnology (p. 1226-1233) - 1/11/2014

10.1109/tnano.2014.2354073 Ver en origen

  • ISSN 1536125X

Time-domain writing architecture for multilevel RRAM cells resilient to temperature and process variations

  • Herranz, AD
  • Lopez-Vallejo, M

Integration-The Vlsi Journal (p. 141-149) - 1/11/2020

10.1016/j.vlsi.2020.07.001 Ver en origen

  • ISSN 01679260

Time to Digital Sensing for Multilevel RRAM Cells

  • Herranz, AD
  • López-Vallejo, M

Ieee Access (p. 160216-160223) - 1/1/2021

10.1109/access.2021.3132202 Ver en origen

  • ISSN 21693536

Thermal analysis and modeling of embedded processors

  • Ayala, JL
  • Méndez, C
  • López-Vallejo, M

Computers & Electrical Engineering (p. 142-154) - 1/1/2010

10.1016/j.compeleceng.2009.07.001 Ver en origen

  • ISSN 00457906

System Design Framework and Methodology for Xilinx Virtex FPGA Configuration Scrubbers

  • Herrera-Alzu, I
  • López-Vallejo, M

Ieee Transactions On Nuclear Science (p. 619-629) - 1/1/2014

10.1109/tns.2013.2292816 Ver en origen

  • ISSN 00189499

Simple method to generate calibrated synthetic smoke-like atmospheres at microscopic scale

  • Nadal-Serrano, JM
  • de la Pedrosa, EGG
  • Lopez-Vallejo, M
  • González, ADF
  • Lopez-Barrio, C

Plos One - 1/8/2019

10.1371/journal.pone.0220700 Ver en origen

Serial Butterflies for Non-Power-of-Two FFT Architectures in 5G and Beyond

  • Bautista, VM
  • Garrido, M
  • Lopez-Vallejo, M

Ieee Transactions On Circuits And Systems I-Regular Papers (p. 3992-4003) - 1/10/2023

10.1109/tcsi.2023.3298207 Ver en origen

  • ISSN 15498328

Self-controlled multilevel writing architecture for fast training in neuromorphic RRAM applications

  • Garcia-Redondo, F
  • Lopez-Vallejo, M

Nanotechnology - 31/7/2018

10.1088/1361-6528/aad2fa Ver en origen

  • ISSN 09574484

Reference-free power supply monitor with enhanced robustness against process and temperature variations

  • Aparicio H
  • Ituero P
  • López-Vallejo M

Integration-The Vlsi Journal (p. 127-135) - 1/1/2022

10.1016/j.vlsi.2021.09.004 Ver en origen

  • ISSN 01679260

Este/a investigador/a no tiene libros.

XHDL: Extending VHDL to improve core parameterization and reuse

  • Marcos, MAS
  • Herrero, AF
  • López-Vallejo, M

Advances In Design And Specification Languages For Socs: Selected Contributions From Fdl'04 (p. 217-235) - 1/12/2005

10.1007/0-387-26151-6_16 Ver en origen

Temperature Monitoring Issues in Nanometer CMOS Integrated Circuits

  • Ituero P
  • López-Vallejo M

Advanced Circuits For Emerging Technologies (p. 483-507) - 7/5/2012

10.1002/9781118181508.ch19 Ver en origen

State-of-the-art SoC communication architectures

  • Ayala J
  • López-Vallejo M
  • Bertozzi D
  • Benini L

Embedded Systems: Handbook (p. 20-1) - 1/1/2005

10.1201/9781420038163 Ver en origen

SoC communication architectures: From interconnection buses to packet-switched NoCs

  • Ayala J
  • López-Vallejo M
  • Bertozzi D
  • Benini L

Embedded Systems Design And Verification: Embedded Systems Handbook, Second Edition (p. 14-1) - 1/1/2009

  • iMarina

Diseño de memorias RAM estáticas BiCMOS de doble puerto

  • María Luisa López Vallejo
  • Rafael Burriel Lluna
  • Octavio Nieto-Taladriz

Viii Congreso Diseño De Circuitos Integrados: Málaga, 9 Al 11 De Noviembre De 1993 (p. 20-24) - 1/1/1993

  • iMarina

Ring Oscillator Circuits in Flexible aIGZO Technology for Biosignal Acquisition

  • Páez-Montoro, A
  • Pacheco, JD
  • López-Vallejo, M
  • López-Ongil, C
  • Paton, S

2023 38th Conference On Design Of Circuits And Integrated Systems, Dcis 2023 - 1/1/2023

10.1109/dcis58620.2023.10335991 Ver en origen

Reliable design methodology: The combined effect of radiation, variability and temperature

  • GARCIA REDONDO, FERNANDO
  • ITUERO HERRERO, PABLO
  • Aparicio Cerqueira, Hernan
  • LOPEZ VALLEJO, M. LUISA

2016 13th International Conference On Synthesis, Modeling, Analysis And Simulation Methods And Applications To Circuit Design, Smacd 2016 (p. 0-1) - 25/7/2016

10.1109/smacd.2016.7520646 Ver en origen

Reduction of register file delay due to process variability in vliw embedded processors

  • Raghavan, P
  • Ayala, JL
  • Atienza, D
  • Catthoor, F
  • De Micheli, G
  • López-Vallejo, M

2007 Ieee International Symposium On Circuits And Systems, Vols 1-11 (p. 121-+) - 1/1/2007

10.1109/iscas.2007.378236 Ver en origen

Real-time radar pulse parameter extractor

  • Iglesias, V
  • Grajal, J
  • Yeste-Ojeda, O
  • Garrido, M
  • Sánchez, MA
  • López-Vallejo, M

Real-Time Radar Pulse Parameter Extractor (p. 371-375) - 19/5/2014

10.1109/radar.2014.6875617 Ver en origen

  • ISSN 10975659

REAL TIME FPGA IMPLEMENTATION OF AN AUTOMATIC MODULATION CLASSIFIER FOR ELECTRONIC WARFARE APPLICATIONS

  • Grajal, J
  • Yeste-Ojeda, O
  • Sanchez, MA
  • Garrido, M
  • Lopez-Vallejo, M

19th European Signal Processing Conference (Eusipco-2011) (p. 1514-1518) - 1/12/2011

  • ISSN 20761465
  • iMarina

Providing Self-learning to Students of Highly Attended Electronics Courses through the Remote Access to a Microelectronics Laboratory

  • López-Vallejo, M
  • Herrero, AF
  • Ituero, P
  • Caffarena, G

2009 Eaeeie Annual Conference (p. 211-216) - 1/1/2009

10.1109/eaeeie.2009.5335442 Ver en origen

Power-aware register renaming in high-performance processors using compiler support

  • Ayala, JL
  • López-Vallejo, M
  • Veidenbaum, A

Innovative Architecture For Future Generation High-Performance Processors And Systems, Proceedings (p. 20-27) - 1/1/2004

  • iMarina

Performance-oriented Implementation of Hilbert Filters on FPGAs

  • Carlos García de la Cueva
  • LOPEZ VALLEJO, M. LUISA
  • FORTUN SANCHEZ, DANIEL
  • LOPEZ BARRIO, CARLOS ALBERTO
  • Grajal de la Fuente, Jesús

Proceedings - 33rd Conference On Design Of Circuits And Integrated Systems, Dcis 2018 (p. 1-6) - 3/4/2019

10.1109/dcis.2018.8681481 Ver en origen

Organización del congreso DCIS XXXV (2020). Conference on Design of Circuits and Integrated Systems

  • LOPEZ VALLEJO, M. LUISA (Presidencia del comité organizador)
  • LOPEZ BARRIO, CARLOS ALBERTO (Presidencia del comité organizador)

18/11/2020

  • iMarina

Optimal loop-unrolling mechanisms and architectural extensions for an energy-efficient design of shared register files in MPSoCs

  • Ayala, JL
  • Atienza, D
  • López-Vallejo, M
  • Mendías, JM
  • Hermida, R
  • López-Barrio, CA

Innovative Architecture For Future Generation High-Performance Processors And Systems (p. 65-71) - 1/12/2005

10.1109/iwia.2005.35 Ver en origen

Este/a investigador/a no tiene documentos de trabajo.

Este/a investigador/a no tiene informes técnicos.

moBile, Autonomous and affordable SYstem to increase safety in Large unpredIctable environmentS

  • Grajal de la Fuente, Jesús (Investigador principal (IP))
  • YESTE OJEDA, OMAR ARTEMI (Participante)
  • LOPEZ VALLEJO, M. LUISA (Participante)
  • ITUERO HERRERO, PABLO (Participante)
  • LOPEZ BARRIO, CARLOS ALBERTO (Participante)

Ejecución: 01-05-2011 - 30-04-2013

Tipo: Internacional

Importe financiado: 174748,00 Euros.

  • iMarina

Variabilidad en tecnologías nanométricas: tolerancia, fiabilidad y aprovechamiento

  • LÓPEZ ASUNCIÓN, SAMUEL (Investigador/a)
  • BAHRAMALI, ASGHAR (Miembro del equipo de trabajo)
  • LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))
  • LOPEZ BARRIO, CARLOS ALBERTO (Participante)
  • ITUERO HERRERO, PABLO (Participante)

Ejecución: 01-01-2016 - 31-12-2019

Tipo: Nacional

Importe financiado: 87241,00 Euros.

  • iMarina

Tolerancia a variaciones PVT y radiación en tecnologías nanométricas

  • ITUERO HERRERO, PABLO (Participante)
  • AGUSTIN SAENZ, JAVIER (Participante)
  • LOPEZ BARRIO, CARLOS ALBERTO (Participante)
  • GARCIA REDONDO, FERNANDO (Participante)
  • LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))

Ejecución: 01-01-2013 - 30-06-2017

Tipo: Nacional

  • iMarina

Tecnologías y plataformas emergentes para computación neuromórfica en espacio

  • ITUERO HERRERO, PABLO (Investigador principal (IP))
  • GRACIA HERRANZ, AMADEO DE (Participante)
  • LÓPEZ ASUNCIÓN, SAMUEL (Miembro del equipo de trabajo)
  • LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))
  • MENA PACHECO, JAVIER DE (Miembro del equipo de trabajo)
  • Carreras Vaquer, Carlos (Participante)

Ejecución: 01-09-2023 - 31-08-2027

Tipo: Nacional

  • iMarina

THE APPLICATION OF NEUROMORPHIC PROCESSORS TO SATCOM APPLICATIONS

  • Velasco Martinez, Guillermo (Participante)
  • LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))

Ejecución: 05-05-2022 - 16-03-2023

  • iMarina

Soporte a la definición, diseño, desarrollo y validación de una biblioteca microelectrónica de células estándar endurecida frente a radiación, compatible con la tecnología IHP SGB25RH. Proyecto Europeo EUROSTARS LIBRA

  • LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))

Ejecución: 01-09-2015 - 31-05-2017

Tipo: Europeo

Importe financiado: 70000,00 Euros.

  • iMarina

Sistemas ultraligeros de monitorización para vehículos aéreos no tripulados basados en redes neuronales convolucionales

  • GRACIA HERRANZ, AMADEO DE (Participante)
  • LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))
  • ALVAREZ MENDEZ, ANDRES ARTURO (Miembro del equipo de trabajo)
  • GARRIDO GALVEZ, MARIO (Participante)
  • MERINO BALAGUER, IRENE (Miembro del equipo de trabajo)
  • ITUERO HERRERO, PABLO (Investigador principal (IP))
  • LÓPEZ ASUNCIÓN, SAMUEL (Miembro del equipo de trabajo)
  • MENA PACHECO, JAVIER DE (Miembro del equipo de trabajo)
... Ver más Contraer

Ejecución: 01-12-2022 - 30-11-2024

Tipo: Nacional

Importe financiado: 137885,00 Euros.

  • iMarina

Prototipo de medida de velocidad y distancia

  • LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))

Ejecución: 01-09-2020 - 30-04-2021

Tipo: Nacional

Importe financiado: 12000,00 Euros.

  • iMarina

Optimización de consumo y temperaturas en arquitecturas complejas

  • LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))

Ejecución: 01-10-2006 - 30-09-2009

Tipo: Nacional

  • iMarina

NEUROWARE: Efficient and Robust Hardware for Brain-Inspired Computing

  • María Luisa López-Vallejo
  • Pablo Ituero (Investigador principal (IP))
  • ITUERO HERRERO, PABLO (Investigador principal (IP))
  • GARRIDO GALVEZ, MARIO (Investigador/a)
  • GRACIA HERRANZ, AMADEO DE (Investigador/a)
  • LOPEZ BARRIO, CARLOS ALBERTO (Investigador/a)
  • LÓPEZ ASUNCIÓN, SAMUEL (Investigador/a)
... Ver más Contraer

Ejecución: 01-01-2019 - 31-12-2022

Tipo: Nacional

Importe financiado: 133700,00 Euros.

  • iMarina

Variability-aware design of front-end circuits for self-powered applications

  • López Vallejo, María Luisa (Director) Doctorando: Bahramali, Asghar

13/4/2021

  • iMarina

Study, design and validation of a framework model for smoke and particle-filled atmospheres

  • López Vallejo, María Luisa (Director)
  • LOPEZ VALLEJO, M. LUISA (Director) Doctorando: Nadal Serrano, José María

1/1/2017

  • iMarina

Resistive RAM: simulation and modeling for reliable design

  • López Vallejo, María Luisa (Director)
  • LOPEZ VALLEJO, M. LUISA (Director) Doctorando: García Redondo, Fernando

1/1/2017

  • iMarina

Power estimation and power optimization policies for processor-based systems

  • López Vallejo, María Luisa (Director) Doctorando: Ayala Rodrigo, José Luis

1/1/2005

  • iMarina

On-Chip Thermal Monitoring: Design, Placement and Interconnection of Temperature Sensors

  • López Vallejo, Marisa (Director) Doctorando: Ituero Herrero, Pablo

1/1/2012

  • iMarina

Modeling and design of ring oscillators and their application in radiation environments

  • López Vallejo, María Luisa (Director)
  • LOPEZ VALLEJO, M. LUISA (Director) Doctorando: Agustín Sáenz, Javier

1/1/2017

  • iMarina

Interfacing Memristors for Reliable Computing

  • López Vallejo, María Luisa (Director) Doctorando: Gracia Herranz, Amadeo de

21/12/2023

  • iMarina

Implementación de Algoritmos de Procesado de Señal sobre FPGA: Especificación, Reutilización y Exploración del Espacio de Diseño

  • López Vallejo, María Luisa (Director) Doctorando: Sánchez Marcos, Miguel Ángel

1/1/2012

  • iMarina

Hardware acceleration of Monte Carlo-based simulations

  • López Vallejo, María Luisa (Director) Doctorando: Echeverría Aramendi, Pedro

1/1/2011

  • iMarina

Fault management techniques for systems with SRAM-based FPGAs

  • López Vallejo, Marisa (Director) Doctorando: Herrera Alzu, Ignacio

1/1/2015

  • iMarina

VORRICHTUNG ZUR MESSUNG VON CHIP-LECKAGEFLUSS UND -TEMPERATUR

  • ITUERO HERRERO PABLO (Inventores/autores/obtentores)
  • AYALA RODRIGO JOSE LUIS (Inventores/autores/obtentores)
  • LOPEZ VALLEJO MARISA (Inventores/autores/obtentores)

27/7/2007

  • iMarina

PROCEDIMIENTO Y ARQUITECTURA ELECTRONICA PARA LA DETECCION SOVA OPTIMA BASADO EN EL RASTREO DE PUNTOS DE FUSION

  • LOPEZ BARRIO, CARLOS ALBERTO (Inventores/autores/obtentores)
  • López Vallejo, María Luisa (Inventores/autores/obtentores)
  • ITUERO HERRERO, PABLO (Inventores/autores/obtentores)
  • ARRABAL AZZALINI,CARLOS (Inventores/autores/obtentores)

17/4/2008

  • iMarina

APARATO PARA LA MEDIDA DE TEMPERATURA Y CORRIENTE DE FUGAS EN UN CHIP.

  • López Vallejo, Marisa (Inventores/autores/obtentores)
  • AYALA RODRIGO, JOSE LUIS (Inventores/autores/obtentores)
  • ITUERO HERRERO,PABLO (Inventores/autores/obtentores)

7/7/2008

  • iMarina
Última actualización de los datos: 24/04/24 13:19