Torroja Fungairiño, Yago yago.torroja@upm.es

Actividades

El proceso de diseño basado en lenguajes de descripcióndel hardware

  • Y Torroja

Novática: Revista De La Asociación De Técnicos De Informática - 1/1/1994

  • ISSN 02112124
  • iMarina

Design methodologies based on hardware description languages

  • Riesgo, T
  • Torroja, Y
  • de la Torre, E;

Ieee Transactions On Industrial Electronics (p. 3-12) - 1/12/1999

10.1109/41.744370 Ver en origen

  • ISSN 02780046

A method for switching activity analysis of VHDL-RTL combinatorial circuits

  • Machado, Felipe
  • Riesgo, Teresa
  • Torroja, Yago;

Lecture Notes In Computer Science (p. 645-657) - 1/1/2006

  • ISSN 03029743
  • iMarina

A binary decision diagram structure for probabilistic switching activity estimation

  • Machado F
  • Torroja Y
  • Riesgo T

Journal Of Low Power Electronics (p. 247-262) - 1/12/2008

10.1166/jolpe.2008.180 Ver en origen

  • ISSN 15462005

Power Balance of a Hybrid Power Source in a Power Plant for a Small Propulsion Aircraft

  • Bataller-Planes, Elena
  • Lapena-Rey, Nieves
  • Mosquera, Jonay
  • Orti, Fortunato
  • Oliver, Jesus A.
  • Garcia, Oscar
  • Moreno, Felix
  • Portilla, Jorge
  • Torroja, Yago
  • Vasic, Miroslav
  • Concepcion Huerta, Santa
  • Trocki, Matias
  • Zumel, Pablo
  • Cobos, Jose A.;
... Ver más Contraer

Ieee Transactions On Power Electronics (p. 2856-2866) - 1/12/2009

10.1109/tpel.2009.2022943 Ver en origen

  • EISSN 1941-0107
  • ISSN 02759306

Artistic practices with free software: generative art and food workshop

  • Oliva Lozano, Monica
  • Torroja Fungairino, Yago;

Tercio Creciente (p. 87-96) - 1/1/2018

10.17561/rtc.n14.7 Ver en origen

  • ISSN 23409096

Este/a investigador/a no tiene libros.

Este/a investigador/a no tiene capítulos de libro.

A comparative analysis of different fault simulation techniques for VLSI circuits testing

  • Torroja Y
  • Riesgo T
  • de la Torre E
  • Uceda J

Iecon 91, Vols 1-3 (p. 1226-1231) - 1/12/1991

  • iMarina

Design process based on hardware description languages

  • Riesgo T
  • Torroja Y
  • Uceda J

(p. 59-65) - 1/12/1994

  • iMarina

CAD in test

  • Riesgo T
  • de la Torre E
  • Torroja Y
  • Olias E
  • Uceda J

(p. 33-38) - 1/12/1995

  • iMarina

Design of a VME parameterized library for FPGAs

  • Ruiz J
  • Torroja Y
  • García J

Lecture Notes In Computer Science (p. 394-399) - 1/1/1996

  • ISSN 03029743
  • iMarina

Use of standards in electronic design

  • Riesgo T
  • de la Torre E
  • Torroja Y
  • Uceda J

Iecon-2002: Proceedings Of The 2002 28th Annual Conference Of The Ieee Industrial Electronics Society, Vols 1-4 (p. 407-412) - 1/12/1996

  • iMarina

Quality estimation of test vectors and functional validation procedures based on fault and error models

  • Riesgo, T
  • Torroja, Y
  • de la Torre, E
  • Uceda, J;

Design, Automation And Test In Europe, Proceedings (p. 955-956) - 1/12/1998

10.1109/date.1998.655986 Ver en origen

Design of a CAN interface for custom circuits

  • de Lucas J
  • Quintana M
  • Riesgo T
  • Torroja Y
  • Uceda J

(p. 662-667) - 1/12/1999

  • iMarina

A set of hardware components for a reconfigurable control and communications board

  • Casado F
  • Machado F
  • Riesgo T
  • De La Torre E
  • Torroja Y
  • Uceda J

(p. 1707-1712) - 1/1/2000

10.1109/iecon.2000.972533 Ver en origen

Non-intrusive debugging using the JTAG interface of FPGA-based prototypes

  • De La Torre E
  • Garcia M
  • Reesgo T
  • Torroja Y
  • Uceda J

Ieee International Symposium On Industrial Electronics (p. 666-671) - 1/1/2002

  • iMarina

Custom hardware IEEE 1451.2 implementation for smart transducers

  • de Castro, A
  • Riesgo, T
  • de la Torre, E
  • Torroja, Y;

Iecon-2002: Proceedings Of The 2002 28th Annual Conference Of The Ieee Industrial Electronics Society, Vols 1-4 (p. 2752-2757) - 1/12/2002

10.1109/iecon.2002.1182830 Ver en origen

Este/a investigador/a no tiene documentos de trabajo.

Este/a investigador/a no tiene informes técnicos.

GRIGRI PIXEL 2018

  • TORROJA FUNGAIRIÑO, YAGO (Investigador principal (IP))

Ejecución: 01-10-2018 - 31-10-2018

Tipo: Interno

  • iMarina

ASISTENCIA, ACOMPAÑAMIENTO Y TUTORIZACION DE LOS ASISTENTES AL TALLER GRIGRI_PIXEL NIAMEY 2019

  • TORROJA FUNGAIRIÑO, YAGO (Investigador principal (IP))

Ejecución: 01-10-2019 - 31-10-2019

Tipo: Interno

  • iMarina

TRABAJOS DE PREPARACIÓN Y EJECUCIÓN DE LA PERFORMANCE DOUBLE FACES II

  • TORROJA FUNGAIRIÑO, YAGO (Investigador principal (IP))

Ejecución: 01-10-2021 - 12-10-2021

Tipo: Interno

  • iMarina

REALIZACIÓN DE UN SISTEMA PARA SENSORIZAR Y MONITORIZAR LAS CONDICIONES AMBIENTALES DE LAS AULAS DE LA ETSI

  • TORROJA FUNGAIRIÑO, YAGO (Investigador principal (IP))

Ejecución: 01-07-2023 - 30-04-2024

Tipo: Interno

  • iMarina

Estudio de la actividad de conmutación de circuitos electrónicos digitales descritos en el nivel de transferencia de registros mediante técnicas probabilísticas. Propuesta de un método de estimación

  • TORROJA FUNGAIRIÑO, YAGO (Director) Doctorando: Machado Sánchez, Felipe

17/7/2008

  • iMarina

Este/a investigador/a no tiene patentes o licencias de software.

Última actualización de los datos: 18/03/24 13:07