Sutter Capristo, Gustavo Daniel gustavo.sutter@uam.es

Actividades

Enhancing conditional stalling to boost performance of stream-processing logic with RAW dependencies

  • Alonso, T
  • Sutter, G
  • López-Buedo, S
  • de Vergara, JEL

Ieee Transactions On Circuits And Systems Ii-Express Briefs (p. 2620-2624) - 1/7/2023

10.1109/tcsii.2023.3237736 Ver en origen

  • ISSN 15497747

An fpga-based loco-ans implementation for lossless and near-lossless image compression using high-level synthesis

  • Alonso T
  • Sutter G
  • de Vergara JEL

Electronics - 1/12/2021

10.3390/electronics10232934 Ver en origen

  • ISSN 08834989

LOCO-ANS: An optimization of JPEG-LS using an efficient and low complexity coder based on ANS

  • Alonso T
  • Sutter G
  • Lopez de Vergara JE

Ieee Access (p. 106606-106626) - 1/1/2021

10.1109/access.2021.3100747 Ver en origen

  • ISSN 21693536

Radix-10 decimal logarithm by direct selection for 6-input LUTs programmable devices

  • Vázquez M., Leiva L., Sutter G.

Microprocessors And Microsystems (p. 143-158) - 1/2/2019

10.1016/j.micpro.2018.11.001 Ver en origen

  • ISSN 01419331

Accurate and affordable packet-train testing systems for multi-gigabit-per-second networks

  • Ruiz M., Ramos J., Sutter G., López De Vergara J., López-Buedo S., Aracil J.

Ieee Communications Magazine (p. 80-87) - 1/3/2016

10.1109/mcom.2016.7432152 Ver en origen

  • ISSN 01636804

Bridging the Gap between Hardware and Software Open Source Network Developments

  • Forconesi, Marco
  • Sutter, Gustavo
  • Lopez-Buedo, Sergio
  • Lopez de Vergara, Jorge E.
  • Aracil, Javier;

Ieee Network (p. 13-19) - 1/9/2014

10.1109/mnet.2014.6915434 Ver en origen

  • ISSN 08908044

FPGA acceleration using high-level languages of a Monte-Carlo method for pricing complex options

  • Sanchez-Roman D
  • Moreno V
  • Lopez-Buedo S
  • Sutter G
  • Gonzalez I
  • Gomez-Arribas F
  • Aracil J
... Ver más Contraer

Journal Of Systems Architecture (p. 135-143) - 2/4/2013

10.1016/j.sysarc.2013.01.004 Ver en origen

  • ISSN 13837621

Efficient elliptic curve point multiplication using digit-serial binary field operations

  • Sutter, Gustavo D.
  • Deschamps, Jean-Pierre
  • Luis Imana, Jose;

Ieee Transactions On Industrial Electronics (p. 217-225) - 1/1/2013

10.1109/tie.2012.2186104 Ver en origen

  • ISSN 02780046

Virtualization of reconfigurable coprocessors in HPRC systems with multicore architecture

  • Gonzalez, Ivan
  • Lopez-Buedo, Sergio
  • Sutter, Gustavo
  • Sanchez-Roman, Diego
  • Gomez-Arribas, Francisco J.
  • Aracil, Javier;

Journal Of Systems Architecture (p. 247-256) - 1/6/2012

10.1016/j.sysarc.2012.03.002 Ver en origen

  • ISSN 13837621

Guide to FPGA implementation of arithmetic functions

  • Deschamps J., Sutter G., Cantó E.

Lecture Notes In Electrical Engineering (p. 1-482) - 30/4/2012

  • ISSN 18761100
  • iMarina

Hardware Implementation of Finite-Field Arithmetic

  • Deschamps, Jean Pierre
  • Imaña, José Luis
  • Sutter Capristo, Gustavo Daniel

19/2/2009

  • ISBN 0071545816
  • iMarina

Synthesis of Arithmetic Circuits: FPGA, ASIC, and Embedded Systems

  • Deschamps J., Bioul G., Sutter G.

(p. 1-556) - 24/3/2006

10.1002/0471741426 Ver en origen

Este/a investigador/a no tiene capítulos de libro.

Limago: An FPGA-based open-source 100 GbE TCP/IP stack

  • Ruiz M., Sidler D., Sutter G., Alonso G., Lopez-Buedo S.

Proceedings - 29th International Conference On Field-Programmable Logic And Applications, Fpl 2019 (p. 286-292) - 1/9/2019

10.1109/fpl.2019.00053 Ver en origen

Towards 100 GbE FPGA-Based Flow Monitoring

  • Alonso T., Ruiz M., Sutter G., Lopez-Buedo S., Lopez De Vergara J.E.

2014 9th Southern Conference on Programmable Logic, SPL 2014 (p. 9-16) - 14/5/2019

10.1109/spl.2019.8714532 Ver en origen

FPGA-based TCP/IP checksum offloading engine for 100 Gbps networks

  • Sutter, Gustavo
  • Ruiz, Mario
  • Lopez-Buedo, Sergio
  • Alonso, Gustavo;

2018 International Conference On Reconfigurable Computing And Fpgas, Reconfig 2018 - 13/2/2019

10.1109/reconfig.2018.8641729 Ver en origen

An FPGA-based approach for packet deduplication in 100 gigabit-per-second networks

  • Ruiz M., Sutter G., López-Buedo S., Zazo J.F., De Vergara J.E.L.

2017 International Conference On Reconfigurable Computing And Fpgas (Reconfig) - 2/2/2018

10.1109/reconfig.2017.8279776 Ver en origen

  • ISBN 9781538637975

A single-FPGA architecture for detecting heavy hitters in 100 Gbit/s ethernet links

  • Zazo J., Lopez-Buedo S., Ruiz M., Sutter G.

2017 International Conference On Reconfigurable Computing And Fpgas (Reconfig) (p. 1-6) - 2/2/2018

10.1109/reconfig.2017.8279770 Ver en origen

Submicrosecond latency video compression in a low-end FPGA-based system-on-chip

  • Alonso T., Ruiz M., Lopez Garcia-Arias A., Sutter G., Lopez De Vergara J.E.

Proceedings - 2018 International Conference on Field-Programmable Logic and Applications, FPL 2018 (p. 355-359) - 9/11/2018

10.1109/fpl.2018.00067 Ver en origen

Harnessing Programmable SoCs to Develop Cost-effective Network Quality Monitoring Devices

  • Ruiz, M.
  • Ramos, J.
  • Sutter, G.
  • Lopez-Buedo, S.
  • Lopez de Vergara, J. E.
  • Sisterna, C.;

Fpl 09: 19th International Conference On Field Programmable Logic And Applications - 26/9/2016

10.1109/fpl.2016.7577320 Ver en origen

Leveraging open source platforms and high-level synthesis for the design of FPGA-based 10 GbE active network probes

  • Ruizy M., Suttery G., Lopez-Buedo S., Ramosy J., De Vergara J., Aracil J.

2015 International Conference On Reconfigurable Computing And Fpgas, Reconfig 2015 - 25/1/2016

10.1109/reconfig.2015.7393325 Ver en origen

FPGA-based encrypted network traffic identification at 100 Gbit/s

  • Ruiz M., Sutter G., Lopez-Buedo S., De Vergara J.E.L.

2016 International Conference On Reconfigurable Computing And Fpgas, Reconfig 2016 - 1/1/2016

10.1109/reconfig.2016.7857172 Ver en origen

Automated synthesis of FPGA-based packet filters for 100 Gbps network monitoring applications

  • Fernando Zazo, Jose
  • Lopez-Buedo, Sergio
  • Sutter, Gustavo
  • Aracil, Javier;

2016 International Conference On Reconfigurable Computing And Fpgas (Reconfig16) - 1/1/2016

10.1109/reconfig.2016.7857156 Ver en origen

  • ISSN 23256532

Este/a investigador/a no tiene documentos de trabajo.

Este/a investigador/a no tiene informes técnicos.

AGILEMon - Hacia un nuevo paradigma de análisis de rendimiento AGILE para servicios.&#8194

  • Pedro Sanchez, Luis DE (Investigador/a)
  • Lopez Buedo, Sergio (Investigador principal (IP))
  • Ramos de Santiago, Fco Javier (Investigador/a)
  • Sutter Capristo, Gustavo Daniel (Investigador/a)
  • Gomez Arribas, Fco Javier (Investigador/a)
  • Aracil Rico, Javier (Investigador principal (IP))
  • Lopez de Vergara Mendez, Jorge Enrique (Investigador/a)
  • Garcia Dorado, Jose Luis (Investigador/a)
  • Gonzalez Martinez, Ivan (Investigador/a)
... Ver más Contraer

Ejecución: 01-06-2020 - 31-05-2024

Tipo: Nacional

Importe financiado: 239822,00 Euros.

  • iMarina

RACING DRONES: Creación del primer juego on-line multijugador virtualizado y real

  • Leira Osuna, Rafael (Investigador, Becario colaborador)
  • Muelas Recuenco, David (Investigador, Becario colaborador)
  • Ramos de Santiago, Fco Javier (Investigador/a)
  • Garcia Dorado, Jose Luis (Investigador/a)
  • Gonzalez Martinez, Ivan (Investigador/a)
  • Lopez Buedo, Sergio (Investigador/a)
  • Gomez Arribas, Fco Javier (Investigador/a)
  • Aracil Rico, Javier (Investigador/a)
  • Lopez de Vergara Mendez, Jorge Enrique (Investigador principal (IP))
  • Sutter Capristo, Gustavo Daniel (Investigador/a)
... Ver más Contraer

Ejecución: 01-07-2016 - 31-12-2018

Tipo: Nacional

Importe financiado: 1101418,00 Euros.

  • iMarina

TRÁFICA: Análisis de tráfico para inteligencia operativa

  • Ramos de Santiago, Fco Javier (Investigador/a)
  • Garcia Dorado, Jose Luis (Investigador, Becario colaborador)
  • Pedro Sanchez, Luis DE (Investigador/a)
  • Gonzalez Martinez, Ivan (Investigador/a)
  • Sutter Capristo, Gustavo Daniel (Investigador/a)
  • Lopez Buedo, Sergio (Investigador/a)
  • Gomez Arribas, Fco Javier (Investigador/a)
  • Aracil Rico, Javier (Investigador principal (IP))
  • Lopez de Vergara Mendez, Jorge Enrique (Investigador principal (IP))
... Ver más Contraer

Ejecución: 01-01-2016 - 31-12-2019

Tipo: Nacional

Importe financiado: 151000,00 Euros.

  • iMarina

Implementación de modelos computacionales masivamente paralelos.

  • Gonzalez Martinez, Ivan (Investigador principal (IP))
  • Gustavo Daniel Sutter Capristo (Investigador/a)
  • Corcoles Ortega, Juan (Investigador/a)
  • Lopez de Vergara Mendez, Jorge Enrique (Investigador/a)
  • Pou Bell, Pablo (Investigador/a)
  • Perez Perez, Ruben (Investigador/a)
  • Pedro Sanchez, Luis DE (Investigador/a)
  • Masa Campos, Jose Luis (Investigador/a)
  • Gomez Arribas, Fco Javier (Investigador/a)
  • TEJERO GONZALEZ, CARLOS MARIA (Investigador/a)
  • Ruiz Cruz, Jorge Alfonso (Investigador/a)
  • Cabanas Sanchez, Veronica (Investigador/a)
  • Diaz Uriarte, Ramon (Investigador/a)
  • Rodrigo Insausti, Lucia (Investigador/a)
  • Peso Ovalle, Luis (Investigador/a)
  • Alberto Luna Fernandez (Investigador/a)
  • Bazil Taha Ahmed (Investigador/a)
... Ver más Contraer

Ejecución: 01-04-2013 - 30-09-2015

  • iMarina

Packtrack:packet tracking a alta velocidad para seguimiento de tráfico en redes de datos.

  • Santiago del Rio, Pedro Maria (Investigador/a)
  • Moreno Martinez, Victor (Investigador/a)
  • Lopez Buedo, Sergio (Investigador/a)
  • Pedro Sanchez, Luis DE (Investigador/a)
  • Garcia Dorado, Jose Luis (Investigador/a)
  • Lopez de Vergara Mendez, Jorge Enrique (Investigador/a)
  • Ramos de Santiago, Fco Javier (Investigador/a)
  • Gonzalez Martinez, Ivan (Investigador/a)
  • Gustavo Daniel Sutter Capristo (Investigador/a)
  • Gomez Arribas, Fco Javier (Investigador/a)
  • Aracil Rico, Javier (Investigador principal (IP))
... Ver más Contraer

Ejecución: 02-01-2013 - 31-01-2016

  • iMarina

Computación Reconfigurable de Altas Prestaciones Aplicada a la Simulación Aerodinámica (CORESIMULAERO)

  • Gonzalez Martinez, Ivan (Investigador/a)
  • Sutter Capristo, Gustavo Daniel (Investigador/a)
  • Gomez Arribas, Fco Javier (Investigador/a)
  • Lopez de Vergara Mendez, Jorge Enrique (Investigador/a)
  • Aracil Rico, Javier (Investigador principal (IP))
  • Lopez Buedo, Sergio (Investigador/a)

Ejecución: 01-04-2011 - 31-12-2012

  • iMarina

Diagnóstico rápido de enfermedades tropicales utilizando identificación de imágenes de alto rendimiento.

  • de Castro Martin, Angel (Investigador principal (IP))
  • Gustavo Daniel Sutter Capristo (Investigador principal (IP))

Ejecución: 15-01-2008 - 14-01-2009

  • iMarina

Protección eficiente de la propiedad intelectual de modulos IP en descripciones de alto nível: verificación e integridad frente a ataques.

  • Jean Pierre Deschamps (Investigador/a)
  • Gustavo Daniel Sutter Capristo (Investigador/a)
  • Federico Garcia Salzmann (Investigador/a)
  • Elias Todorovich (Investigador/a)
  • de Castro Martin, Angel (Investigador/a)
  • Boemo Scalvinoni, Eduardo Ivan (Investigador principal (IP))

Ejecución: 10-01-2007 - 30-09-2011

  • iMarina

Control Mediante Fpga de Convertidores Conmutados

  • Gustavo Daniel Sutter Capristo (Investigador/a)
  • Elias Todorovich (Investigador/a)
  • de Castro Martin, Angel (Investigador principal (IP))

Ejecución: 01-01-2007 - 31-12-2007

  • iMarina

Diseño de core-IP para redes de comunicaciones inalámbricas basadas en OFMD. Optimización de consumo en los terminales móviles

  • Lopez Buedo, Sergio (Investigador/a)
  • Garrido Salas, Javier (Investigador/a)
  • Gomez Arribas, Fco Javier (Investigador/a)
  • Gonzalez de Rivera Peces, Guillermo Jose (Investigador/a)
  • Sutter Capristo, Gustavo Daniel (Investigador/a)
  • Todorovich Stipanovich, Elias (Investigador/a)
  • Boemo Scalvinoni, Eduardo Ivan (Investigador principal (IP))
... Ver más Contraer

Ejecución: 28-12-2001 - 27-12-2004

  • iMarina

Exploring strategies to improve FPGA design with higher levels of abstraction

  • Sutter Capristo, Gustavo Daniel (Director)
  • Lopez de Vergara Mendez, Jorge Enrique (Director) Doctorando: Tobías Alonso Pugliese

26/7/2022

  • iMarina

On the Exploration of FPGAs and High-Level Synthesis Capabilities on Multi-Gigabit-per-Second Networks

  • Sutter Capristo, Gustavo Daniel (Director)
  • Lopez Buedo, Sergio (Codirector)
  • Gonzalez Martinez, Ivan (Autor o Coautor) Doctorando: Ruiz Noguera, Mario Daniel

24/1/2020

  • iMarina

An innovative vision system for industrial applications

  • Gonzalez de Rivera Peces, Guillermo Jose (Autor o Coautor)
  • Javier Garrido Salas (Director)
  • Jesús M. González Barahona (Director)
  • Guillermo González de Rivera Peces (Director)
  • Brian Vinter (Director)
  • Gustavo Daniel Sutter Capristo (Director)
  • Bjarke Jørgensen (Director) Doctorando: Ricardo Ribalda Delgado
... Ver más Contraer

20/11/2015

  • iMarina

Un procedimiento para la clasificación y verificación priorizada de fpgas de bajo coste ante aplicaciones sectoriales electrónicas

  • Diego Gómez Vela (Director)
  • Juan Manuel Barrientos Villar (Director)
  • Eduardo I. Boemo Scalvinoni (Director)
  • Ángel Quirós Olozábal (Director)
  • Carlos Jesús Jiménez Fernández (Director)
  • Gustavo Daniel Sutter Capristo (Director)
  • Santiago Sánchez Solano (Director) Doctorando: Maria Ángeles Cifredo Chacón
... Ver más Contraer

1/1/2010

  • iMarina

Aportes a la reducción de consumo en FPGAs

  • Boemo Scalvinoni, Eduardo Ivan (Autor o Coautor)
  • Sutter Capristo, Gustavo Daniel (Autor o Coautor)
  • Eduardo I (Director)
  • Lopez Buedo, Sergio (Autor o Coautor)
  • Garrido Salas, Javier (Autor o Coautor) Doctorando: Gustavo Daniel Sutter Capristo

15/4/2005

  • iMarina

METODO, CELULA DE RECURRENCIA Y CIRCUITO PARA REALIZAR DIVISIONES CON OPERANDOS DE COMA FIJA DE ALTA VELOCIDAD.

  • SUTTER GUSTAVO (Inventores/autores/obtentores)

16/1/2012

  • iMarina
Última actualización de los datos: 18/03/24 22:22