Torre Arnanz, Eduardo De La eduardo.delatorre@upm.es
Actividades
- Artículos 36
- Libros 1
- Capítulos de libro 5
- Congresos 103
- Documentos de trabajo 0
- Informes técnicos 0
- Proyectos de investigación 35
- Tesis dirigidas 11
- Patentes o licencias de software 0
A Machine-Learning-Based Distributed System for Fault Diagnosis with Scalable Detection Quality in Industrial IoT
- Marino, R.
- Wisultschew, C.
- Otero, A.
- Lanza-Gutierrez, J.M.
- Portilla, J.
- Torre, E.D.L.
Ieee Internet Of Things Journal (p. 4339-4352) - 1/1/2021
Editor: Institute of Electrical and Electronics Engineers Inc.
10.1109/jiot.2020.3026211 Ver en origen
- ISSN 23274662
- ISSN/ISBN 2327-4662
A NEW APPROACH ON FAULT LIST HANDLING FOR FASTER FAULT ELIMINATION AND DIRECT TEST VECTOR GENERATION
- AGUADO, MJ
- CONESA, JL
- DELATORRE, E
- UCEDA, J;
Microprocessing And Microprogramming (p. 853-860) - 1/1/1991
10.1016/0165-6074(91)90449-4 Ver en origen
- ISSN 01656074
A Runtime-Scalable and Hardware-Accelerated Approach to On-Board Linear Unmixing of Hyperspectral Images
- Ortiz, Alberto
- Rodriguez, Alfonso
- Guerra, Raul
- Lopez, Sebastian
- Otero, Andres
- Sarmiento, Roberto
- de la Torre, Eduardo;
Remote Sensing - 1/11/2018
10.3390/rs10111790 Ver en origen
- ISSN 20724292
A dynamically reconfigurable BBNN architecture for scalable neuroevolution in hardware
- García A
- Zamacola R
- Otero A
- de la Torre E
Electronics - 1/5/2020
10.3390/electronics9050803 Ver en origen
- ISSN 08834989
A modular architecture for nodes in wireless sensor networks
- Portilla, J
- de Castro, A
- de la Torre, E
- Riesgo, T
Journal Of Universal Computer Science (p. 328-339) - 28/4/2006
10.3217/jucs-012-03-0328 Ver en origen
- ISSN 0948695X
A scalable H.264/AVC deblocking filter architecture
- Cervero, T.
- Otero, A.
- Lopez, S.
- de la Torre, E.
- Callico, G. M.
- Riesgo, T.
- Sarmiento, R.;
Journal Of Real-Time Image Processing (p. 81-105) - 1/6/2016
10.1007/s11554-013-0359-9 Ver en origen
- ISSN 18618200
Accelerating the evolution of a systolic array-based evolvable hardware system
- Mora, Javier
- de la Torre, Eduardo;
Microprocessors And Microsystems (p. 144-156) - 1/2/2018
10.1016/j.micpro.2017.12.001 Ver en origen
- ISSN 01419331
Adaptable Security in Wireless Sensor Networks by Using Reconfigurable ECC Hardware Coprocessors
- Portilla, J.
- Otero, A.
- de la Torre, E.
- Riesgo, T.
- Stecklina, O.
- Peter, S.
- Langendoerfer, P.;
International Journal Of Distributed Sensor Networks - 1/12/2010
10.1155/2010/740823 Ver en origen
- ISSN 15501329
An Integrated Approach and Tool Support for the Design of FPGA-Based Multi-Grain Reconfigurable Systems
- Zamacola, Rafael
- Otero, Andres
- Garcia, Alberto
- De La Torre, Eduardo;
Ieee Access (p. 202133-202152) - 1/1/2020
10.1109/access.2020.3036541 Ver en origen
- ISSN 21693536
Customized and automated routing repair toolset towards side-channel analysis resistant dual rail logic
- He, Wei
- Otero, Andres
- de la Torre, Eduardo
- Riesgo, Teresa;
Microprocessors And Microsystems (p. 899-910) - 1/1/2014
10.1016/j.micpro.2014.02.005 Ver en origen
- ISSN 01419331
Adaptivity and Self-awareness of CPSs and CPSoSs
- De La Torre E
Heterogeneous Cyber Physical Systems Of Systems (p. 37-60) - 1/1/2021
- iMarina
Dynamic reconfigurable NoC (DRNoC) architecture: Application to fast NoC emulation
- Krasteva Y
- de la Torre E
- Riesgo T
Dynamic Reconfigurable Network-On-Chip Design: Innovations For Computational Processing And Communication (p. 220-254) - 1/12/2010
FPGAs and reconfigurable systems
- Rodriguez-Andina JJ
- de la Torre E
Fundamentals Of Industrial Electronics (p. 24-1-24-18) - 19/4/2016
- iMarina
Run-time scalable architecture for deblocking filtering in H.264/AVC and SVC video codecs
- Teresa Cervero
- S. López
- G. Gallicó
- OTERO MARNOTES, JOSE ANDRES
- RIESGO ALCAIDE, TERESA
- TORRE ARNANZ, EDUARDO DE LA
Embedded Systems Design With Fpgas (p. 173-199) - 1/11/2013
Wireless Sensor Networks: From Real World to System Integration - Alternative Hardware Approaches
Comprehensive Materials Processing (p. 353-373) - 1/1/2014
2D Reconfigurable Systolic Core Architecture for Evolvable Systems
- OTERO MARNOTES, JOSE ANDRES
- SALVADOR PEREA, RUBEN
- RIESGO ALCAIDE, TERESA
- TORRE ARNANZ, EDUARDO DE LA
Proceedings (p. 327-332) - 15/11/2011
- iMarina
A Dynamically Adaptable Image Processing Application Trading Off Between High Performance, Consumption and Dependability in Real Time
- RIESGO ALCAIDE, TERESA
- TORRE ARNANZ, EDUARDO DE LA
- Rodriguez Medina, Alfonso
- PORTILLA BERRUECO, JORGE
- MORA DE SAMBRICIO, JAVIER
Design & Architectures For Signal & Image Processing (Dasip) (p. 1-4) - 8/10/2014
- iMarina
A Fast Emulation-Based NoC Prototyping Framework
- Krasteva Y
- Criado F
- La Torre E
- Riesgo T
International Conference On Reconfigurable Computing And Fpgas (Reconfig'08) (p. 211-216) - 3/12/2008
10.1109/reconfig.2008.74 Ver en origen
- iMarina
- iMarina
A Modular Peripheral to Support Self-Reconfiguration in SoCs
- OTERO MARNOTES, JOSE ANDRES
- RIESGO ALCAIDE, TERESA
- TORRE ARNANZ, EDUARDO DE LA
- PORTILLA BERRUECO, JORGE
13th Euromicro Conference On Digital System Design: Architectures, Methods And Tools (p. 88-95) - 13/12/2010
10.1109/dsd.2010.100 Ver en origen
- iMarina
- iMarina
A Multi-FPGA Scalable Framework for Deep Reinforcement Learning Through Neuroevolution
- Laserna J
- Otero A
- Torre Edl
Lecture Notes In Computer Science (p. 47-61) - 1/1/2022
10.1007/978-3-031-19983-7_4 Ver en origen
- ISSN 03029743
A NOVEL SCALABLE DEBLOCKING FILTER ARCHITECTURE FOR H.264/AVC AND SVC VIDEO CODECS
- Teresa Cervero
- S. López
- Roberto Sarmiento
- G. Gallicó
- OTERO MARNOTES, JOSE ANDRES
- RIESGO ALCAIDE, TERESA
- TORRE ARNANZ, EDUARDO DE LA
2011 Ieee International Conference On Multimedia And Expo (Icme) (p. 1-6) - 7/11/2011
10.1109/icme.2011.6012075 Ver en origen
- iMarina
- iMarina
A Novel FPGA-based Evolvable Hardware System based on Multiple Processing Arrays
- Gallego A
- Mora J
- Otero A
- Salvador R
- De La Torre E
- Riesgo T
Proceedings - Ieee 27th International Parallel And Distributed Processing Symposium Workshops And Phd Forum, Ipdpsw 2013 (p. 182-191) - 20/5/2013
10.1109/ipdpsw.2013.56 Ver en origen
- iMarina
- iMarina
A Progressive Dual-Rail Routing Repair Approach for FPGA Implementation of Crypto Algorithm
- Tu C
- He W
- Gao N
- De La Torre E
- Liu Z
- Liu L
Proceeding On Ispec 2014 (p. 0-0) - 5/5/2014
10.1007/978-3-319-06320-1_17 Ver en origen
- ISSN 03029743
- iMarina
- iMarina
A Scalable Evolvable Hardware Processing Array
- Gallego A
- Mora J
- Otero A
- De La Torre E
- Riesgo T
Proceedings Of International Conference On Reconfigurable Computing And Fpga (Reconfig) (p. 0-8) - 9/12/2013
10.1109/reconfig.2013.6732266 Ver en origen
- iMarina
- iMarina
A Self-Tuned Thermal Compensation System for Reducing Process Variation Influence in Side-channel Attack Resistant Dual-rail Logic
- He, Wei
- Stottinger, Marc
- de la Torre, Eduardo
- Diaz, Veronica;
2015 Conference On Design Of Circuits And Integrated Systems, Dcis 2015 (p. 1-8) - 20/1/2016
10.1109/dcis.2015.7388574 Ver en origen
- iMarina
- iMarina
Este/a investigador/a no tiene documentos de trabajo.
Este/a investigador/a no tiene informes técnicos.
ALMACENAMIENTO INTELIGENTE BASADO EN BATERÍAS DE SEGUNDA VIDA PARA INTEGRACIÓN DE RENOVABLES
- RIQUELME DOMINGUEZ, JOSE MIGUEL (Participante)
- Castillo Sierra NA, Rafael (Miembro del equipo de trabajo)
- Castillo Sierra NA, Rafael (Investigador/a)
- RODRIGUEZ ARRIBAS, JAIME (Participante)
- OTERO MARNOTES, JOSE ANDRES (Participante)
- CASTRO FERNANDEZ, ROSA MARIA DE (Participante)
- MARIÑO ANDRES, RODRIGO (Participante)
- FRANCES ROGER, AIRAN (Participante)
- TORRE ARNANZ, EDUARDO DE LA (Participante)
- RAMIREZ PRIETO, DIONISIO (Investigador principal (IP))
Ejecución: 01-12-2022 - 30-11-2024
Tipo: Nacional
Importe financiado: 166750,00 Euros.
- iMarina
Actividad 4.7 del proyecto Investigación experimental en tecnologías innovadoras para una comunidad energética eficiente y sostenible
- TORRE ARNANZ, EDUARDO DE LA (Investigador principal (IP))
Ejecución: 01-09-2021 - 31-12-2023
Tipo: Nacional
- iMarina
An Advanced Circular and Agile Manufacturing Ecosystem based on rapid reconfigurable manufacturing process and individualized consumer preferences
- Rodriguez Medina, Alfonso (Participante)
- TORRE ARNANZ, EDUARDO DE LA (Participante)
- ZAMACOLA ALCALDE, RAFAEL MARIA (Participante)
- HERNANDEZ LORITE, ROGELIO (Participante)
- ENCINAS ANCHUSTEGUI, JUAN (Participante)
- PORTILLA BERRUECO, JORGE (Investigador principal (IP))
- UCEDA ANTOLIN, JAVIER (Participante)
- MUJICA ROJAS, GABRIEL NOE (Participante)
- OTERO MARNOTES, JOSE ANDRES (Participante)
Ejecución: 01-01-2020 - 31-12-2023
Tipo: Internacional
Importe financiado: 522625,00 Euros.
- iMarina
Artificial Intelligence using Quantum measured Information for realtime distributed systems at the edge
- GALLEGO ROMAN, JUAN (Miembro del equipo de trabajo)
- KATEBZADEH, MARYAM (Miembro del equipo de trabajo)
- Rodriguez Medina, Alfonso (Participante)
- TORRE ARNANZ, EDUARDO DE LA (Investigador principal (IP))
- PORTILLA BERRUECO, JORGE (Participante)
- OTERO MARNOTES, JOSE ANDRES (Participante)
Ejecución: 01-12-2022 - 30-11-2025
Tipo: Nacional
Importe financiado: 249134,38 Euros.
- iMarina
CARRYING OUT OF THALES ALENIA SPACE ESPAÑA YEAR ROUND CONTRACT FOR 2016-2017
- ALOU CERVERA, PEDRO (Colaborador/a)
- RIESGO ALCAIDE, TERESA (Colaborador/a)
- TORRE ARNANZ, EDUARDO DE LA (Investigador principal (IP))
Ejecución: 01-09-2016 - 10-03-2022
Tipo: Interno
- iMarina
Co-sponsored PhD on: "Safe Reconfiguration of Hardware Accelerators on Multi-FPGA Platforms for Space Applications"
- TORRE ARNANZ, EDUARDO DE LA (Investigador principal (IP))
Ejecución: 01-10-2018 - 30-09-2021
Tipo: Internacional
Importe financiado: 90000,00 Euros.
- iMarina
Cross-layer modEl-based fRamework for multi-oBjective dEsign of Reconfigurable systems in unceRtain hybRid envirOnments
- SALVADOR PEREA, RUBEN (Participante)
- ORTIZ CUADRADO, ALBERTO (Participante)
- TORRE ARNANZ, EDUARDO DE LA (Participante)
- OTERO MARNOTES, JOSE ANDRES (Participante)
- TORROJA FUNGAIRIÑO, YAGO (Participante)
- GARRIDO GONZALEZ, MATIAS JAVIER (Participante)
- RIESGO ALCAIDE, TERESA (Participante)
- LANZA GUTIERREZ, JOSE MANUEL (Participante)
- ZAMACOLA ALCALDE, RAFAEL MARIA (Participante)
- Rodriguez Medina, Alfonso (Participante)
- SANCHO ARAGON, JAIME (Participante)
- MADROÑAL QUINTIN, DANIEL (Participante)
- SURIANO, LEONARDO (Participante)
- LAZCANO LOPEZ, RAQUEL (Participante)
- SANZ ALVARO, CESAR (Participante)
- GROBA GONZALEZ, ANGEL MANUEL (Participante)
- JUAREZ MARTINEZ, EDUARDO (Investigador principal (IP))
Ejecución: 01-01-2017 - 29-02-2020
Tipo: Internacional
Importe financiado: 337668,00 Euros.
- iMarina
DESARROLLO DE UN SISTEMA DE CLASIFICACIÓN Y SELECCIÓN, EN TIEMPO REAL, DE MATERIALES DENTRO DEL FLUJO DE TRATAMIENTO DE LOS RESIDUOS SÓLIDOS URBANOS
- OTERO MARNOTES, JOSE ANDRES (Investigador principal (IP))
- TORRE ARNANZ, EDUARDO DE LA (Participante)
- PORTILLA BERRUECO, JORGE (Participante)
Ejecución: 01-03-2019 - 31-07-2021
Tipo: Nacional
Importe financiado: 92000,00 Euros.
- iMarina
DESARROLLO EN PYTHON DE LA INTERFAZ GRÁFICA DEL DEMOSTRADOR
- Rodriguez Medina, Alfonso (Colaborador/a)
- TORRE ARNANZ, EDUARDO DE LA (Colaborador/a)
- OTERO MARNOTES, JOSE ANDRES (Investigador principal (IP))
Ejecución: 15-12-2020 - 10-03-2022
Tipo: Interno
- iMarina
DESARROLLO HERRAMIENTA SOFTWARE DE RESPUESTA EN TIEMPO REAL PARA OPTIMIZAR UNA FLOTA DE RECOGIDA SOSTENIBLE (GORDON 2.0)
- PORTILLA BERRUECO, JORGE (Investigador principal (IP))
- MUJICA ROJAS, GABRIEL NOE (Participante)
- OTERO MARNOTES, JOSE ANDRES (Participante)
- TORRE ARNANZ, EDUARDO DE LA (Participante)
Ejecución: 29-06-2018 - 28-06-2020
Tipo: Nacional
Importe financiado: 30000,00 Euros.
- iMarina
A Framework to Support Run-Time Adaptation in Reconfigurable Multi-Accelerator Systems
- TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Rodríguez Medina, Alfonso
10/10/2020
- iMarina
Architecture and methodology for automated development of evolvable and reconfigurable hardware applications
- TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Mora de Sambricio, Javier
1/1/2019
- iMarina
Design Methodologies and Architectures for Just-in-Time Hardware Composition of Multi Grain Reconfigurable Accelerators
- Otero Marnotes, Andrés (Director)
- TORRE ARNANZ, EDUARDO DE LA (Director)
- OTERO MARNOTES, JOSE ANDRES (Codirector) Doctorando: Zamacola Alcalde, Rafael María
4/7/2022
- iMarina
Emulación en prototipos basados en fpgas: métodos de depuración mediante inserción de lógica compatible con el estándar ieee-1149.1
- TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: GARCIA VALDERAS, Mario
1/1/2004
- iMarina
Parametric and structural self-adaptation of embedded systems using evolvable hardware
- SEKANINA, Lukáš (Director)
- TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Salvador Perea, Rubén
1/1/2015
- iMarina
Real-time and dependability assessment of hw-accelerated space applications for reconfigurable MPSoCs
- TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Pérez García, Arturo
12/5/2023
- iMarina
Reconfigurable Computing Based on Commercial FPGAs. Solutions for the Design and Implementation of Partially Reconfigurable Systems = Computación reconfigurable basada en FPGAs comerciales. Soluciones para el diseño e implementación de sistemas parcialmente reconfigurables.
- TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Esteves Krasteva, Yana
1/1/2009
- iMarina
Run-Time Dynamically-Adaptable FPGA-Based Architecture for High-Performance Autonomous Distributed Systems
- PORTILLA BERRUECO, JORGE (Director)
- TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Valverde Alcalá, Juan
1/1/2015
- iMarina
Run-Time Scalable Hardware for Reconfigurable Systems
- TORRE ARNANZ, EDUARDO DE LA (Director) Doctorando: Otero Marnotes, Andres
1/1/2014
- iMarina
Este/a investigador/a no tiene patentes o licencias de software.
Grupos de investigación
-
Grupo en Tecnología Electrónica Aplicada (GTEA)
Rol: Investigador Principal
Perfiles de investigador/a
-
ORCID
-
Publons
-
Scopus Author ID