Lopez Vallejo, M. Luisa m.lopez.vallejo@upm.es
Actividades
- Artículos 54
- Libros 0
- Capítulos de libro 5
- Congresos 96
- Documentos de trabajo 0
- Informes técnicos 0
- Proyectos de investigación 16
- Tesis dirigidas 11
- Patentes o licencias de software 3
Fulminant hepatic failure due to transient circulatory failure in patients with chronic heart disease
- Nouel O
- Henrion J
- Bernuau J
- Degott C
- Rueff B
- Benhamou JP
Digestive Diseases And Sciences (p. 49-52) - 1/1/1980
10.1007/bf01312732 Ver en origen
- ISSN 01632116
Hardware-software prototyping from LOTOS
- Fernández, LS
- Koch, G
- Madrid, NM
- Vallejo, MLL
- Kloos, CD
- Rosenstiel, W
Design Automation For Embedded Systems (p. 117-148) - 1/1/1998
10.1023/a:1008888306732 Ver en origen
- ISSN 15728080
Design of a pipelined hardware architecture for real-time neural network computations
- Ayala, JL
- Lomeña, AG
- López-Vallejo, M
- Fernández, A
Midwest Symposium On Circuits And Systems (p. I419-I422) - 1/1/2002
A unified framework for power-aware design of embedded systems
- Ayala, JL
- López-Vallejo, M
Lecture Notes In Computer Science (p. 239-248) - 1/1/2003
- ISSN 03029743
- iMarina
Power-aware compilation for register file energy reduction
- Ayala, JL
- Veidenbaum, A
- López-Vallejo, M
International Journal Of Parallel Programming (p. 451-467) - 1/12/2003
10.1023/b:ijpp.0000004510.66751.2e Ver en origen
- ISSN 08857458
On the hardware-software partitioning problem: system modeling and partitioning techniques
- Lopez-Vallejo, M
- Lopez, JC
Acm Transactions On Design Automation Of Electronic Systems (p. 269-297) - 1/7/2003
10.1145/785411.785412 Ver en origen
- ISSN 10844309
Compiler-driven leakage energy reduction in banked register files
- Atienza, D
- Raghavan, P
- Ayala, JL
- De Micheli, G
- Catthoor, F
- Verkest, D
- Lopez-Vallejo, M
Lecture Notes In Computer Science (p. 107-116) - 1/1/2006
- ISSN 03029743
- iMarina
Energy-aware compilation and hardware design for VLIW embedded systems
- Ayala J
- López-Vallejo M
- Atienza D
- Raghavan P
- Catthoor F
- Verkest D
International Journal Of Embedded Systems (p. 73-82) - 1/1/2007
10.1504/ijes.2007.016035 Ver en origen
- ISSN 17411076
A hardware mechanism to reduce the energy consumption of the register file of in-order architectures
- Ayala J
- Lopez-Vallejo M
- López-Barrio C
- Veidenbaum A
International Journal Of Embedded Systems (p. 285-293) - 1/1/2008
10.1504/ijes.2008.022400 Ver en origen
- ISSN 17411076
Este/a investigador/a no tiene libros.
Diseño de memorias RAM estáticas BiCMOS de doble puerto
- María Luisa López Vallejo
- Rafael Burriel Lluna
- Octavio Nieto-Taladriz
Viii Congreso Diseño De Circuitos Integrados: Málaga, 9 Al 11 De Noviembre De 1993 (p. 20-24) - 1/1/1993
- iMarina
State-of-the-art SoC communication architectures
- Ayala J
- López-Vallejo M
- Bertozzi D
- Benini L
Embedded Systems: Handbook (p. 20-1) - 1/1/2005
XHDL: Extending VHDL to improve core parameterization and reuse
- Marcos, MAS
- Herrero, AF
- López-Vallejo, M
Advances In Design And Specification Languages For Socs: Selected Contributions From Fdl'04 (p. 217-235) - 1/12/2005
SoC communication architectures: From interconnection buses to packet-switched NoCs
- Ayala J
- López-Vallejo M
- Bertozzi D
- Benini L
Embedded Systems Design And Verification: Embedded Systems Handbook, Second Edition (p. 14-1) - 1/1/2009
- iMarina
An FPGA Run-Time Parameterisable Log-Normal Random Number Generator
- Echeverría, P
- Thomas, DB
- López-Vallejo, M
- Luk, W
Lecture Notes In Computer Science; Vol. 4943 (p. 221-232) - 5/3/2009
10.1007/978-3-540-78610-8_22 Ver en origen
- ISSN 03029743
- iMarina
- iMarina
An FPGA-Specific Algorithm for Direct Generation of Multi-Variate Gaussian Random Numbers
- Thomas, DB
- Luk, W
21st Ieee International Conference On Application-Specific Systems, Architectures And Processors - 1/1/2010
- ISSN 2160062X
- iMarina
On the Hardware Implementation of Triangle Traversal Algorithms for Graphics Processing
- ITUERO HERRERO, PABLO
- LOPEZ VALLEJO, M. LUISA
- LOPEZ BARRIO, CARLOS ALBERTO
25th Conference On Design Of Circuits And Integrated Systems Proceedings (p. 54-59) - 17/11/2010
- iMarina
Design of an Efficient Interconnection Network of Temperature Sensors
- ITUERO HERRERO, PABLO
- LOPEZ VALLEJO, M. LUISA
25th Conference On Design Of Circuits And Integrated Systems Proceedings (p. 607-612) - 17/11/2010
- iMarina
On-chip monitoring: A light-weight interconnection network approach
- Ituero P
- Lopez-Vallejo M
- Marcos M
- Osuna C
Proceedings - 2011 14th Euromicro Conference On Digital System Design: Architectures, Methods And Tools, Dsd 2011 (p. 619-625) - 1/1/2011
FPGA acceleration of Monte Carlo-based financial simulation: Design challenges and lessons learnt
- LOPEZ VALLEJO, M. LUISA
1/1/2011
- iMarina
Self-reference scrubber for TMR systems based on Xilinx Virtex FPGAs
- LOPEZ VALLEJO, M. LUISA
Lecture Notes In Computer Science (p. 133-142) - 11/10/2011
10.1007/978-3-642-24154-3_14 Ver en origen
- ISSN 03029743
- iMarina
- iMarina
Area-Efficient Linear Regression Architecture for Real-Time Signal Processing on FPGAs
- LOPEZ VALLEJO, M. LUISA
- LOPEZ BARRIO, CARLOS ALBERTO
Design Of Circuits And Integrated Systems (p. 333-338) - 16/11/2011
- iMarina
REAL TIME FPGA IMPLEMENTATION OF AN AUTOMATIC MODULATION CLASSIFIER FOR ELECTRONIC WARFARE APPLICATIONS
- Grajal, J
- Yeste-Ojeda, O
- Sanchez, MA
- Garrido, M
- Lopez-Vallejo, M
19th European Signal Processing Conference (Eusipco-2011) (p. 1514-1518) - 1/12/2011
- ISSN 20761465
- iMarina
Cycle-accurate configuration layer model for Xilinx Virtex FPGAs
- Herrera-Alzu I
- López-Vallejo M
12th European Conference On Radiation And Its Effects On Component And Systems, Radecs 2011 (p. 182-185) - 1/12/2011
10.1109/radecs.2011.6131394 Ver en origen
- ISSN 9781457705878
Este/a investigador/a no tiene documentos de trabajo.
Este/a investigador/a no tiene informes técnicos.
Optimización de consumo y temperaturas en arquitecturas complejas
- LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))
Ejecución: 01-10-2006 - 30-09-2009
Tipo: Nacional
- iMarina
Estudio y desarrollo de sistemas de guerra electrónica
- María Luisa López-Vallejo (Investigador principal (IP))
- GARRIDO GALVEZ, MARIO (Investigador/a)
Ejecución: Desde 15-06-2006
- iMarina
Diseño electrónico avanzado: Consumo, temperatura y altas prestaciones
- ECHEVERRIA ARAMENDI, PEDRO (Participante)
- GARCIA REDONDO, FERNANDO (Miembro del equipo de trabajo)
- SANZ HERVAS, ALFREDO (Participante)
- ITUERO HERRERO, PABLO (Participante)
- LOPEZ BARRIO, CARLOS ALBERTO (Participante)
- LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))
Ejecución: 01-01-2010 - 31-12-2012
Tipo: Nacional
Importe financiado: 75503,80 Euros.
- iMarina
moBile, Autonomous and affordable SYstem to increase safety in Large unpredIctable environmentS
- Grajal de la Fuente, Jesús (Investigador principal (IP))
- YESTE OJEDA, OMAR ARTEMI (Participante)
- LOPEZ VALLEJO, M. LUISA (Participante)
- ITUERO HERRERO, PABLO (Participante)
- LOPEZ BARRIO, CARLOS ALBERTO (Participante)
Ejecución: 01-05-2011 - 30-04-2013
Tipo: Internacional
Importe financiado: 174748,00 Euros.
- iMarina
Tolerancia a variaciones PVT y radiación en tecnologías nanométricas
- ITUERO HERRERO, PABLO (Participante)
- AGUSTIN SAENZ, JAVIER (Participante)
- LOPEZ BARRIO, CARLOS ALBERTO (Participante)
- GARCIA REDONDO, FERNANDO (Participante)
- LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))
Ejecución: 01-01-2013 - 30-06-2017
Tipo: Nacional
- iMarina
Soporte a la definición, diseño, desarrollo y validación de una biblioteca microelectrónica de células estándar endurecida frente a radiación, compatible con la tecnología IHP SGB25RH. Proyecto Europeo EUROSTARS LIBRA
- LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))
Ejecución: 01-09-2015 - 31-05-2017
Tipo: Europeo
Importe financiado: 70000,00 Euros.
- iMarina
Variabilidad en tecnologías nanométricas: tolerancia, fiabilidad y aprovechamiento
- LÓPEZ ASUNCIÓN, SAMUEL (Investigador/a)
- BAHRAMALI, ASGHAR (Miembro del equipo de trabajo)
- LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))
- LOPEZ BARRIO, CARLOS ALBERTO (Participante)
- ITUERO HERRERO, PABLO (Participante)
Ejecución: 01-01-2016 - 31-12-2019
Tipo: Nacional
Importe financiado: 87241,00 Euros.
- iMarina
Efficient and Robust Hardware for Brain-Inspired Computin
- MERINO BALAGUER, IRENE (Miembro del equipo de trabajo)
- ALVAREZ MENDEZ, ANDRES ARTURO (Miembro del equipo de trabajo)
- ROLDAN MADROÑERO, JOSE (Miembro del equipo de trabajo)
- MENA PACHECO, JAVIER DE (Miembro del equipo de trabajo)
- GARRIDO GALVEZ, MARIO (Miembro del equipo de trabajo)
- GRACIA HERRANZ, AMADEO DE (Miembro del equipo de trabajo)
- LÓPEZ ASUNCIÓN, SAMUEL (Miembro del equipo de trabajo)
- LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))
- ITUERO HERRERO, PABLO (Investigador principal (IP))
- AGUSTIN SAENZ, JAVIER (Participante)
- RODRIGUEZ DOMINGUEZ, ANDRES (Participante)
- LOPEZ BARRIO, CARLOS ALBERTO (Participante)
Ejecución: 01-01-2019 - 31-12-2022
Tipo: Nacional
Importe financiado: 161777,00 Euros.
- iMarina
NEUROWARE: Efficient and Robust Hardware for Brain-Inspired Computing
- María Luisa López-Vallejo
- Pablo Ituero (Investigador principal (IP))
- ITUERO HERRERO, PABLO (Investigador principal (IP))
- GARRIDO GALVEZ, MARIO (Investigador/a)
- GRACIA HERRANZ, AMADEO DE (Investigador/a)
- LOPEZ BARRIO, CARLOS ALBERTO (Investigador/a)
- LÓPEZ ASUNCIÓN, SAMUEL (Investigador/a)
Ejecución: 01-01-2019 - 31-12-2022
Tipo: Nacional
Importe financiado: 133700,00 Euros.
- iMarina
MISTI: Autonomous Synthetic Cells for Sensing Applications
- MENA PACHECO, JAVIER DE (Investigador, Becario colaborador)
- De Gracia Herranz A (Investigador/a)
- De Mena Pacheco J (Investigador/a)
- LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))
Ejecución: 01-01-2020 - 31-08-2021
Tipo: Internacional
Importe financiado: 25000,00 Euros.
- iMarina
Power estimation and power optimization policies for processor-based systems
- López Vallejo, María Luisa (Director) Doctorando: Ayala Rodrigo, José Luis
1/1/2005
- iMarina
Hardware acceleration of Monte Carlo-based simulations
- López Vallejo, María Luisa (Director) Doctorando: Echeverría Aramendi, Pedro
1/1/2011
- iMarina
Implementación de Algoritmos de Procesado de Señal sobre FPGA: Especificación, Reutilización y Exploración del Espacio de Diseño
- López Vallejo, María Luisa (Director) Doctorando: Sánchez Marcos, Miguel Ángel
1/1/2012
- iMarina
On-Chip Thermal Monitoring: Design, Placement and Interconnection of Temperature Sensors
- López Vallejo, Marisa (Director) Doctorando: Ituero Herrero, Pablo
1/1/2012
- iMarina
Design and simulation of deep nanometer SRAM cells under energy, mismatch, and radiation constraints
- López Vallejo, Marisa (Director) Doctorando: Royer del Barrio, Pablo
1/1/2015
- iMarina
Fault management techniques for systems with SRAM-based FPGAs
- López Vallejo, Marisa (Director) Doctorando: Herrera Alzu, Ignacio
1/1/2015
- iMarina
Modeling and design of ring oscillators and their application in radiation environments
- López Vallejo, María Luisa (Director)
- LOPEZ VALLEJO, M. LUISA (Director) Doctorando: Agustín Sáenz, Javier
1/1/2017
- iMarina
Study, design and validation of a framework model for smoke and particle-filled atmospheres
- López Vallejo, María Luisa (Director)
- LOPEZ VALLEJO, M. LUISA (Director) Doctorando: Nadal Serrano, José María
1/1/2017
- iMarina
Resistive RAM: simulation and modeling for reliable design
- López Vallejo, María Luisa (Director)
- LOPEZ VALLEJO, M. LUISA (Director) Doctorando: García Redondo, Fernando
1/1/2017
- iMarina
VORRICHTUNG ZUR MESSUNG VON CHIP-LECKAGEFLUSS UND -TEMPERATUR
- ITUERO HERRERO PABLO (Inventores/autores/obtentores)
- AYALA RODRIGO JOSE LUIS (Inventores/autores/obtentores)
- LOPEZ VALLEJO MARISA (Inventores/autores/obtentores)
27/7/2007
- iMarina
PROCEDIMIENTO Y ARQUITECTURA ELECTRONICA PARA LA DETECCION SOVA OPTIMA BASADO EN EL RASTREO DE PUNTOS DE FUSION
- LOPEZ BARRIO, CARLOS ALBERTO (Inventores/autores/obtentores)
- López Vallejo, María Luisa (Inventores/autores/obtentores)
- ITUERO HERRERO, PABLO (Inventores/autores/obtentores)
- ARRABAL AZZALINI,CARLOS (Inventores/autores/obtentores)
17/4/2008
- iMarina
APARATO PARA LA MEDIDA DE TEMPERATURA Y CORRIENTE DE FUGAS EN UN CHIP.
- López Vallejo, Marisa (Inventores/autores/obtentores)
- AYALA RODRIGO, JOSE LUIS (Inventores/autores/obtentores)
- ITUERO HERRERO,PABLO (Inventores/autores/obtentores)
7/7/2008
- iMarina
Grupos de investigación
-
Laboratorio de Sistemas Integrados (LSI)
Rol: Investigador Principal
Perfiles de investigador/a
-
ORCID
-
Publons
-
Scopus Author ID