Lopez Vallejo, M. Luisa m.lopez.vallejo@upm.es
Actividades
- Artículos 54
- Libros 0
- Capítulos de libro 5
- Congresos 96
- Documentos de trabajo 0
- Informes técnicos 0
- Proyectos de investigación 16
- Tesis dirigidas 11
- Patentes o licencias de software 3
Welcome message
- Camacho, D.
- Yildirim, T.
- Nguyen, N.T.
- Badica, C.
- Salcedo, S.
Plos One (p. xvi) - 24/9/2015
Editor: Institute of Electrical and Electronics Engineers Inc.
10.1109/inista.2015.7276717 Ver en origen
- ISBN 978-146739096-5
- ISSN/ISBN 9781467390965
Using pMOS Pass-Gates to Boost SRAM Performance by Exploiting Strain Effects in Sub-20-nm FinFET Technologies
- Royer, P
- López-Vallejo, M
Ieee Transactions On Nanotechnology (p. 1226-1233) - 1/11/2014
10.1109/tnano.2014.2354073 Ver en origen
- ISSN 1536125X
Time-domain writing architecture for multilevel RRAM cells resilient to temperature and process variations
- Herranz, AD
- Lopez-Vallejo, M
Integration-The Vlsi Journal (p. 141-149) - 1/11/2020
10.1016/j.vlsi.2020.07.001 Ver en origen
- ISSN 01679260
Time to Digital Sensing for Multilevel RRAM Cells
- Herranz, AD
- López-Vallejo, M
Ieee Access (p. 160216-160223) - 1/1/2021
10.1109/access.2021.3132202 Ver en origen
- ISSN 21693536
Thermal analysis and modeling of embedded processors
- Ayala, JL
- Méndez, C
- López-Vallejo, M
Computers & Electrical Engineering (p. 142-154) - 1/1/2010
10.1016/j.compeleceng.2009.07.001 Ver en origen
- ISSN 00457906
System Design Framework and Methodology for Xilinx Virtex FPGA Configuration Scrubbers
- Herrera-Alzu, I
- López-Vallejo, M
Ieee Transactions On Nuclear Science (p. 619-629) - 1/1/2014
10.1109/tns.2013.2292816 Ver en origen
- ISSN 00189499
Simple method to generate calibrated synthetic smoke-like atmospheres at microscopic scale
- Nadal-Serrano, JM
- de la Pedrosa, EGG
- Lopez-Vallejo, M
- González, ADF
- Lopez-Barrio, C
Plos One - 1/8/2019
Serial Butterflies for Non-Power-of-Two FFT Architectures in 5G and Beyond
- Bautista, VM
- Garrido, M
- Lopez-Vallejo, M
Ieee Transactions On Circuits And Systems I-Regular Papers (p. 3992-4003) - 1/10/2023
10.1109/tcsi.2023.3298207 Ver en origen
- ISSN 15498328
Self-controlled multilevel writing architecture for fast training in neuromorphic RRAM applications
- Garcia-Redondo, F
- Lopez-Vallejo, M
Nanotechnology - 31/7/2018
10.1088/1361-6528/aad2fa Ver en origen
- ISSN 09574484
Reference-free power supply monitor with enhanced robustness against process and temperature variations
- Aparicio H
- Ituero P
- López-Vallejo M
Integration-The Vlsi Journal (p. 127-135) - 1/1/2022
10.1016/j.vlsi.2021.09.004 Ver en origen
- ISSN 01679260
Este/a investigador/a no tiene libros.
XHDL: Extending VHDL to improve core parameterization and reuse
- Marcos, MAS
- Herrero, AF
- López-Vallejo, M
Advances In Design And Specification Languages For Socs: Selected Contributions From Fdl'04 (p. 217-235) - 1/12/2005
Temperature Monitoring Issues in Nanometer CMOS Integrated Circuits
- Ituero P
- López-Vallejo M
Advanced Circuits For Emerging Technologies (p. 483-507) - 7/5/2012
State-of-the-art SoC communication architectures
- Ayala J
- López-Vallejo M
- Bertozzi D
- Benini L
Embedded Systems: Handbook (p. 20-1) - 1/1/2005
SoC communication architectures: From interconnection buses to packet-switched NoCs
- Ayala J
- López-Vallejo M
- Bertozzi D
- Benini L
Embedded Systems Design And Verification: Embedded Systems Handbook, Second Edition (p. 14-1) - 1/1/2009
- iMarina
Diseño de memorias RAM estáticas BiCMOS de doble puerto
- María Luisa López Vallejo
- Rafael Burriel Lluna
- Octavio Nieto-Taladriz
Viii Congreso Diseño De Circuitos Integrados: Málaga, 9 Al 11 De Noviembre De 1993 (p. 20-24) - 1/1/1993
- iMarina
Improvement of Radar Capabilities by Reconfigurable Digital Signal Processing
- GARCIA REDONDO, FERNANDO
- Sanchez Garcia, Miguel Angel
- LOPEZ VALLEJO, M. LUISA
- LOPEZ BARRIO, CARLOS ALBERTO
- Grajal de la Fuente, Jesús
Proceedings Of The Xxviii Conference On Design Of Circuits And Integrated Systems 2013 (p. 1-6) - 27/11/2013
- iMarina
Implementation tradeoffs of triangle traversal algorithms for graphics processing
- Royer P
- Ituero P
- Lopez-Vallejo M
- Barrio C
Proceedings Of The 2014 29th Conference On Design Of Circuits And Integrated Systems, Dcis 2014 (p. 1-6) - 1/1/2014
Hardware-software partitioning at the knowledge level
- Lopez-Vallejo, ML
- Lopez, JC
- Iglesias, CA
Applied Intelligence (p. 173-184) - 1/1/1999
10.1023/a:1008323819235 Ver en origen
- ISSN 0924669X
Hardware reuse improvement through the domain specific language dHDL
- Sánchez M
- López-Vallejo M
- Iglesias C
2012 10th Ieee International Symposium On Parallel And Distributed Processing With Applications, Ispa 2012 (p. 857-858) - 15/10/2012
10.1109/ispa.2012.133 Ver en origen
- ISSN 9780769547015
GPU Accelerated Hybrid Lattice-Grid Algorithm for Options Pricing
- Omeru, JO
- Thomas, D
2014 International Conference On High Performance Computing & Simulation (Hpcs) (p. 758-765) - 1/1/2014
- iMarina
Four-injector variability modeling of FinFET predictive technology models
- Royer, P
- López-Vallejo, M
- Redondo, FG
- Barrio, CAL
2014 5th European Workshop On Cmos Variability, Vari 2014 (p. 1-6) - 13/11/2014
FPGA-Optimised High-Quality Uniform Random Number Generators
- Thomas, DB
- Luk, W
Fpga 2008: Sixteenth Acm/Sigda International Symposium On Field-Programmable Gate Arrays (p. 235-244) - 1/1/2008
- iMarina
FPGA acceleration of Monte Carlo-based financial simulation: Design challenges and lessons learnt
- LOPEZ VALLEJO, M. LUISA
1/1/2011
- iMarina
FPGA Gaussian random number generator based on quintic hermite interpolation inversion
- Echeverría, P
- López-Vallejo, M
Midwest Symposium On Circuits And Systems (p. 871-874) - 1/12/2007
10.1109/mwscas.2007.4488710 Ver en origen
- ISSN 15483746
- iMarina
- iMarina
Exploring temperature-aware design of memory architectures in VLIW systems
- David Atienza
- Anya Apavatjrut
- AYALA RODRIGO, JOSE LUIS
- LOPEZ VALLEJO, M. LUISA
Innovative Architecture For Future Generation High-Performance Processors And Systems (p. 81-+) - 1/12/2007
10.1109/iwia.2007.7 Ver en origen
- iMarina
- iMarina
Este/a investigador/a no tiene documentos de trabajo.
Este/a investigador/a no tiene informes técnicos.
moBile, Autonomous and affordable SYstem to increase safety in Large unpredIctable environmentS
- Grajal de la Fuente, Jesús (Investigador principal (IP))
- YESTE OJEDA, OMAR ARTEMI (Participante)
- LOPEZ VALLEJO, M. LUISA (Participante)
- ITUERO HERRERO, PABLO (Participante)
- LOPEZ BARRIO, CARLOS ALBERTO (Participante)
Ejecución: 01-05-2011 - 30-04-2013
Tipo: Internacional
Importe financiado: 174748,00 Euros.
- iMarina
Variabilidad en tecnologías nanométricas: tolerancia, fiabilidad y aprovechamiento
- LÓPEZ ASUNCIÓN, SAMUEL (Investigador/a)
- BAHRAMALI, ASGHAR (Miembro del equipo de trabajo)
- LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))
- LOPEZ BARRIO, CARLOS ALBERTO (Participante)
- ITUERO HERRERO, PABLO (Participante)
Ejecución: 01-01-2016 - 31-12-2019
Tipo: Nacional
Importe financiado: 87241,00 Euros.
- iMarina
Tolerancia a variaciones PVT y radiación en tecnologías nanométricas
- ITUERO HERRERO, PABLO (Participante)
- AGUSTIN SAENZ, JAVIER (Participante)
- LOPEZ BARRIO, CARLOS ALBERTO (Participante)
- GARCIA REDONDO, FERNANDO (Participante)
- LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))
Ejecución: 01-01-2013 - 30-06-2017
Tipo: Nacional
- iMarina
Tecnologías y plataformas emergentes para computación neuromórfica en espacio
- ITUERO HERRERO, PABLO (Investigador principal (IP))
- GRACIA HERRANZ, AMADEO DE (Participante)
- LÓPEZ ASUNCIÓN, SAMUEL (Miembro del equipo de trabajo)
- LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))
- MENA PACHECO, JAVIER DE (Miembro del equipo de trabajo)
- Carreras Vaquer, Carlos (Participante)
Ejecución: 01-09-2023 - 31-08-2027
Tipo: Nacional
- iMarina
THE APPLICATION OF NEUROMORPHIC PROCESSORS TO SATCOM APPLICATIONS
- Velasco Martinez, Guillermo (Participante)
- LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))
Ejecución: 05-05-2022 - 16-03-2023
- iMarina
Soporte a la definición, diseño, desarrollo y validación de una biblioteca microelectrónica de células estándar endurecida frente a radiación, compatible con la tecnología IHP SGB25RH. Proyecto Europeo EUROSTARS LIBRA
- LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))
Ejecución: 01-09-2015 - 31-05-2017
Tipo: Europeo
Importe financiado: 70000,00 Euros.
- iMarina
Sistemas ultraligeros de monitorización para vehículos aéreos no tripulados basados en redes neuronales convolucionales
- GRACIA HERRANZ, AMADEO DE (Participante)
- LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))
- ALVAREZ MENDEZ, ANDRES ARTURO (Miembro del equipo de trabajo)
- GARRIDO GALVEZ, MARIO (Participante)
- MERINO BALAGUER, IRENE (Miembro del equipo de trabajo)
- ITUERO HERRERO, PABLO (Investigador principal (IP))
- LÓPEZ ASUNCIÓN, SAMUEL (Miembro del equipo de trabajo)
- MENA PACHECO, JAVIER DE (Miembro del equipo de trabajo)
Ejecución: 01-12-2022 - 30-11-2024
Tipo: Nacional
Importe financiado: 137885,00 Euros.
- iMarina
Prototipo de medida de velocidad y distancia
- LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))
Ejecución: 01-09-2020 - 30-04-2021
Tipo: Nacional
Importe financiado: 12000,00 Euros.
- iMarina
Optimización de consumo y temperaturas en arquitecturas complejas
- LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))
Ejecución: 01-10-2006 - 30-09-2009
Tipo: Nacional
- iMarina
NEUROWARE: Efficient and Robust Hardware for Brain-Inspired Computing
- María Luisa López-Vallejo
- Pablo Ituero (Investigador principal (IP))
- ITUERO HERRERO, PABLO (Investigador principal (IP))
- GARRIDO GALVEZ, MARIO (Investigador/a)
- GRACIA HERRANZ, AMADEO DE (Investigador/a)
- LOPEZ BARRIO, CARLOS ALBERTO (Investigador/a)
- LÓPEZ ASUNCIÓN, SAMUEL (Investigador/a)
Ejecución: 01-01-2019 - 31-12-2022
Tipo: Nacional
Importe financiado: 133700,00 Euros.
- iMarina
Variability-aware design of front-end circuits for self-powered applications
- López Vallejo, María Luisa (Director) Doctorando: Bahramali, Asghar
13/4/2021
- iMarina
Study, design and validation of a framework model for smoke and particle-filled atmospheres
- López Vallejo, María Luisa (Director)
- LOPEZ VALLEJO, M. LUISA (Director) Doctorando: Nadal Serrano, José María
1/1/2017
- iMarina
Resistive RAM: simulation and modeling for reliable design
- López Vallejo, María Luisa (Director)
- LOPEZ VALLEJO, M. LUISA (Director) Doctorando: García Redondo, Fernando
1/1/2017
- iMarina
Power estimation and power optimization policies for processor-based systems
- López Vallejo, María Luisa (Director) Doctorando: Ayala Rodrigo, José Luis
1/1/2005
- iMarina
On-Chip Thermal Monitoring: Design, Placement and Interconnection of Temperature Sensors
- López Vallejo, Marisa (Director) Doctorando: Ituero Herrero, Pablo
1/1/2012
- iMarina
Modeling and design of ring oscillators and their application in radiation environments
- López Vallejo, María Luisa (Director)
- LOPEZ VALLEJO, M. LUISA (Director) Doctorando: Agustín Sáenz, Javier
1/1/2017
- iMarina
Interfacing Memristors for Reliable Computing
- López Vallejo, María Luisa (Director) Doctorando: Gracia Herranz, Amadeo de
21/12/2023
- iMarina
Implementación de Algoritmos de Procesado de Señal sobre FPGA: Especificación, Reutilización y Exploración del Espacio de Diseño
- López Vallejo, María Luisa (Director) Doctorando: Sánchez Marcos, Miguel Ángel
1/1/2012
- iMarina
Hardware acceleration of Monte Carlo-based simulations
- López Vallejo, María Luisa (Director) Doctorando: Echeverría Aramendi, Pedro
1/1/2011
- iMarina
VORRICHTUNG ZUR MESSUNG VON CHIP-LECKAGEFLUSS UND -TEMPERATUR
- ITUERO HERRERO PABLO (Inventores/autores/obtentores)
- AYALA RODRIGO JOSE LUIS (Inventores/autores/obtentores)
- LOPEZ VALLEJO MARISA (Inventores/autores/obtentores)
27/7/2007
- iMarina
PROCEDIMIENTO Y ARQUITECTURA ELECTRONICA PARA LA DETECCION SOVA OPTIMA BASADO EN EL RASTREO DE PUNTOS DE FUSION
- LOPEZ BARRIO, CARLOS ALBERTO (Inventores/autores/obtentores)
- López Vallejo, María Luisa (Inventores/autores/obtentores)
- ITUERO HERRERO, PABLO (Inventores/autores/obtentores)
- ARRABAL AZZALINI,CARLOS (Inventores/autores/obtentores)
17/4/2008
- iMarina
APARATO PARA LA MEDIDA DE TEMPERATURA Y CORRIENTE DE FUGAS EN UN CHIP.
- López Vallejo, Marisa (Inventores/autores/obtentores)
- AYALA RODRIGO, JOSE LUIS (Inventores/autores/obtentores)
- ITUERO HERRERO,PABLO (Inventores/autores/obtentores)
7/7/2008
- iMarina
Grupos de investigación
-
Laboratorio de Sistemas Integrados (LSI)
Rol: Investigador Principal
Perfiles de investigador/a
-
ORCID
-
Publons
-
Scopus Author ID