Lopez Vallejo, M. Luisa m.lopez.vallejo@upm.es

Actividades

Using pMOS Pass-Gates to Boost SRAM Performance by Exploiting Strain Effects in Sub-20-nm FinFET Technologies

  • Royer, P
  • López-Vallejo, M

Ieee Transactions On Nanotechnology (p. 1226-1233) - 1/11/2014

10.1109/tnano.2014.2354073 Ver en origen

  • ISSN 1536125X

On the Design and Analysis of Reliable RRAM-CMOS Hybrid Circuits

  • García-Redondo, F
  • López-Vallejo, M

Ieee Transactions On Nanotechnology (p. 514-522) - 1/5/2017

10.1109/tnano.2017.2697311 Ver en origen

  • ISSN 1536125X

Implementation of a Real-Time Spectrum Analyzer on FPGA Platforms

  • Iglesias, V
  • Grajal, J
  • Sánchez, MA
  • López-Vallejo, M

Ieee Transactions On Instrumentation And Measurement (p. 338-355) - 1/2/2015

10.1109/tim.2014.2344411 Ver en origen

  • ISSN 00189456

Serial Butterflies for Non-Power-of-Two FFT Architectures in 5G and Beyond

  • Bautista, VM
  • Garrido, M
  • Lopez-Vallejo, M

Ieee Transactions On Circuits And Systems I-Regular Papers (p. 3992-4003) - 1/10/2023

10.1109/tcsi.2023.3298207 Ver en origen

  • ISSN 15498328

Auto-Erasable RRAM Architecture Secured Against Physical and Firmware Attacks

  • García-Redondo, F
  • López-Vallejo, M

Ieee Transactions On Circuits And Systems I-Regular Papers (p. 1581-1590) - 1/5/2018

10.1109/tcsi.2017.2755123 Ver en origen

  • ISSN 15498328

An In-Depth Analysis of Ring Oscillators: Exploiting Their Configurable Duty-Cycle

  • Agustin, J
  • Lopez-Vallejo, M

Ieee Transactions On Circuits And Systems I-Regular Papers (p. 2485-2494) - 1/10/2015

10.1109/tcsi.2015.2476300 Ver en origen

  • ISSN 15498328

Implementing FFT-Based Digital Channelized Receivers on FPGA Platforms

  • Sánchez, MA
  • Garrido, M
  • Lopez-Vallejo, M
  • Grajal, J

Ieee Transactions On Aerospace And Electronic Systems (p. 1567-1585) - 1/12/2008

10.1109/taes.2008.4667732 Ver en origen

  • ISSN 00189251

Real-Time Low-Complexity Automatic Modulation Classifier for Pulsed Radar Signals

  • Iglesias, V
  • Grajal, J
  • Royer, P
  • Sánchez, MA
  • López-Vallejo, M
  • Yeste-Ojeda, OA

Ieee Transactions On Aerospace And Electronic Systems (p. 108-126) - 1/1/2015

10.1109/taes.2014.130183 Ver en origen

  • ISSN 00189251

Ratio-Based Temperature-Sensing Technique Hardened Against Nanometer Process Variations

  • Ituero, P
  • López-Vallejo, M

Ieee Sensors Journal (p. 442-443) - 21/1/2013

10.1109/jsen.2012.2227713 Ver en origen

  • ISSN 1530437X

A Survey on Theoretical and Practical Aspects of Imaging Aids for Artificial Vision in Professional Environments

  • Nadal-Serrano, JM
  • Lopez-Vallejo, M

Ieee Sensors Journal (p. 2719-2731) - 26/5/2015

10.1109/jsen.2015.2390921 Ver en origen

  • ISSN 1530437X

Este/a investigador/a no tiene libros.

Diseño de memorias RAM estáticas BiCMOS de doble puerto

  • María Luisa López Vallejo
  • Rafael Burriel Lluna
  • Octavio Nieto-Taladriz

Viii Congreso Diseño De Circuitos Integrados: Málaga, 9 Al 11 De Noviembre De 1993 (p. 20-24) - 1/1/1993

  • iMarina

State-of-the-art SoC communication architectures

  • Ayala J
  • López-Vallejo M
  • Bertozzi D
  • Benini L

Embedded Systems: Handbook (p. 20-1) - 1/1/2005

10.1201/9781420038163 Ver en origen

SoC communication architectures: From interconnection buses to packet-switched NoCs

  • Ayala J
  • López-Vallejo M
  • Bertozzi D
  • Benini L

Embedded Systems Design And Verification: Embedded Systems Handbook, Second Edition (p. 14-1) - 1/1/2009

  • iMarina

XHDL: Extending VHDL to improve core parameterization and reuse

  • Marcos, MAS
  • Herrero, AF
  • López-Vallejo, M

Advances In Design And Specification Languages For Socs: Selected Contributions From Fdl'04 (p. 217-235) - 1/12/2005

10.1007/0-387-26151-6_16 Ver en origen

Temperature Monitoring Issues in Nanometer CMOS Integrated Circuits

  • Ituero P
  • López-Vallejo M

Advanced Circuits For Emerging Technologies (p. 483-507) - 7/5/2012

10.1002/9781118181508.ch19 Ver en origen

Thermal Analysis of the Shared Register File in VLIW Architectures.

  • A. Apavatjrut
  • AYALA RODRIGO, JOSE LUIS
  • LOPEZ VALLEJO, M. LUISA

18/5/2007

  • iMarina

Organización del congreso DCIS XXXV (2020). Conference on Design of Circuits and Integrated Systems

  • LOPEZ VALLEJO, M. LUISA (Presidencia del comité organizador)
  • LOPEZ BARRIO, CARLOS ALBERTO (Presidencia del comité organizador)

18/11/2020

  • iMarina

Summer School on Brain-inspired Circuits and Systems

  • LOPEZ VALLEJO, M. LUISA (Director)

8/9/2022

  • iMarina

FPGA acceleration of Monte Carlo-based financial simulation: Design challenges and lessons learnt

  • LOPEZ VALLEJO, M. LUISA

1/1/2011

  • iMarina

Design and Implementation of Floating-Point FFT Architectures for FPGA Devices

  • AGUSTIN SAENZ, JAVIER
  • LOPEZ VALLEJO, M. LUISA

Xxviith Conference On Design Of Circuits And Integrated Systems (p. 38-43) - 28/11/2012

  • iMarina

Development of a standard single floating-point library and its encapsulation for reuse

  • LOPEZ VALLEJO, M. LUISA
  • LOPEZ BARRIO, CARLOS ALBERTO

Xxiv Conference On Design Of Circuits And Integrated Systems (p. 0-0) - 18/11/2009

  • iMarina

Real-time radar pulse parameter extractor

  • Iglesias, V
  • Grajal, J
  • Yeste-Ojeda, O
  • Garrido, M
  • Sánchez, MA
  • López-Vallejo, M

Real-Time Radar Pulse Parameter Extractor (p. 371-375) - 19/5/2014

10.1109/radar.2014.6875617 Ver en origen

  • ISSN 10975659

A 365mv, 13 nw CMOS-only energy harvested reference voltage for RFID applications in 40 nm technology

  • Bahramali, A
  • Lopez-Vallejo, M
  • Barrio, CL

Proceedings Xxxiv Conference On Design Of Circuits And Integrated Systems, Dcis 2019 - 20/11/2019

8959909 Ver en origen

Improvement of Radar Capabilities by Reconfigurable Digital Signal Processing

  • GARCIA REDONDO, FERNANDO
  • Sanchez Garcia, Miguel Angel
  • LOPEZ VALLEJO, M. LUISA
  • LOPEZ BARRIO, CARLOS ALBERTO
  • Grajal de la Fuente, Jesús

Proceedings Of The Xxviii Conference On Design Of Circuits And Integrated Systems 2013 (p. 1-6) - 27/11/2013

  • iMarina

A low-power pipelined CAM for high-performance IP routing

  • Echeverría, P
  • Ayala, JL
  • López-Vallejo, M

Proceedings Of The Sixth International Caribbean Conference On Devices, Circuits And Systems, Iccdcs 2006 - Final Program And Technical Digest (p. 249-254) - 1/12/2006

10.1109/iccdcs.2006.250869 Ver en origen

Este/a investigador/a no tiene documentos de trabajo.

Este/a investigador/a no tiene informes técnicos.

Efficient and Robust Hardware for Brain-Inspired Computin

  • MERINO BALAGUER, IRENE (Miembro del equipo de trabajo)
  • ALVAREZ MENDEZ, ANDRES ARTURO (Miembro del equipo de trabajo)
  • ROLDAN MADROÑERO, JOSE (Miembro del equipo de trabajo)
  • MENA PACHECO, JAVIER DE (Miembro del equipo de trabajo)
  • GARRIDO GALVEZ, MARIO (Miembro del equipo de trabajo)
  • GRACIA HERRANZ, AMADEO DE (Miembro del equipo de trabajo)
  • LÓPEZ ASUNCIÓN, SAMUEL (Miembro del equipo de trabajo)
  • LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))
  • ITUERO HERRERO, PABLO (Investigador principal (IP))
  • AGUSTIN SAENZ, JAVIER (Participante)
  • RODRIGUEZ DOMINGUEZ, ANDRES (Participante)
  • LOPEZ BARRIO, CARLOS ALBERTO (Participante)
... Ver más Contraer

Ejecución: 01-01-2019 - 31-12-2022

Tipo: Nacional

Importe financiado: 161777,00 Euros.

  • iMarina

Variabilidad en tecnologías nanométricas: tolerancia, fiabilidad y aprovechamiento

  • LÓPEZ ASUNCIÓN, SAMUEL (Investigador/a)
  • BAHRAMALI, ASGHAR (Miembro del equipo de trabajo)
  • LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))
  • LOPEZ BARRIO, CARLOS ALBERTO (Participante)
  • ITUERO HERRERO, PABLO (Participante)

Ejecución: 01-01-2016 - 31-12-2019

Tipo: Nacional

Importe financiado: 87241,00 Euros.

  • iMarina

Tolerancia a variaciones PVT y radiación en tecnologías nanométricas

  • ITUERO HERRERO, PABLO (Participante)
  • AGUSTIN SAENZ, JAVIER (Participante)
  • LOPEZ BARRIO, CARLOS ALBERTO (Participante)
  • GARCIA REDONDO, FERNANDO (Participante)
  • LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))

Ejecución: 01-01-2013 - 30-06-2017

Tipo: Nacional

  • iMarina

moBile, Autonomous and affordable SYstem to increase safety in Large unpredIctable environmentS

  • Grajal de la Fuente, Jesús (Investigador principal (IP))
  • YESTE OJEDA, OMAR ARTEMI (Participante)
  • LOPEZ VALLEJO, M. LUISA (Participante)
  • ITUERO HERRERO, PABLO (Participante)
  • LOPEZ BARRIO, CARLOS ALBERTO (Participante)

Ejecución: 01-05-2011 - 30-04-2013

Tipo: Internacional

Importe financiado: 174748,00 Euros.

  • iMarina

Diseño electrónico avanzado: Consumo, temperatura y altas prestaciones

  • ECHEVERRIA ARAMENDI, PEDRO (Participante)
  • GARCIA REDONDO, FERNANDO (Miembro del equipo de trabajo)
  • SANZ HERVAS, ALFREDO (Participante)
  • ITUERO HERRERO, PABLO (Participante)
  • LOPEZ BARRIO, CARLOS ALBERTO (Participante)
  • LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))

Ejecución: 01-01-2010 - 31-12-2012

Tipo: Nacional

Importe financiado: 75503,80 Euros.

  • iMarina

THE APPLICATION OF NEUROMORPHIC PROCESSORS TO SATCOM APPLICATIONS

  • Velasco Martinez, Guillermo (Participante)
  • LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))

Ejecución: 05-05-2022 - 16-03-2023

  • iMarina

Autonomous sensing platform for structural monitoring of transmission towers.

  • Amadeo de Gracia Herranz (Investigador/a)
  • María Luisa López Vallejo (Investigador principal (IP))
  • MENA PACHECO, JAVIER DE (Investigador/a)

Ejecución: 01-01-2022 - 31-12-2023

Tipo: Internacional

Importe financiado: 70000,00 Euros.

  • iMarina

Análisis tecnológico y desarrollo de técnicas de mitigación de fallos en la tecnología GF 22FDX” - CONVER2021.

  • María Luisa López Vallejo (Investigador principal (IP))
  • MENA PACHECO, JAVIER DE (Investigador/a)

Ejecución: 01-09-2021 - 31-03-2022

  • iMarina

Prototipo de medida de velocidad y distancia

  • LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))

Ejecución: 01-09-2020 - 30-04-2021

Tipo: Nacional

Importe financiado: 12000,00 Euros.

  • iMarina

MISTI: Autonomous Synthetic Cells for Sensing Applications

  • MENA PACHECO, JAVIER DE (Investigador, Becario colaborador)
  • De Gracia Herranz A (Investigador/a)
  • De Mena Pacheco J (Investigador/a)
  • LOPEZ VALLEJO, M. LUISA (Investigador principal (IP))

Ejecución: 01-01-2020 - 31-08-2021

Tipo: Internacional

Importe financiado: 25000,00 Euros.

  • iMarina

Variability-aware design of front-end circuits for self-powered applications

  • López Vallejo, María Luisa (Director) Doctorando: Bahramali, Asghar

13/4/2021

  • iMarina

Modeling and design of ring oscillators and their application in radiation environments

  • López Vallejo, María Luisa (Director)
  • LOPEZ VALLEJO, M. LUISA (Director) Doctorando: Agustín Sáenz, Javier

1/1/2017

  • iMarina

Study, design and validation of a framework model for smoke and particle-filled atmospheres

  • López Vallejo, María Luisa (Director)
  • LOPEZ VALLEJO, M. LUISA (Director) Doctorando: Nadal Serrano, José María

1/1/2017

  • iMarina

Resistive RAM: simulation and modeling for reliable design

  • López Vallejo, María Luisa (Director)
  • LOPEZ VALLEJO, M. LUISA (Director) Doctorando: García Redondo, Fernando

1/1/2017

  • iMarina

Design and simulation of deep nanometer SRAM cells under energy, mismatch, and radiation constraints

  • López Vallejo, Marisa (Director) Doctorando: Royer del Barrio, Pablo

1/1/2015

  • iMarina

Fault management techniques for systems with SRAM-based FPGAs

  • López Vallejo, Marisa (Director) Doctorando: Herrera Alzu, Ignacio

1/1/2015

  • iMarina

Implementación de Algoritmos de Procesado de Señal sobre FPGA: Especificación, Reutilización y Exploración del Espacio de Diseño

  • López Vallejo, María Luisa (Director) Doctorando: Sánchez Marcos, Miguel Ángel

1/1/2012

  • iMarina

On-Chip Thermal Monitoring: Design, Placement and Interconnection of Temperature Sensors

  • López Vallejo, Marisa (Director) Doctorando: Ituero Herrero, Pablo

1/1/2012

  • iMarina

Hardware acceleration of Monte Carlo-based simulations

  • López Vallejo, María Luisa (Director) Doctorando: Echeverría Aramendi, Pedro

1/1/2011

  • iMarina

Power estimation and power optimization policies for processor-based systems

  • López Vallejo, María Luisa (Director) Doctorando: Ayala Rodrigo, José Luis

1/1/2005

  • iMarina

PROCEDIMIENTO Y ARQUITECTURA ELECTRONICA PARA LA DETECCION SOVA OPTIMA BASADO EN EL RASTREO DE PUNTOS DE FUSION

  • LOPEZ BARRIO, CARLOS ALBERTO (Inventores/autores/obtentores)
  • López Vallejo, María Luisa (Inventores/autores/obtentores)
  • ITUERO HERRERO, PABLO (Inventores/autores/obtentores)
  • ARRABAL AZZALINI,CARLOS (Inventores/autores/obtentores)

17/4/2008

  • iMarina

APARATO PARA LA MEDIDA DE TEMPERATURA Y CORRIENTE DE FUGAS EN UN CHIP.

  • López Vallejo, Marisa (Inventores/autores/obtentores)
  • AYALA RODRIGO, JOSE LUIS (Inventores/autores/obtentores)
  • ITUERO HERRERO,PABLO (Inventores/autores/obtentores)

7/7/2008

  • iMarina

VORRICHTUNG ZUR MESSUNG VON CHIP-LECKAGEFLUSS UND -TEMPERATUR

  • ITUERO HERRERO PABLO (Inventores/autores/obtentores)
  • AYALA RODRIGO JOSE LUIS (Inventores/autores/obtentores)
  • LOPEZ VALLEJO MARISA (Inventores/autores/obtentores)

27/7/2007

  • iMarina
Última actualización de los datos: 24/04/24 13:19