Carreras Vaquer, Carlos carlos.carreras@upm.es

Actividades

A Formal Method for Optimal High-Level Casting of Heterogeneous Fixed-Point Adders and Subtractors

  • Sierra, Roberto
  • Carreras, Carlos
  • Caffarena, Gabriel
  • Lopez Barrio, Carlos A.;

Ieee Transactions On Computer-Aided Design Of Integrated Circuits And Systems (p. 52-62) - 1/1/2015

10.1109/tcad.2014.2365094 Ver en origen

  • ISSN 02780070

A complete dynamic power estimation model for data-paths in FPGA DSP designs

  • Jevtic R
  • Carreras C

Integration-The Vlsi Journal (p. 172-185) - 1/3/2012

10.1016/j.vlsi.2011.09.002 Ver en origen

  • ISSN 01679260

A multistandard frequency offset synchronization scheme for 802.11n, 802.16d, LTE, and DVB-T/H systems

  • González-Bayón J
  • Carreras C
  • Edfors O

Journal Of Computer Systems, Networks, And Communications - 6/5/2010

10.1155/2010/628657 Ver en origen

  • ISSN 1687739X

A reduced complexity scheme for carrier frequency synchronization in uplink 802.16e OFDMA

  • Gonzalez-Bayon, Javier
  • Fernandez-Herrero, Angel
  • Carreras, Carlos;

Eurasip Journal On Advances In Signal Processing - 1/12/2012

10.1186/1687-6180-2012-218 Ver en origen

  • ISSN 16876172

Binary division power models for high-level power estimation of FPGA-Based DSP Circuits

  • Jovanovic B
  • Jevtic R
  • Carreras C

Ieee Transactions On Industrial Informatics (p. 393-398) - 1/1/2014

10.1109/tii.2013.2261080 Ver en origen

  • ISSN 15513203

EVALUATION OF RAPID PROTOTYPING SOLUTIONS FOR A 802.16D FREQUENCY OFFSET ESTIMATION SCHEME

  • Gonzalez-Bayon, Javier
  • Fernandez-Herrero, Angel
  • Carreras, Carlos;

Journal Of Circuits Systems And Computers - 1/11/2012

10.1142/s0218126612500569 Ver en origen

  • ISSN 02181266

FPGA acceleration for DNA sequence alignment

  • Caffarena G
  • Pedreira C
  • Carreras C
  • Bojanic S
  • Nieto-Taladriz O

Journal Of Circuits Systems And Computers (p. 245-266) - 1/1/2007

10.1142/s0218126607003575 Ver en origen

  • ISSN 02181266

Fast and accurate computation of the round-off noise of linear time-invariant systems

  • López, JA
  • Caffarena, G
  • Carreras, C
  • Nieto-Taladriz, O

Iet Circuits Devices & Systems (p. 393-408) - 1/1/2008

10.1049/iet-cds:20070198 Ver en origen

  • ISSN 1751858X

Fast and accurate power estimation of FPGA DSP components based on high-level switching activity models

  • Jevtic R
  • Carreras C
  • Caffarena G

International Journal Of Electronics (p. 653-668) - 1/1/2008

10.1080/00207210801924024 Ver en origen

  • ISSN 00207217

Improved Schemes for Tracking Residual Frequency Offset in DVB-T Systems

  • Gonzalez-Bayon, Javier
  • Fernandez-Herrero, Angel
  • Carreras, Carlos;

Ieee Transactions On Consumer Electronics (p. 415-422) - 1/5/2010

10.1109/tce.2010.5505948 Ver en origen

  • ISSN 00983063

Este/a investigador/a no tiene libros.

Este/a investigador/a no tiene capítulos de libro.

High-Performance Decoding of Variable-Length Memory Data Packets for FPGA Stream Processing

  • Roberto Sierra
  • Filippo Mangani
  • Carlos Carreras
  • Gabriel Caffarena

2019 29th International Conference On Field Programmable Logic And Applications (Fpl) (p. 307-313) - 1/9/2019

10.1109/fpl.2019.00056 Ver en origen

High-level Switching Activity Models for Multipliers in FPGAs

  • Carreras Vaquer, Carlos

18/2/2007

  • iMarina

High-level synthesis of multiple word-length DSP algorithms using heterogeneous-resource FPGAs

  • Caffarena, G
  • López, JA
  • Carreras, C
  • Nieto-Taladriz, O

2018 28th International Conference On Field Programmable Logic And Applications (Fpl) (p. 675-678) - 1/12/2006

10.1109/fpl.2006.311288 Ver en origen

Interdependency of Fixed-Point Optimization and Architectural Synthesis for Reconfigurable Devices

  • Gabriel Caffarena Fernández
  • LOPEZ MARTIN, JUAN ANTONIO
  • Carreras Vaquer, Carlos

Actas De Las Xi Jornadas De Computación Reconfigurable Y Aplicaciones (p. 269-278) - 7/9/2011

  • iMarina

Interval-based Analysis and Word-length Optimization of Non-linear Systems with Control-flow Structures

  • LOPEZ MARTIN, JUAN ANTONIO
  • LOPEZ BARRIO, CARLOS ALBERTO
  • Carreras Vaquer, Carlos

Proceedings Of The 7th International Conference On Computational Methods, Iccm?16 (p. 1.333-1.342) - 1/8/2016

  • iMarina

Mesh traversal and sorting for efficient memory usage in scientific codes

  • Barrio P
  • Carreras C

Conference Proceedings Of The Ieee International Performance, Computing, And Communications Conference - 1/12/2011

10.1109/pccc.2011.6108106 Ver en origen

Optimized Architectural Synthesis of Fixed-Point Datapaths

  • Gerardo Leyva
  • LOPEZ MARTIN, JUAN ANTONIO
  • Nieto-Taladriz García, Octavio
  • Carreras Vaquer, Carlos

Proceedings Of the International Conference On Reconfigurable Computing And Fpgas, Reconfig'08 (p. 0-0) - 3/12/2008

10.1109/reconfig.2008.48 Ver en origen

Optimized synthesis of DSP cores combining logic-based and embedded FPGA resources

  • Caffarena G
  • López J
  • Carreras C
  • Nieto-Taladriz O

(p. 1-4) - 1/12/2006

10.1109/issoc.2006.321978 Ver en origen

Power estimation of dividers implemented in FPGAs

  • Bojan Jovanovic
  • Carreras Vaquer, Carlos

Proceedings Of The Acm Great Lakes Symposium On Vlsi, Glsvlsi (p. 313-318) - 3/6/2011

10.1145/1973009.1973072 Ver en origen

Precision-wise architectural synthesis of DSP circuits

  • Carreras Vaquer, Carlos

2013 21st European Signal Processing Conference, Eusipco 2013 (p. 562-566) - 1/12/2010

  • ISSN 22195491
  • iMarina

Este/a investigador/a no tiene documentos de trabajo.

Este/a investigador/a no tiene informes técnicos.

APPLICATION OF THE MULTISINE SIGNAL TO OBTAIN THE FREQUENCY RESPONSE WITH PSIM

  • LOPEZ MARTIN, JUAN ANTONIO (Colaborador/a)
  • Carreras Vaquer, Carlos (Colaborador/a)
  • Fernandez Herrero, Angel (Investigador principal (IP))

Ejecución: 03-04-2014 - 15-10-2018

Tipo: Interno

Financiado por: POWERSIM INC.

CORESIMULAERO

  • CHAVEZ MODENA, MIGUEL (Miembro del equipo de trabajo)
  • REDONDO CALLE, CARLOS (Miembro del equipo de trabajo)
  • VICENTE BUENDIA, JAVIER DE (Participante)
  • MESEGUER GARRIDO, FERNANDO (Participante)
  • VALERO SANCHEZ, EUSEBIO (Investigador principal (IP))

Ejecución: 01-01-2010 - 31-12-2011

Tipo: Nacional

Importe financiado: 15000,00 Euros.

  • iMarina

DESARROLLO DE UN SISTEMA DE COMUNICACIÓN DE ALTA VELOCIDAD ENTRE PCIE Y AURORA EN PLACAS ADM-PCIE-KU3

  • Carreras Vaquer, Carlos (Colaborador/a)
  • Fernandez Herrero, Angel (Colaborador/a)
  • LOPEZ MARTIN, JUAN ANTONIO (Investigador principal (IP))

Ejecución: 15-11-2016 - 15-01-2017

Tipo: Interno

  • iMarina

DISEÑO DE UN SISTEMA DE PROCESAMIENTO DIGITAL DE SEÑAL PARA LA OPTIMIZACIÓN DE MEDIDAS EN ENTORNOS DE FUSIÓN

  • Carreras Vaquer, Carlos (Colaborador/a)
  • LOPEZ MARTIN, JUAN ANTONIO (Investigador principal (IP))

Ejecución: 07-05-2012 - 30-09-2012

Tipo: Interno

  • iMarina

Design of Extremely Energy-Efficient Multi-Core Processor in Nanoscale CMOS for Media Processing in Portable Devices

  • Carreras Vaquer, Carlos (Investigador principal (IP))

Ejecución: 01-07-2011 - 30-06-2014

Tipo: Internacional

Importe financiado: 230027,20 Euros.

  • iMarina

El gas en las galaxias y en su entorno. Preparación científica y tecnológica para el SKA Procesado de datos en hardware

  • Sierra Cabrera, Roberto (Miembro del equipo de trabajo)
  • LOPEZ MARTIN, JUAN ANTONIO (Investigador principal (IP))
  • Carreras Vaquer, Carlos (Investigador principal (IP))

Ejecución: 01-01-2015 - 31-12-2016

Tipo: Nacional

Importe financiado: 42350,00 Euros.

  • iMarina

Entornos extremos de galaxias con los precursores de SKA - Desde el diseño del flujo de datos hacia su construcción - Procesado de datos en hardware

  • AMAT HERNANDEZ, IGNACIO (Miembro del equipo de trabajo)
  • Sierra Cabrera, Roberto (Miembro del equipo de trabajo)
  • Carreras Vaquer, Carlos (Investigador principal (IP))
  • LOPEZ MARTIN, JUAN ANTONIO (Participante)

Ejecución: 01-01-2019 - 31-12-2022

Tipo: Nacional

Importe financiado: 48400,00 Euros.

  • iMarina

Gas en el interior y en el entorno de las galaxias, Preparación científica para SKA y contribución al diseño del flujo de datos - Procesado de datos en hardware

  • Carlos Carreras Vaquer
  • Juan Antonio López Martín (Investigador principal (IP))
  • PAGAN ORTIZ, JOSUE (Investigador/a)

Ejecución: 01-01-2016 - 31-12-2019

Tipo: Nacional

Importe financiado: 102850,00 Euros.

  • iMarina

REALIZACIÓN DE UN DISEÑO PARA COMUNICACIÓN SERIE DE MUY ALTA VELOCIDAD UTILIZANDO LOS TRANSCEIVERS DE LAS FPGAS KINTEX-7 DE XILINX

  • Carreras Vaquer, Carlos (Colaborador/a)
  • Fernandez Herrero, Angel (Colaborador/a)
  • LOPEZ MARTIN, JUAN ANTONIO (Investigador principal (IP))

Ejecución: 01-12-2015 - 01-03-2016

Tipo: Interno

  • iMarina

SEGUR@: Seguridad y Confianza en la sociedad de la información

  • Ribagorda Garnacho, Arturo
  • Sanchez Reillo, Raul
  • Gonzalez-tablas Ferreres, Ana Isabel
  • Garcia Crespo, Angel
  • Ramos Alvarez, Benjamin
  • Lopez Martinez, Fernando
  • Gonzalez Carrasco, Israel
  • Aranda Gallego, Jose Manuel
  • Melendez Sanchez, Juan
  • Hernandez Castro, Julio Cesar
  • Mengibar Pozo, Luis
  • Ruiz Mezcua, Maria Belen
  • Garcia Lorenz, Michael Victorio
  • Martinez Fernandez, Paloma
  • Alcaide Raya, Almudena
  • Puente Rodriguez, Luis Antonio
  • Estevez Tapiador, Juan Manuel
  • Gomez Berbis, Juan Miguel
  • Palomar Gonzalez, Esther
  • Peris Lopez, Pedro
  • Diaz Orfila ., Agustin
  • Cortes Martinez, Francisco
  • Poza Lara, Maria Jesus
  • Blasco Alis, Jorge
  • Fuentes Garcia Romero De Tejada, Jose Maria De
  • Suarez De Tangil Rotaeche, Guillermo Nicolas
  • Pastrana Portillo, Sergio
  • Jimenez Mejias, Rafaela
... Ver más Contraer

Ejecución: 01-07-2007 - 31-12-2010

Tipo: Nacional

Financiado por: TELEFONICA INVESTIGACIÓN Y DESARROLLO, S.A.U.

Automated wordlength optimization framework for multi-source statistical interval-based analysis of nonlinear systems with control-flow structures

  • LOPEZ MARTIN, JUAN ANTONIO (Director)
  • Carreras Vaquer, Carlos (Director) Doctorando: Sedano Algarabel, Enrique

1/1/2016

  • iMarina

Combined Word-Length Allocation and High-Level Synthesis of Digital Signal Processing Circuits

  • Carlos Carreras Vaquer (Director)
  • Octavio Nieto-Taladriz (Director) Doctorando: Gabriel Caffarena Fernández

1/1/2008

  • iMarina

Compiler and runtime support for the execution of scientific codes with unstructured datasets on heterogeneous parallel architectures

  • Carlos Carreras Vaquer (Director) Doctorando: Pablo Barrio López Cortijo

1/1/2017

  • iMarina

EVALUACIÓN DE LOS EFECTOS DE CUANTIFICACIÓN EN LAS ESTRUCTURAS DE FILTROS DIGITALES MEDIANTE TÉCNICAS DE SIMULACIÓN BASADAS EN EXTENSIONES DE INTERVALOS

  • NIETO-TALADRIZ GARCIA OCTAVIO (Codirector)
  • Carreras Vaquer, Carlos (Codirector) Doctorando: JUAN ANTONIO LÓPEZ MARTÍN

17/9/2004

  • iMarina

High-level power estimation of DSP circuits implemented in FPGAS

  • Carreras Vaquer, Carlos (Director) Doctorando: JEVTIC, Ruzica

1/1/2009

  • iMarina

Optimización algorítmica orientada a la implementación en dispositivos reconfigurables de esquemas multiestándar y multiusuario para sincronismo de frecuencia en sistemas de comunicaciones inalámbricas basados en OFDM

  • Carlos Carreras Vaquer (Director) Doctorando: Javier González Bayón

1/1/2011

  • iMarina

SYSTEMS AND METHODS FOR IMPROVING THE EXECUTION OF COMPUTATIONAL ALGORITHMS

  • BARRIO LOPEZ-CORTIJO PABLO (Inventores/autores/obtentores)
  • CARRERAS VAQUER CARLOS (Inventores/autores/obtentores)
  • SIERRA CABRERA ROBERTO (Inventores/autores/obtentores)
  • LOPEZ MARTIN JUAN ANTONIO (Inventores/autores/obtentores)
  • CAFFARENA FERNANDEZ GABRIEL (Inventores/autores/obtentores)
  • SEDANO ALGARABEL ENRIQUE (Inventores/autores/obtentores)
  • FERNANDEZ DE BLAS JOSE ANTONIO (Inventores/autores/obtentores)
  • JEVTIC RUZICA (Inventores/autores/obtentores)
... Ver más Contraer

27/5/2011

  • iMarina
Última actualización de los datos: 8/04/24 22:32