Los datos mostrados de la Universidad Carlos III de Madrid son parciales, pues con ellos se pretende responder a 2 preguntas:

  • ¿Quién investiga un tema concreto?
  • ¿Qué investiga un/a investigador/a, grupo o departamento específico?

Por esta razón sólo recoge investigadores/as en activo.

Además, sólo se recogen los resultados de investigación siguiendo estos límites:

  • Proyectos de investigación desde 2006.
  • Publicaciones, Tesis doctorales, Patentes y Software desde 2008.

Entrena Arrontes, Luis Alfonso entrena@ing.uc3m.es

Actividades

On the use of embedded debug features for permanent and transient fault resilience in microprocessors

  • Portela Garcia, Marta
  • Grosso, M.
  • Gallardo Campos, Margarita
  • Sonza Reorda, Matteo
  • Entrena Arrontes, Luis Alfonso
  • Garcia Valderas, Mario
  • Lopez Ongil, Celia
... Ver más Contraer

MICROPROCESSORS AND MICROSYSTEMS (p. 334-343) - 7/2012

https://doi.org/10.1016/j.micpro.2012.02.013 Ver en origen

  • ISSN 0141-9331
Open Access

Analysis of neutron sensitivity and data-flow error detection in ARM microprocessors using NEON SIMD extensions

  • Lindoso Muñoz, Almudena
  • Garcia Valderas, Mario
  • Entrena Arrontes, Luis Alfonso

MICROELECTRONICS RELIABILITY (p. 113346) - 9/2019

https://doi.org/10.1016/j.microrel.2019.06.038 Ver en origen

  • ISSN 0026-2714
Open Access

Dual-Core Lockstep enhanced with redundant multithread support and control-flow error detection

  • Peña Fernandez, Manuel
  • Serrano-cases, A.
  • Lindoso Muñoz, Almudena
  • Garcia Valderas, Mario
  • Entrena Arrontes, Luis Alfonso
  • Martinez-alvarez, A.
  • Cuenca-asensi, S.
... Ver más Contraer

MICROELECTRONICS RELIABILITY (p. 113447) - 9/2019

https://doi.org/10.1016/j.microrel.2019.113447 Ver en origen

  • ISSN 0026-2714
Open Access

PTM-based hybrid error-detection architecture for ARM microprocessors

  • Peña Frenandez, M.
  • Lindoso Muñoz, Almudena
  • Entrena Arrontes, Luis Alfonso
  • Garcia Valderas, Mario
  • Philippe, S.
  • Morilla, Y.
  • Martin Holgado, P.
... Ver más Contraer

MICROELECTRONICS RELIABILITY (p. 925-930) - 9/2018

https://doi.org/10.1016/j.microrel.2018.07.074 Ver en origen

  • ISSN 0026-2714
Open Access

Error sensitivity study of FFT architectures implemented in FPGA

  • Garcia Astudillo, Luis Angel
  • Lindoso Muñoz, Almudena
  • Entrena Arrontes, Luis Alfonso
  • Martin Gonzalez, Honorio
  • Garcia Valderas, Mario

MICROELECTRONICS RELIABILITY (p. 1-5) - 11/2021

https://doi.org/10.1016/j.microrel.2021.114298 Ver en origen

  • ISSN 0026-2714

SET Emulation under a Quantized Delay Model

  • Garcia Valderas, Mario
  • Entrena Arrontes, Luis Alfonso
  • Fernandez Cardenal, Raul
  • Lopez Ongil, Celia
  • Portela Garcia, Marta

JOURNAL OF ELECTRONIC TESTING-THEORY AND APPLICATIONS (p. 107-116) - 2/2009

https://doi.org/10.1007/s10836-008-5081-3 Ver en origen

  • EISSN 1573-0727
  • ISSN 0923-8174

Evaluating the Effectiveness of a Software-Based Technique Under SEEs Using FPGA-Based Fault Injection Approach

  • Portela Garcia, Marta
  • Lindoso Muñoz, Almudena
  • Entrena Arrontes, Luis Alfonso
  • Garcia Valderas, Mario
  • Lopez Ongil, Celia
  • Marroni, N.
  • Pianta, B.
  • Poehls, L. Bolzani
  • Vargas, F.
... Ver más Contraer

JOURNAL OF ELECTRONIC TESTING-THEORY AND APPLICATIONS (p. 777-789) - 12/2012

https://doi.org/10.1007/s10836-012-5321-4 Ver en origen

  • EISSN 1573-0727
  • ISSN 0923-8174

Dynamic control of entropy and power consumption in TRNGs for IoT applications

  • Martin Gonzalez, Honorio
  • San Millan Heredia, Enrique
  • Entrena Arrontes, Luis Alfonso

IEICE Electronics Express (p. 1-11) - 1/2018

https://doi.org/10.1587/elex.14.20171157 Ver en origen

  • EISSN 1349-9467
  • ISSN 1349-2543
Open Access

A hardware-software approach for on-line soft error mitigation in interrupt-driven applications

  • Martinez Alvarez, Antonio
  • Restrepo Calle, Felipe
  • Cuenca Asensi, Sergio
  • Reyneri, Leonardo M.
  • Lindoso Muñoz, Almudena
  • Entrena Arrontes, Luis Alfonso

IEEE Transactions on Dependable and Secure Computing (p. 502-508) - 7/2016

https://doi.org/10.1109/tdsc.2014.2382593 Ver en origen

  • EISSN 1941-0018
  • ISSN 1545-5971

Fault Injection in Modern Microprocessors Using On-Chip Debugging Infrastructures

  • Portela Garcia, Marta
  • Lopez Ongil, Celia
  • Garcia Valderas, Mario
  • Entrena Arrontes, Luis Alfonso

IEEE Transactions on Dependable and Secure Computing (p. 308-314) - 3/2011

https://doi.org/10.1109/tdsc.2010.50 Ver en origen

  • EISSN 1941-0018
  • ISSN 1545-5971

Este/a investigador/a no tiene libros.

Hardware Fault Injection. In: Soft Errors in Modern Electronic Systems

  • Entrena Arrontes, Luis Alfonso
  • Lopez Ongil, Celia
  • Garcia Valderas, Mario
  • Portela Garcia, Marta
  • Nicolaidis, Michael

Soft Errors in Modern Electronic Systems (p. 141-166) - 11/2010

Editor: SPRINGER

https://doi.org/10.1007/978-1-4419-6993-4_6 Ver en origen

  • ISBN 978-1-4419-6992-7

Fault-tolerance techniques for soft-core processors using the trace interface. In: FPGAs and parallel architectures for aerospace applications

  • Entrena Arrontes, Luis Alfonso
  • Lindoso Muñoz, Almudena
  • Portela Garcia, Marta
  • Parra Avellaneda, Luis Isaias
  • Du, Boyang
  • Sonza Reorda, Matteo
  • Sterpone, Luca
... Ver más Contraer

FPGAs and parallel architectures for aerospace applications (p. 293-293-306) - 1/2016

Editor: SPRINGER

https://doi.org/10.1007/978-3-319-14352-1_19 Ver en origen

  • ISBN 978-3-319-14351-4

Evaluating Fundamental Matrix Operations on Multi-core System-on-Chip

  • Aviles Delgado, Pablo Miguel
  • Belloch Rodriguez, Jose Antonio
  • Lindoso Muñoz, Almudena
  • Entrena Arrontes, Luis Alfonso

XXXVI Conference on Design of Circuits and Integrated Systems (DCIS) 2021 - 2021

Approximate logic functions for SET mitigation in sequential circuits

  • Sanchez Clemente, Antonio Jose
  • Entrena Arrontes, Luis Alfonso
  • Garcia Valderas, Mario
  • Lopez Ongil, Celia

XXVII International Conference on Design of Circuits and Integrated Circuits (DCIS 2012) (p. 195-200) - 2012

  • ISBN 978295174614

SET Fault Injection Attacks on a Hardware Implementation of the SHA Cypher

  • Arevalo Garbayo, Jose Maximino
  • Portela Garcia, Marta
  • Lopez Ongil, Celia
  • Garcia Valderas, Mario
  • Entrena Arrontes, Luis Alfonso

XXVII Design of Circuits and Integrated Systems (DCIS 2012) - 2012

Control Flow Checking through Embedded Debug Interface

  • Parra Avellaneda, Luis Isaias
  • Lindoso Muñoz, Almudena
  • Portela Garcia, Marta
  • Entrena Arrontes, Luis Alfonso

XXVI Design of Circuits and Integrated Systems (DCIS 2011) - 2011

ATOM: A Pseudorandom Number Generator Suitable for RFID Protocols

  • Martin Gonzalez, Honorio
  • Peris Lopez, Pedro
  • San Millan Heredia, Enrique
  • Entrena Arrontes, Luis Alfonso

XXVI Design of Circuits and Integrated Systems (DCIS 2011) - 2011

Comparative of software-based hardening techniques for LEON 3 microprocessor

  • Parra Avellaneda, Luis Isaias
  • Lindoso Muñoz, Almudena
  • Entrena Arrontes, Luis Alfonso

XXIX Conference on Design of Circuits and Integrated Systems (DCIS 2014) - 2014

Open Access

Comparative of proton radiation data for 28 nm Zynq-7000 SoC

  • Aviles Delgado, Pablo Miguel
  • Garcia Astudillo, Luis Angel
  • Belloch Rodriguez, Jose Antonio
  • Entrena Arrontes, Luis Alfonso
  • Lindoso Muñoz, Almudena

Radiation and its Effects on Components and Systems Conference (RADECS) 2022 - 2022

Sensitivity Evaluation Method for Aerospace Digital Systems with Collaborative Hardening

  • Portela Garcia, Marta
  • Garcia Valderas, Mario
  • San Millan Heredia, Enrique
  • Lopez Ongil, Celia
  • Entrena Arrontes, Luis Alfonso
  • Martín-ortega, Alberto
  • Mingo, Jose Ramón De
  • Rodríguez, Santiago
... Ver más Contraer

Radiation Effects on Components and Systems Workshop (RADECS) (p. 1053-1058) - 2011

Editor: IEEE INTERNATIONAL LLC

https://doi.org/10.1109/tns.2011.2109397 Ver en origen

  • ISBN 9781457705854

Extensive SEU impact analysis of a PIC microprocessor for selective hardening

  • Garcia Valderas, Mario
  • Portela Garcia, Marta
  • Lopez Ongil, Celia
  • Entrena Arrontes, Luis Alfonso

Radiation Effects on Components and Systems Workshop (RADECS) (p. 1986-1991) - 2010

Editor: IEEE INTERNATIONAL LLC

https://doi.org/10.1109/tns.2009.2039581 Ver en origen

  • ISBN 1558-1578

Redundancia temporal configurable para algoritmos criptográficos robustos

  • Entrena Arrontes, Luis Alfonso
  • Jimenez Horas, Alejandro
  • Lopez Ongil, Celia
  • Portela Garcia, Marta
  • Garcia Valderas, Mario
  • San Millan Heredia, Enrique

Jornadas de Computación Reconfigurable - 2008

Este/a investigador/a no tiene documentos de trabajo.

Este/a investigador/a no tiene informes técnicos.

Validation of Approximate logic circuits at 28nm

  • Entrena Arrontes, Luis Alfonso
  • Garcia Valderas, Mario
  • Sanchez Clemente, Antonio Jose

Ejecución: 31-07-2015 - 30-12-2016

Tipo: Internacional

Financiado por: IROC TECHNOLOGIES

Expdte. 301038034900 - Desarrollo de una placa base FPGA

  • Entrena Arrontes, Luis Alfonso
  • Lopez Ongil, Celia
  • Garcia Valderas, Mario
  • Portela Garcia, Marta

Ejecución: 19-06-2008 - 18-12-2008

Financiado por: CENTRO NACIONAL DE INTELIGENCIA

Beam Hopping Enabled Digital ASIC

  • Garcia Valderas, Mario
  • Entrena Arrontes, Luis Alfonso
  • Portela Garcia, Marta

Ejecución: 01-11-2015 - 01-09-2016

Tipo: Regional

Financiado por: ARQUIMEA INGENIERIA, S.L.U.

Expdte 301038091000 - Desarrollo de Protocolos Criptográficos

  • Entrena Arrontes, Luis Alfonso
  • Lopez Ongil, Celia
  • Garcia Valderas, Mario
  • Portela Garcia, Marta

Ejecución: 15-12-2008 - 20-12-2008

Financiado por: CENTRO NACIONAL DE INTELIGENCIA

Expte. 301026023900 - Ampliación del Sistema Acelerador Hardware de Tareas Criptográficas

  • Entrena Arrontes, Luis Alfonso
  • Lopez Ongil, Celia
  • Garcia Lorenz, Michael Victorio
  • Garcia Valderas, Mario

Ejecución: 16-06-2006 - 20-03-2007

Tipo: Nacional

Financiado por: CENTRO NACIONAL DE INTELIGENCIA

Investigación sobre test online y análisis estadístico de generadores de números. aleatorios para CIFRA

  • Entrena Arrontes, Luis Alfonso
  • Martin Gonzalez, Honorio

Ejecución: 11-04-2023 - 11-10-2023

Tipo: Regional

Financiado por: EPICOM SA

IND2017/TIC-7776 - Diseño de SoCs (SystemonChip) tolerantes a fallos para aplicaciones espaciales

  • Entrena Arrontes, Luis Alfonso
  • Peña Fernandez, Manuel

Ejecución: 12-01-2018 - 12-07-2021

Tipo: Regional

Financiado por: CAM. CONSEJERÍA DE EDUCACIÓN E INVESTIGACION

FIT-330100-2006-92 - CIRCE, Contribución española al proyecto PARACHUTE (MEDEA+ 2A701)

  • Entrena Arrontes, Luis Alfonso
  • Lopez Ongil, Celia
  • Garcia Valderas, Mario
  • Portela Garcia, Marta

Ejecución: 01-01-2006 - 31-03-2008

Tipo: Europeo

Financiado por: MINISTERIO INDUSTRIA, TURISMO Y COMERCIO DIR. GRAL. DESARROLLO SOC. INFORMACION

TSI-020400-2009-17 - APOLO-PARTICIPACION ESPAÑOLA EN EL PROYECTO OPTIMISE (ANUALIDAD 2009).

  • Entrena Arrontes, Luis Alfonso
  • Lopez Ongil, Celia
  • Garcia Valderas, Mario
  • Portela Garcia, Marta

Ejecución: 18-02-2009 - 31-03-2010

Tipo: Europeo

Financiado por: MINISTERIO DE ENERGIA, TURISMO Y AGENDA DIGITAL

Desarrollo de Módulos Criptográficos

  • Entrena Arrontes, Luis Alfonso

Ejecución: 01-07-2011 - 31-12-2011

Tipo: Nacional

Financiado por: CENTRO NACIONAL DE INTELIGENCIA

Error Detection and Diagnosis for System-on-Chip in Space Applications

  • Entrena Arrontes, Luis Alfonso
  • Peña Fernandez, Manuel
  • Lindoso Muñoz, Almudena

Fecha de defensa: 20-06-2022

Técnicas<br/> Híbridas de Tolerancia a Fallos en Microprocesadores

  • Entrena Arrontes, Luis Alfonso
  • Parra Avellaneda, Luis Isaias
  • Lindoso Muñoz, Almudena

Fecha de defensa: 15-11-2017

Contribución al reconocimiento de huellas dactilares mediante técnicas de correlación y arquitecturas hardware para el aumento de prestaciones

  • Entrena Arrontes, Luis Alfonso
  • Lindoso Muñoz, Almudena

Fecha de defensa: 08-05-2009

Transient<br/> error mitigation by means of approximate logic circuits

  • Entrena Arrontes, Luis Alfonso
  • Sanchez Clemente, Antonio Jose

Fecha de defensa: 03-11-2017

Dispositivo y procedimiento para la identificación unívoca de un circuito integrado

  • Entrena Arrontes, Luis Alfonso
  • Martin Gonzalez, Honorio
  • San Millan Heredia, Enrique

3/5/2019

Fecha de registro: 31-03-2017

Fecha de concesión: 03-05-2019

Última actualización de los datos: 9/04/24 2:07